时序控制器及显示装置的制造方法_3

文档序号:9565559阅读:来源:国知局
实现。根据本发明,还需要V同步噪声检测电路34。
[0052]V同步噪声检测电路34通过检测如下的线来进行测量,在该线中产生在噪声检测电路30中检测到的噪声信号57。为了检测产生噪声信号的线,使用正常同步信号59测量垂直时段需要垂直时段计数器35。使用在噪声检测电路30中检测到的噪声信号57的时序和垂直时段计数器35,检测产生噪声的线,并检测在同一线上是否产生多次噪声。
[0053]另外,根据本发明,对扫描线驱动用栅极驱动器IC9的输出使能控制信号V0E 19进行控制,以控制导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加在像素电极上。因此,在噪声检测电路30中检测到的噪声的各产生时序处,使扫描线驱动用栅极驱动器IC9的输出使能控制信号V0E 19断开,并防止导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极。另外,在V同步噪声检测电路101中检测到的同一线上检测到多次噪声的时刻,使扫描线驱动用栅极驱动器IC9的输出使能控制信号V0E 19接通,并将在导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极。
[0054]以下对图像数据的控制方法进行说明。
[0055]由于图像数据从外部供给,因此噪声可能以如同步信号的情况那样的方式叠加于图像数据上。然而,由于取决于显示数据,因此噪声不能通过滤波器检测或除去。在本发明中,首先,将从外部供给的第N条线上的图像数据存储在线存储器A 33中。线存储器A 33被不进行处理地供给到线存储器B 36和图像数据输出控制电路38。其结果,线存储器A33能够重新存储第(N+1)条线上的图像数据。线存储器B 36同样地被供给到线存储器C 37和图像数据输出控制电路38。以这种方式,第(N+2)条线上的图像数据被存储在线存储器A 33中,第(N+1)条线的图像数据被存储在线存储器B 36中,第N条线的图像数据被存储在线存储器C 37中,与三条线相对应的图像数据可保存在时序控制器16内。图像数据输出控制电路38在V同步噪声检测电路101检测的时刻处使从外部供给的数据控制输出图像数据25。作为控制方法,例如,可将来自线存储器A 33、线存储器B 36、线存储器C 37的输出平均化来实现输出。
[0056]以下说明在与同步信号同步的噪声被叠加的情况下抑制噪声出现在液晶显示器上的方法。图16中示出了流程图。
[0057]需要从上述的V0E控制信号生成电路100和V同步噪声检测电路101生成的输出使能控制信号V0E 19和在图像数据控制信号生成电路102中生成的图像数据信号26。下面对动作的流程进行说明。
[0058](1)当噪声叠加于从外部供给的各同步信号HSYNC、VSYNC、DE上时,通过噪声检测电路30检测噪声。
[0059](2)通过检测噪声将输出使能控制信号V0E 19的信号固定于高电平或低电平。通过这种固定,能够使输出使能断开。
[0060](3)对于从外部供给的各同步信号HSYNC、VSYNC、DE的噪声是各同步信号或传输CLK周期的噪声,通过V同步噪声检测电路101解除输出使能控制信号V0E 19的信号在高电平或低电平的固定。
[0061](4)关于在液晶显示器上噪声叠加于图像数据上的数据,通过解除,将导通时从信号线驱动用源极驱动器IC8供给的灰度电压施加于像素电极,因此,通过从图像数据控制信号生成电路102输出的图像数据,补充叠加有噪声的图像数据。
[0062]在本实施例中,在图2中说明了将本发明的时序控制器应用于液晶显示装置的例子。但是,时序控制器不限于液晶显示装置,而可应用于有机EL和电子纸等其他的显示装置。
[0063]以这种方式,避免在与各同步信号同步的噪声叠加的情况下的故障状态,并抑制液晶显示上的噪声出现。
[0064](实施例2)
[0065]图6表示本发明的实施例2中的时序控制器16的结构。
[0066]在图6中,在本发明的时序控制器16中,为了从外部供给的各同步信号之中检测与噪声同步的信号,在如上所述的实施例1中使用垂直时段计数器,然而在该情况下检测V同步噪声。因此,通过用水平时段计数器41替换垂直时段计数器,并用Η同步噪声检测电路54替换V同步噪声检测电路34,而具备Η同步噪声检测电路103,由此能够如上述的实施例1那样控制V0E信号和图像数据输出。
[0067](实施例3)
[0068]图7表示本发明的实施例3中的时序控制器16的结构。
[0069]在图7中,在本发明的时序控制器16中,为了从外部供给的各同步信号中检测与噪声同步的信号,通过用传输时钟计数器42替换垂直时段计数器,并用传输时钟周期同步噪声检测电路55替换V同步噪声检测电路34,而包括传输时钟周期同步噪声检测电路104,由此能够如上述的实施例1那样控制V0E信号和图像数据输出。
[0070](实施例4)
[0071 ] 图8表示本发明的实施例4中的时序控制器16的结构。
[0072]在图8中,同时包括在如上所述的实施例1中包括的V同步噪声检测电路101、在实施例2中包括的Η同步噪声检测电路103、以及在实施例3中包括的传输时钟周期同步噪声检测电路104,由此能够检测与各同步信号和传输时钟同步的噪声。
[0073]同样地,图11、图12、图13分别表示:在同时包括在如上所述的实施例1中包括的V同步噪声检测电路101和在实施例2中包括的Η同步噪声检测电路103的情况下时序控制器16的结构;在同时包括在如上所述的实施例2中具备的Η同步噪声检测电路103和在实施例3中包括的传输时钟周期同步噪声检测电路104的情况下时序控制器16的结构;在同时包括在如上所述的实施例1中包括的V同步噪声检测电路101和在实施例3中包括的传输时钟周期同步噪声检测电路104的情况下时序控制器16的结构。在这种情况下,也能够同样地检测与各同步信号以及传输时钟同步的噪声。
[0074](实施例5)
[0075]图9表示本发明的实施例5中的时序控制器16的结构。
[0076]在如上所述的实施例1中,在图像数据控制信号生成电路102中包括线存储器A33、线存储器B 36、以及线存储器C 37。然而,仅通过线存储器D 44并检测噪声而在图像数据写入使能58中控制向线存储器D44中的写入,在不进行处理的情况下输出与噪声产生之前的一条线的图像数据相同的图像数据,并且能够抑制叠加有噪声的图像数据影响液晶显示器上的显示。
[0077]另外,图17和图18分别表示在如上所述的实施例2中实现本实施例的结构的情况下的时序控制器16的结构、以及在如上所述的实施例3中实现本实施例的结构的情况下的时序控制器16的结构。这种情况也能够以同样的方式执行。
[0078](实施例6)
[0079]图10表示本发明的实施例6中的时序控制器16的结构。
[0080]在如上所述的实施例1中,在图像数据控制信号生成电路102中包括线存储器A、线存储器B、线存储器C。然而,通过帧存储器43,可在不进行处理的情况下输出与噪声产生之前的1帧的图像数据相同的图像数据,并且能够抑制叠加有噪声的图像数据影响液晶显示器上的显示。另外,图14和图15分别表示在如上所述的实施例2中实现本实施例的结构的情况下的时序控制器16的结构、在如上所述的实施例3中实现本实施例的结构的情况下的时序控制器16的结构。这种情况也能够以同样的方式执行。
[0081][附图标记列表]
[0082]1液晶显
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1