一种显示面板和显示面板的补偿方法

文档序号:10688499阅读:174来源:国知局
一种显示面板和显示面板的补偿方法
【专利摘要】本发明公开了一种显示面板和显示面板的补偿方法,其中,显示面板包括至少一个像素补偿电路和多个像素驱动电路;像素补偿电路包括电压调整模块、转换模块、第一存储模块和比较模块;像素驱动电路包括数据写入模块、驱动模块、第二存储模块、感测模块和发光元件,像素补偿电路用于补偿驱动模块的阈值漂移。本发明实施例提供的显示面板和显示面板的补偿方法,可以实现对显示面板中驱动模块的阈值漂移进行补偿,解决有机发光显示器的阈值漂移导致显示不均匀的问题。
【专利说明】
一种显示面板和显示面板的补偿方法
技术领域
[0001] 本发明实施例涉及显示技术领域,尤其涉及一种显示面板和显示面板的补偿方 法。
【背景技术】
[0002] 有机发光二极管(Organic Light Emitting Diode,0LED)显示装置,因具备响应 速度快、轻薄、省电等特性,OLED显示装置被认为是下一代显示装置。
[0003] 组成OLED显示装置的像素一般包括OLED和像素驱动电路。像素驱动电路包括用于 驱动OLED的驱动模块,该驱动模块通常使用驱动晶体管,通过在该驱动晶体管的栅极施加 不同的电信号来控制驱动晶体管向OLED输出的驱动电流,OLED响应该驱动电流而发光。
[0004] 但是由于工艺、老化等原因会造成驱动晶体管的阈值Vth漂移和迀移率衰减,各个 像素驱动电路中驱动晶体管的特性在像素之间不一致,显示面板上会产生显示不均匀。

【发明内容】

[0005] 本发明提供一种显示面板和显示面板的补偿方法,以实现对阈值漂移进行补偿, 解决的有机发光显示器的阈值漂移导致显示不均匀的问题。
[0006] 第一方面,本发明实施例提供了一种显示面板,包括至少一个像素补偿电路和多 个像素驱动电路,
[0007] 所述像素补偿电路包括电压调整模块、转换模块、第一存储模块和比较模块;
[0008] 所述像素驱动电路包括数据写入模块、驱动模块、第二存储模块、感测模块和发光 元件;
[0009] 所述电压调整模块的输入端与第一电源电压端连接,所述电压调整模块的输出端 与所述数据写入模块的输入端连接,所述电压调整模块的控制端与所述比较模块的输出端 连接;所述数据写入模块的输出端与所述驱动模块的控制端连接,所述数据写入模块的控 制端与第一扫描信号线连接;所述第二存储模块的第一端与所述驱动模块的控制端连接, 所述第二存储模块的第二端与所述驱动模块的输入端连接;所述驱动模块的输出端与所述 感测模块的输入端连接;所述感测模块的控制端与所述第一扫描信号线连接,所述感测模 块的输出端与所述转换模块的输入端连接;所述转换模块的输出端与所述比较模块的第一 输入端连接;所述比较模块的第二输入端与所述第一存储模块连接;所述发光元件的阳极 与所述驱动模块的输出端连接,所述发光元件的阴极与第二电源电压端连接;
[0010] 所述像素补偿电路用于补偿所述驱动模块的阈值漂移。
[0011] 第二方面,本发明实施例还提供了一种用于上述显示面板的补偿方法,对于任意 目标灰阶i,该补偿方法包括:
[0012] 导通的所述电压调整模块输出驱动电压至所述数据写入模块的输入端;
[0013] 在第一扫描信号线的控制下,所述数据写入模块和所述感测模块导通;
[0014] 所述驱动电压经导通的数据写入模块传输至所述驱动模块的控制端,所述驱动模 块导通;
[0015] 流经驱动模块的电流通过导通的感测模块传输至所述转换模块的输入端;
[0016] 所述转换模块将传输至输入端的电流转换为感测电压;
[0017] 所述比较模块对所述感测电压和所述第一存储模块内目标灰阶i的目标灰阶电压 进行比较,从而控制所述电压调整模块输出端驱动电压的输出。
[0018] 本发明实施例通过数据写入模块将电压调整模块输出的驱动电压写入驱动模块 的控制端,转换模块将感测模块感测到的电流转换为感测电压,比较模块将感测电压与目 标灰阶i的目标灰阶电压比较,从而控制电压调整模块输出的驱动电压,即通过电压调整模 块、数据写入模块、驱动模块、感测模块以及比较模块组成闭环反馈使驱动模块输出一个与 目标灰阶i对应的一个驱动电压,即使驱动模块的阈值发生漂移和载流子的迀移率变化,该 驱动电压可以使流经驱动模块的电流转换后的电压与目标灰阶电压相等,实现了对驱动模 块的阈值漂移和迀移率变化的补偿,解决了有机发光显示器的阈值漂移导致显示不均匀的 问题,提供具备优良显示效果的显示面板。
【附图说明】
[0019] 图1是本发明实施例提供的一种显示面板的结构示意图;
[0020] 图2是本发明实施例提供的一种电压调整模块输出的驱动电压的波形示意图;
[0021] 图3是本发明实施例提供的另一种电压调整模块输出的驱动电压的波形示意图;
[0022] 图4是本发明实施例提供的另一种显示面板的结构示意图;
[0023] 图5是图4所述的显示面板的局部放大示意图;
[0024]图6是本发明实施例提供的一种显示面板的驱动时序图;
[0025]图7是本发明实施例提供的又一种显示面板的结构示意图。
【具体实施方式】
[0026] 下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描 述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便 于描述,附图中仅示出了与本发明相关的部分而非全部结构。
[0027] 图1是本发明实施例提供的一种显示面板的结构示意图。参见图1,该显示面板包 括:至少一个像素补偿电路10和多个像素驱动电路20;
[0028]像素补偿电路10包括电压调整模块11、转换模块12、第一存储模块13和比较模块 14;
[0029]像素驱动电路20包括数据写入模块21、驱动模块22、第二存储模块23、感测模块24 和发光元件25;
[0030]电压调整模块11的输入端与第一电源电压端VIN连接,电压调整模块11的输出端 与数据写入模块21的输入端连接,电压调整模块11的控制端与比较模块14的输出端连接; 数据写入模块21的输出端与驱动模块22的控制端连接,数据写入模块21的控制端与第一扫 描信号线SSl连接;第二存储模块23的第一端与驱动模块22的控制端连接,第二存储模块23 的第二端与驱动模块22的输入端连接;驱动模块22的输出端与感测模块24的输入端连接; 感测模块24的控制端与第一扫描信号线SSl连接,感测模块24的输出端与转换模块12的输 入端连接;转换模块12的输出端与比较模块14的第一输入端连接;比较模块14的第二输入 端与第一存储模块13连接;发光元件25的阳极与驱动模块22的输出端连接,发光元件25的 阴极与第二电源PVEE电压端连接;驱动模块22的输入端与第四电源PVDD电压端连接;
[0031] 像素补偿电路10用于补偿驱动模块22的阈值漂移。
[0032] 图1中示出的显示面板包括一个像素补偿电路和一个像素驱动电路的情况,并不 是对本实施例提供的显示面板中像素补偿电路和像素驱动电路个数以及二者之间连接方 式的限制,本实施例中的显示面板还可包括多个像素补偿电路和多个像素驱动电路,在显 示面板上包括多个像素补偿电路和多个像素驱动电路时,二者可以是一一对应设置,也可 以是一个像素补偿电路对应多个像素驱动电路,像素补偿电路能够补偿对应的像素驱动电 路的阈值漂移。
[0033]本实施例还提供了一种针对上述显示面板的补偿方法,可针对本实施例提供的显 示面板进行补偿。对于任意目标灰阶i,该目标灰阶i与发光元件的发光亮度相对应,且由流 经该发光元件的电流,即驱动模块导通时,流经驱动模块的电流大小决定,在本发明提供的 实施例中,其中对于任意目标灰阶i,是通过采集上述流经驱动模块的电流,并将上述电流 转换为感测电压,然后与目标灰阶i对应的目标灰阶电压进行比较,该目标灰阶电压为目标 灰阶i正常显示时所需要的灰阶电压。具体的,该补偿方法包括如下步骤:
[0034] 首先,导通的电压调整模块11输出驱动电压至数据写入模块21的输入端;并在第 一扫描信号线SSl的控制下,数据写入模块21和感测模块24导通,驱动电压经导通的数据写 入模块21传输至驱动模块22的控制端,驱动模块22导通;
[0035] 进一步的,在驱动电压控制驱动模块22导通后,流经驱动模块22的电流通过导通 的感测模块24传输至转换模块12的输入端;转换模块12将传输至输入端的电流转换为感测 电压;比较模块14对转换得到的感测电压和第一存储模块13内目标灰阶i的目标灰阶电压 进行比较,从而控制电压调整模块11输出端驱动电压的输出。
[0036] 本实施例提供的上述显示面板及其补偿方法,其中的与电压调整模块11电连接的 第一电源电压端VIN可输出脉冲电压,电压调整模块11根据输入端输入的脉冲电压输出驱 动电压,该驱动电压的大小连续可调,该驱动电压随后被输出至数据写入模块21的输入端。 第一扫描信号线SSl可输出扫描信号控制数据写入模块21和感测模块24导通和关断,在第 一扫描信号线SSl的控制下,第一扫描信号线SSl输出可驱动数据写入模块21和感测模块24 导通的扫描信号,数据写入模块21和感测模块24导通。驱动电压经导通的数据写入模块21 传输至驱动模块22的控制端,驱动模块22导通,该驱动模块22可以包括驱动晶体管,该驱动 晶体管的栅极作为驱动模块的控制端使用,当驱动模块22导通后,流经驱动模块22的电流 通过导通的感测模块24传输至转换模块12的输入端。转换模块12将传输至输入端的电流转 换为感测电压,转换后的感测电压传输至比较模块14的第一输入端,第一存储模块13内的 目标灰阶i的目标灰阶电压输入到比较模块14的第二输入端。比较模块14对感测电压和第 一存储模块13内目标灰阶i的目标灰阶电压进行比较,并输出相应的控制信号,输出的控制 信号控制电压调整模块11输出端驱动电压的输出。
[0037] 进一步的,在感测模块24输出的感测电压和第一存储模块13内的目标灰阶i的目 标灰阶电压相等时,比较模块14的输出端输出的控制信号控制电压调整模块11截止;电压 调整模块11截止时,电压调整模块11不输出驱动电压。在感测模块24输出的感测电压和第 一存储模块13内目标灰阶i的目标灰阶电压不相等时,比较模块14的输出端输出的控制信 号控制电压调整模块11导通,电压调整模块11导通时,电压调整模块11可以继续输出大小 连续可调的驱动电压。
[0038]本实施例通过电压调整模块11、数据写入模块21、驱动模块22、感测模块24、转换 模块12以及比较模块14组成闭环反馈,即使由于驱动晶体管的阈值漂移和载流子的迀移率 变化,使得流经驱动晶体管的电流与驱动电压的对应关系发生变化,针对目标灰阶i,也能 够通过感测模块24采集流经驱动晶体管的电流,并由转换模块12将上述电流转换为感测电 压,直到比较模块14确定上述感测电压与目标灰阶i的目标灰阶电压相等,确定当前电压调 整模块11输出的电压即为上述目标灰阶i对应的驱动电压,实现了对驱动模块22的阈值漂 移和载流子迀移率变化的补偿,解决了有机发光显示器的阈值漂移或者载流子迀移率变化 导致显示不均匀的问题,提供具备优良显示效果的显示面板。
[0039] 本发明实施例中,其中电压调整模块11输出的驱动电压可为连续递增或者连续递 减的电压信号。参见图2和图3,图2和图3是本发明实施例提供的电压调整模块输出的驱动 电压的波形示意图。在图2中,电压调整模块11输出的驱动电压为周期性连续递减的电压信 号。在图3中,电压调整模块11输出的驱动电压为周期性连续递增的电压信号。
[0040] 本发明实施例中,其中第一存储模块13存储有第i灰阶及其相应的目标灰阶电压, 0<i<255,且i为整数。该第一存储模块13可以包括存储器,即在该存储器中存储有255个 灰阶,以及与各个灰阶对应的目标灰阶电压。当需要发光元件25显示第i灰阶时,可以在补 偿阶段,将第一存储模块13存储的第i灰阶对应的目标灰阶电压输出至比较模块14的第二 输入端。其中,第i灰阶对应的目标灰阶电压为驱动模块22未发生阈值漂移时第i灰阶正常 显示时所需要的灰阶电压。
[0041] 图4是本发明实施例提供的另一种显示面板的结构示意图。参见图4,电压调整模 块11的输出端通过数据线DL与数据写入模块21的输入端连接,感测模块24的输出端通过感 测线SL与转换模块12的输入端连接。即电压调整模块11的输出端与数据线DL连接,数据写 入模块21的输入端与数据线DL连接;感测模块24的输出端与感测线SL连接,转换模块12的 输入端与感测线SL连接。
[0042]本实施例中的显示面板中的像素补偿电路10和多个像素驱动电路20可以是一一 对应的关系,例如采用图1中的连接方式,一个像素补偿电路10对应一个像素驱动电路20。 还可以是一个像素补偿电路10对应多个像素驱动电路20,例如可采用图4中所示电路的连 接方式,一个像素补偿电路10中的电压调整模块11通过数据线DL与多个像素驱动电路20中 的每个数据写入模块21连接;多个像素驱动电路20中的每个感测模块24通过感测线SL与一 个像素补偿电路10中的转换模块12连接。例如,位于同一列的多个像素驱动电路20可以对 应设置一条数据线DL,以及对应设置一条感应线SL。位于同一列的像素驱动电路20中的数 据写入模块21通过数据线DL与像素补偿电路10中的电压调整模块11连接,位于同一列的多 个像素驱动电路20中的感测模块24通过感测线SL与像素驱动电路10中的转换模块12连接。 [0043]图5是图4所述的显示面板的局部放大示意图。具体地,参见图5,电压调整模块11 包括波形发生器111和第一晶体管Ml,转换模块12包括第一电阻Rl和运算放大器Ul,比较模 块14包括比较器U2,第一存储模块13包括存储器131,数据写入模块21包括第二晶体管M2, 驱动模块22包括第三晶体管M3,感测模块24包括第四晶体管M4,第二存储模块23包括第一 电容Cl;波形发生器111的输入端与第一电源电压端VIN连接,波形发生器111的输出端与第 一晶体管Ml的第一极连接,第一晶体管Ml的栅极与比较器U2的输出端电连接,第一晶体管 Ml的第二电极通过数据线DL与第二晶体管M2的第一极连接;第二晶体管M2的栅极与第一扫 描信号线SSl连接,第二晶体管M2的第二极与第三晶体管M3的栅极连接;第三晶体管M3的第 一极与第一电容Cl的第一端连接,第三晶体管M3的第二极与第四晶体管M4的第一极连接; 第一电容Cl的第二端与第三晶体管M3的栅极连接;第四晶体管M4的栅极与第一扫描信号线 SSl连接,第四晶体管M4的第二极通过感测线SL与第一电阻Rl的第一端连接;第一电阻Rl的 第二端与第三电源Vsub电压端连接;运算放大器Ul的第一输入端与第一电阻Rl的第一端连 接,运算放大器U1的第二输入端与第一电阻Rl的第二端连接,运算放大器Ul的输出端与比 较器U2的第一输入端连接;比较器U2的第二输入端与存储器131连接。第三晶体管M3的第一 极与第四电源PVDD电压端连接。其中,第一扫描信号线SSl可输出扫描信号控制第二晶体管 M2和第四晶体管M4导通和截止。在本实施例中,第二电源PVEE电压端产生的电压大于第三 电源Vsub电压端产生的电压。
[0044] 在本实施例中,电压调整模块11输出的驱动电压为连续递增或者连续递减的电压 信号。当电压调整模块11包括波形发生器时,波形发生器输出的波形可以为连续递增或者 连续递减的波形。具体地,在本实施中,波形发生器可以为三角波发生器或者正弦波发生 器,波形发生器输出三角波或正弦波。
[0045] 在本实施例中,存储器的主要功能是存储数据。例如存储第i灰阶及其相应的目标 灰阶电压,〇<i<255且i为整数。其中,第i灰阶的目标灰阶电压为驱动模块22未发生阈值 漂移时第i灰阶正常显示时所需要的灰阶电压。存储器可以在显示面板工作过程中高速、自 动地完成数据的存储和读取。本实施例中的存储器可以包括随机存储器RAM、只读存储器或 者介于随机存储器和只读存储器之间的混合存储器。
[0046] 在图5中,波形发生器111可采用三角波发生器,发光元件25可采用0LED。图6是本 发明实施例提供的一种显示面板的驱动时序图,该时序可以作为图5中显示面板的一种驱 动时序。请注意,图6所示的驱动时序仅为一种示例性驱动时序,可适用于图5中的显示面板 中的第一晶体管Ml至第四晶体管M4均为P型晶体管的情况。但是,本发明中第一晶体管Ml至 第四晶体管M4可均为N型晶体管,当第一晶体管Ml至第四晶体管M4均为N型晶体管时,图6所 示的驱动时序中Gl和CK在上升沿位置处需改为下降沿。下面结合显示面板的驱动时序,示 例性地说明图5中显示面板的工作过程。
[0047]参见图5和图6, Vout表不波形发生器输出的驱动电压信号,Gl表不第一扫描信号 线SSl上输出的扫描信号,VN表不第一节点Nl的电压信号,CK表不比较器U2的输出端输出的 电平信号。比较器U2在第一输入端的电压与第二输入端的电压相等时,输出高电平信号;比 较器U2在第一输入端的电压与第二输入端的电压不相等时,输出低电平信号。
[0048]具体地,显示面板的补偿方法可包括在补偿阶段对显示面板中的第三晶体管的阈 值进行补偿。对于任意灰阶i,该补偿阶段具体包括如下步骤:
[0049]首先,电压调整模块11导通,导通的电压调整模块11输出驱动电压至数据写入模 块21的输入端,其中的电压调整模块包括波形发生器111,数据写入模块包括第二晶体管 M2。本步骤中,具体地,在未完成补偿之前,由于比较器U2第一输入端的电压与第二输入端 的电压不相等,比较器U2输出端输出的信号CK为低电平,第一晶体管Ml导通,波形发生器 101的输入端输入第一电源电压VIN,波形发生器111产生的驱动电压输出至第二晶体管M2 的第一电极。
[0050] 其次,在第一扫描信号线SSl的控制下,数据写入模块21和感测模块24导通。其中 感测模块包括第四晶体管M4。本步骤中,具体地,第一扫描信号线SSl上输出的扫描信号Gl 为低电平,第二晶体管M2和第四晶体管M4导通。
[0051] 此时,驱动电压经导通的数据写入模块21传输至驱动模块22的控制端,驱动模块 22导通,驱动模块22包括第三晶体管M3。本步骤中,具体地,波形发生器111产生的驱动电压 经导通的第二晶体管M2传输至第三晶体管M3的栅极,第三晶体管M3上产生驱动电流I,由于 第二电源PVEE电压端产生的电压大于第三电源Vsub电压端产生的电压,进而使得驱动电流 I通过第四晶体管M4传输至第一电阻Rl上,而不会被传输到发光元件25上,并避免发光元件 25在补偿阶段发光,图中的箭头可表示驱动电流I的方向。
[0052]进一步的,流经驱动模块11的电流通过导通的感测模块24传输至转换模块12的输 入端,转换模块12将传输至输入端的电流转换为感测电压。本步骤中,具体地,驱动电流I在 第一电阻Rl上产生一定的压降,运算放大器Ul输出端输出感测电压(即对驱动电流I在第一 电阻Rl上产生的压降放大后的输出电压),感测电压的大小V1=K0R*I,其中,R为第一电阻 Rl的阻值,K 1为运算放大器Ul的放大倍数。
[0053]比较模块14对感测电压和第一存储模块13内目标灰阶i的目标灰阶电压进行比 较,从而控制电压调整模块11的输出端驱动电压的输出。本步骤中,具体地,当感测电压与 第i灰阶的目标灰阶电压不相等时,比较器U2的输出端输出的信号CK为低电平,波形发生器 111的输出端继续输出驱动电压。电路中第一节点Nl(第三晶体管M3的栅极)的电位逐渐上 升,第三晶体管M3产生的驱动电流也逐渐增大,进而感测电压Vl逐渐变大,直至感测电压Vl 与第i灰阶的目标灰阶电压Vi相等,即Vl = Vi时,比较器U2输出端信号CK为高电平信号。比 较器U2输出端信号CK为高电平信号时,第一晶体管Ml截止,第三晶体管M3栅极电位维持不 变,11时间段结束时刻波形发生器111输出的驱动电压被存储在第一电容Cl上。
[0054]具体的,本发明实施例中,由于提供给第三晶体管M3的驱动电压Vg与饱和区电流 Is满足如下关J
,其中W表示第 三晶体管M3的沟道宽度,L表示第三晶体管M3的沟道长度,μ表示载流子的迀移率,Cox为栅 极氧化层单位面积的电容量,Vgs为第三晶体管M3的栅极和源极之间的电压,Vg为提供给第 三晶体管M3的栅极的驱动电压,即电压调整模块11输出的驱动电压,PVDD为施加到第三晶 体管的源极的电压,Vth为第三晶体管M3的阈值电压。由以上关系可知,其中饱和区电流Is 不仅受载流子的迀移率μ、阈值电压Vth的影响,而且受驱动电压Vg的影响,当载流子的迀移 率μ、阈值电压Vth变化后,通过调整驱动电压Vg,可以保持Is维持不变。例如,本实施例提供 的技术方案中,当第三晶体管M3发生阈值漂移后,对于目标灰阶i,通过调整像素补偿电路 10的电压调整模块11输出的驱动电压Vg可以使流经第三晶体管的电流I达到饱和区电流 Is,以即实现对第三晶体管M3阈值电压漂移和载流子迀移率衰减进行补偿,解决因第三晶 体管M3阈值电压漂移和载流子迀移率变化而导致的显示不均匀现象。
[0055]在本实施中,还可以包括发光阶段,发光阶段位于补偿阶段之后。具体的,在tl时 间段结束时刻,由于第一电容Cl的作用,提供给第三晶体管M3的驱动电压,即施加到第一节 点NI的电位保持不变,则电流I也保持饱和电流I s不变,CK会一直保持高电平。在发光阶段, 可控制第一扫描信号线SSl上输出高电平信号,此时,第二晶体管M2和第四晶体管M4截止。 第一电容Cl上的电压写入第三晶体管M3的栅极和源极,由于第一节点Nl的电位保持不变, 第一电容Cl上两端的电压与补偿阶段中的tl阶段结束时刻的电压相等,流经第三晶体管M3 的电流为I,电流I无法通过第四晶体管M4传输至第一电阻Rl上,驱动电流I传输至OLED, OLED响应驱动电流I而发光显示。
[0056]在本实施中,可以是多个像素驱动电路20对应一个像素补偿电路10。例如,参见图 7,图7是本发明实施例提供的又一种显示面板的结构示意图。显示面板30包括多个像素补 偿电路10和像素驱动电路20,位于同一列的多个像素驱动电路20共用一个像素补偿电路 10。
[0057] 在本实施例中,显示面板可包括非显示区和显示区,像素补偿电路10位于显示面 板的非显示区区域,像素驱动电路20位于显示面板的显示区区域。
[0058]在本实施中,像素补偿电路还可以有驱动芯片提供,即像素补偿电路集成于驱动 芯片中,驱动芯片可以位于显示面板的非显示区。
[0059]注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解, 本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、 重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行 了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还 可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
【主权项】
1. 一种显示面板,其特征在于,包括至少一个像素补偿电路和多个像素驱动电路; 所述像素补偿电路包括电压调整模块、转换模块、第一存储模块和比较模块; 所述像素驱动电路包括数据写入模块、驱动模块、第二存储模块、感测模块和发光元 件; 所述电压调整模块的输入端与第一电源电压端连接,所述电压调整模块的输出端与所 述数据写入模块的输入端连接,所述电压调整模块的控制端与所述比较模块的输出端连 接;所述数据写入模块的输出端与所述驱动模块的控制端连接,所述数据写入模块的控制 端与第一扫描信号线连接;所述第二存储模块的第一端与所述驱动模块的控制端连接,所 述第二存储模块的第二端与所述驱动模块的输入端连接;所述驱动模块的输出端与所述感 测模块的输入端连接;所述感测模块的控制端与所述第一扫描信号线连接,所述感测模块 的输出端与所述转换模块的输入端连接;所述转换模块的输出端与所述比较模块的第一输 入端连接;所述比较模块的第二输入端与所述第一存储模块连接;所述发光元件的阳极与 所述驱动模块的输出端连接,所述发光元件的阴极与第二电源电压端连接; 所述像素补偿电路用于补偿所述驱动模块的阈值漂移。2. 根据权利要求1所述的显示面板,其特征在于,所述电压调整模块的输出端通过数据 线与所述数据写入模块的输入端连接,所述感测模块的输出端通过感测线与所述转换模块 的输入端连接。3. 根据权利要求2所述的显示面板,其特征在于,所述电压调整模块包括波形发生器和 第一晶体管,所述转换模块包括第一电阻和运算放大器,所述比较模块包括比较器,所述第 一存储模块包括存储器,所述数据写入模块包括第二晶体管,所述驱动模块包括第三晶体 管,所述感测模块包括第四晶体管,所述第二存储模块包括第一电容; 所述波形发生器的输入端与所述第一电源电压端连接,所述波形发生器的输出端与所 述第一晶体管的第一极连接,所述第一晶体管的栅极与所述比较器的输出端电连接,所述 第一晶体管的第二电极通过所述数据线与所述第二晶体管的第一极连接;所述第二晶体管 的栅极与所述第一扫描信号线连接,所述第二晶体管的第二极与所述第三晶体管的栅极连 接;所述第三晶体管的第一极与所述第一电容的第一端连接,所述第三晶体管的第二极与 所述第四晶体管的第一极连接;所述第一电容的第二端与所述第三晶体管的栅极连接;所 述第四晶体管的栅极与所述第一扫描信号线连接,所述第四晶体管的第二极通过所述感测 线与所述第一电阻的第一端连接;所述第一电阻的第二端与第三电源电压端连接;所述运 算放大器的第一输入端与所述第一电阻的第一端连接,所述运算放大器的第二输入端与所 述第一电阻的第二端连接,所述运算放大器的输出端与所述比较器的第一输入端连接;所 述比较器的第二输入端与所述存储器连接。4. 根据权利要求3所述的显示面板,其特征在于,所述第一晶体管至第四晶体管均为P 型晶体管。5. 根据权利要求3所述的显示面板,其特征在于,所述波形发生器为三角波发生器或者 正弦波发生器。6. 根据权利要求3所述的显示面板,其特征在于,所述第二电源电压端产生的电压大于 所述第三电源电压端产生的电压。7. 根据权利要求1所述的显示面板,其特征在于,所述第一存储模块存储有第i灰阶及 其相应的目标灰阶电压,0<i<255,且i为整数。8. 根据权利要求7所述的显示面板,其特征在于,所述第i灰阶的目标灰阶电压为所述 驱动模块未发生阈值漂移时所述第i灰阶正常显示时所需要的灰阶电压。9. 根据权利要求1所述的显示面板,其特征在于,所述像素补偿电路与所述像素驱动电 路 对应设置。10. 根据权利要求1所述的显示面板,其特征在于,位于同一列的所述像素驱动电路共 用一个所述像素补偿电路。11. 根据权利要求1所述的显示面板,其特征在于,所述像素补偿电路位于所述显示面 板的非显示区,所述像素驱动电路位于所述显示面板的显示区。12. -种用于如权利要求1所述的显示面板的补偿方法,对于任意目标灰阶i,该补偿方 法包括: 导通的电压调整模块输出驱动电压至数据写入模块的输入端; 在第一扫描信号线的控制下,所述数据写入模块和感测模块导通; 所述驱动电压经导通的所述数据写入模块传输至驱动模块的控制端,所述驱动模块导 通; 流经所述驱动模块的电流通过导通的所述感测模块传输至转换模块的输入端; 所述转换模块将传输至输入端的电流转换为感测电压; 比较模块对所述感测电压和第一存储模块内目标灰阶i的目标灰阶电压进行比较,从 而控制所述电压调整模块输出端驱动电压的输出。13. 根据权利要求12所述的补偿方法,其特征在于,所述感测电压和所述第一存储模块 内目标灰阶i的目标灰阶电压相等时,所述比较模块输出端输出的控制信号控制所述电压 调整模块截止;所述感测电压和所述第一存储模块内目标灰阶i的目标灰阶电压不相等时, 所述比较模块输出端输出的控制信号控制所述电压调整模块导通。14. 根据权利要求12所述的补偿方法,其特征在于,所述电压调整模块输出的驱动电压 为连续递增或者连续递减的电压信号。15. 根据权利要求12所述的补偿方法,其特征在于,所述第一存储模块内目标灰阶i的 目标灰阶电压为所述驱动模块未发生阈值漂移时目标灰阶i显示时所需要的灰阶电压。16. 根据权利要求12所述的补偿方法,其特征在于,0 < 255,且i为整数。
【文档编号】G09G3/3258GK106057130SQ201610685210
【公开日】2016年10月26日
【申请日】2016年8月18日
【发明人】向东旭, 李玥, 钱栋, 朱仁远, 吴桐, 刘刚
【申请人】上海天马有机发光显示技术有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1