显示装置及其数据驱动电路的制作方法

文档序号:2781827阅读:132来源:国知局
专利名称:显示装置及其数据驱动电路的制作方法
技术领域
本发明涉及一种液晶显示器,特别是涉及一种数据驱动电路(sourcedriver)及其驱动方法。
背景技术
传统的数据驱动电路用以接收像素数据(RGB data)并据以输出像素电压。数据驱动电路中具有一输出缓冲单元(Output drive buffer),其用以增加像素电压的驱动能力,也就是说,输出缓冲单元与多条数据线电连接,用以输出上述的像素电压至数据线上,以使像素产生对应的亮度。当数据驱动电路接收到对应的操作电压,但却没有接收到像素数据时,会造成输出缓冲单元输出随机的电压电平至数据线上。这些随机的电压电平便会造成像素产生随机的亮度,最终,使得液晶显示装置显示出随机的彩色线。换句话说,当液晶显示装置进入省电模式或称为待机模式(Power Save Mode/StandbyMode)时(待机模式下数据驱动电路会接收到操作电压但却不会接收到像素数据),便会显示出随机的彩色线而造成使用者的困扰。因此,如何解决数据驱动电路接收到操作电压但却没有接收到像素数据及时序控制信号时,所产生随机的电压电平至数据线上的问题。

发明内容
有鉴于此,本发明的目的是提供一种显示装置及其数据驱动电路,可以解决待机模式下出现随机的彩色线的问题。
根据本发明的目的,提出一种显示装置,其具有驱动电路与显示面板。显示面板具有多条数据线与至少一共同电极。驱动电路用以输出显示控制讯号至显示面板以使显示面板据以显示影像。显示装置还包括输出缓冲单元、第一开关与检测电路。输出缓冲单元用以选择性地输出多笔像素数据或第一电压电平至这些数据线。第一开关具有第一端、第二端与第三端。第一端用以接收一共同电极电压。第二端耦接至共同电极。第三端耦接至第二电压电平。检测电路用以依据显示控制讯号以判断驱动电路是否进入一待机状态或省电模式。
根据本发明的另一目的,提出一种显示装置的数据驱动电路。显示装置具有驱动电路与显示面板。驱动电路用以输出一显示控制讯号。显示面板具有多条数据线。数据驱动电路包括输出缓冲单元与检测电路。输出缓冲单元用以选择性地输出多笔像素数据或电压电平至所述数据线。检测电路根据显示控制讯号判断驱动电路是否进入一待机状态或省电模式。当检测电路判断驱动电路处于待机状态时或省电模式,检测电路控制输出缓冲单元输出电压电平至所述数据线,否则检测电路控制输出缓冲单元输出这些像素数据至所述数据线。
为使本发明的上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并结合附图详细说明如下。


图1为显示装置的示意图。
图2为本发明第一实施例的显示装置的示意图。
图3为本发明第二实施例的显示装置的示意图。
附图符号说明200显示装置202驱动电路204显示面板206数据驱动电路208共同电极210像素阵列212共同电极电压产生电路302输出缓冲单元304检测电路306缓冲器开关SW1、SW2、SW1’D(1)~D(N)数据线
具体实施例方式
本发明提出一种显示装置(display apparatus),解决数据驱动电路(source driver)接收操作电压但却没有接收到像素数据(RGB data)时,会输出随机的电压电平至数据线(data lines)上的问题,让显示装置处于待机模式(Standby Mode)或省电模式(Power Save Mode)下不会显示出随机的彩色线。
请参照图1,其为显示装置的示意图。显示装置200例如液晶显示器,其包括一个驱动电路202与显示面板204。驱动电路202输出显示控制讯号S1至显示面板204以使显示面板204据以显示影像。进一步来说,驱动电路202用以依据视讯讯号S2,例如CVBS、Y/C、RGB或YCbCr,以输出显示控制讯号S1。驱动电路202例如为一整合芯片,其包括视讯处理器、时序控制电路、锁相回路与PWM控制电路等电路。(视讯处理器、时序控制电路、锁相回路与PWM控制电路未绘于图1中)显示面板204即液晶显示模块,其包括数据驱动电路206、扫描驱动电路与多个像素所组成的像素阵列210(扫描驱动电路与这些像素未绘示于图1中)。像素阵列210具有多条数据线D(1)~D(N)与共同电极208。上述视讯处理器便用以依据视讯讯号S2,例如CVBS,输出像素数据(RGB data)至数据驱动电路206。数据驱动电路206便依据像素数据(RGB data)输出像素电压至像素阵列210中的多条数据线D(1)~D(N)以驱动对应的像素。而上述时序控制电路用以输出控制数据驱动电路206与扫描驱动电路操作时所需的控制讯号,以使数据驱动电路206与扫描驱动电路据以驱动像素阵列210显示影像画面。故从上述可知,驱动电路202所输出的显示控制讯号S 1至少包括了像素数据(RGB data)与控制数据驱动电路206与扫描驱动电路操作时所需的控制讯号,例如数据驱动电路206所接收到的时钟信号CLK与水平同步讯号(如水平起始讯号STH)。因此于正常操作时,驱动电路202会持续接收视讯讯号S2并输出显示控制讯号S1至显示面板204。然而,当显示装置200处于接收电源的状态,但没有接收到视讯讯号S2时,或另外经由其它组件所提供的外部控制讯号(未显示)来控制驱动电路202进入待机模式或省电模式时,驱动电路202将不再输出像素数据(RGB data)及时序控制讯号(如水平同步讯号)至数据驱动电路206,此时显示装置200便会进入所谓待机模式或称省电模式。再者,外部控制讯号(未显示)可由下列控制组件所提供,且控制组件电连接于驱动电路202。而该控制组件包括屏幕控制组件(On-Screen Device,OSD)、待机或省电按钮、或经由人机接口的系统所提供的讯号,直接来控制驱动电路202进入待机模式或省电模式。
于上述待机模式或省电模式下,由于显示装置200仍然接收到外部电源,例如AC110伏特,故会持续提供给上述数据驱动电路206所需的操作电压,例如+5或+3.3伏特。数据驱动电路206接收到这些操作电压但并未接收到像素数据(RGB data)时,便会输出随机的电压电平至数据线D(1)~D(N)上。所以数据线D(1)~D(N)上便会接收到随机的电压电平而使液晶显示器200显示出垂直方向的彩色线。
本发明依据显示控制讯号S1以判断驱动电路202是否进入上述待机模式或省电模式,并于驱动电路202进入待机模式时,使得每一条数据线D(1)~D(N)及共同电极208均接收到实质上相同的电压电平。因为每一条数据线及共同电极均接收到实质上相同的电压电平,所以于进入待机模式或省电模式下时,将不再产生随机彩色线的状况。
第一实施例请参照图2,其为本发明第一实施例的显示装置的示意图。显示装置200还包括共同电极电压产生电路212与第一开关SW1。共同电极电压产生电路212例如于上述时序控制电路控制下产生共同电极电压Vcom。第一开关SW1具有第一端T1、第二端T2与第三端T3。第一端T1用以接收共同电极电压产生电路212所输出的共同电极电压Vcom。第二端T2耦接至共同电极208。第三端T3耦接至第二电压电平V2。
数据驱动电路206包括输出缓冲单元302与检测电路304。输出缓冲单元302用以选择性地输出多笔像素电压VP(1)~VP(N)或第一电压电平V1至上述数据线D(1)~D(N)。检测电路304用以依据显示控制讯号S1以判断驱动电路202是否进入待机状态或省电模式。输出缓冲单元302包括多个缓冲器306(1)~306(N)与多个第二开关SW2(1)~SW2(N)。这些缓冲器306(1)~306(N)的一端分别与对应的数据线D(1)~D(N)电连接。这些第二开关SW2(1)~SW2(N)分别具有第一端T1’、第二端T2’与第三端T3’。这些第一端T1’分别用以耦接对应的缓冲器306的另一端。这些第二端T2’分别接收对应像素电压VP,例如模拟取样保持电路(Analog Sampling&hold)所输出的像素电压。这些第三端T3’均耦接至第一电压电平V1。其中,第一电压电平V1实质上等同于与第二电压电平V2,例如均为接地电平。
当检测电路304依据显示控制讯号S1以判断驱动电路202进入待机状态或省电模式时,检测电路304控制第一开关SW1的第二端T2与第三端T3导通,及控制多个第二开关SW2(1)~SW2(N)的第一端T1’与第三端T3’导通。如此,所有的数据线D(1)~D(N)与共同电极208便均接收到相同的电压电平,使得液晶分子不会产生旋转,即不会产生随机彩色线的状况。
反之,当驱动电路202不是处于待机状态或省电模式时,检测电路304控制该第一开关SW的第一端T1与第二端T2导通及控制输出缓冲单元302输出像素电压VP(1)~VP(N)至数据线D(1)~D(N)上,即使多个第二开关SW2(1)~SW2(N)的第一端T1’与第二端T2’导通,使得像素可以正常接收到像素电压VP(1)~VP(N)与共同电极电压Vcom。
此外,依据显示控制讯号S1判断驱动电路202是否进入待机模式或省电模式方面。由于驱动电路202进入待机模式或省电模式时,驱动电路202仍会输出上述的时钟信号CLK至数据驱动电路206,但不会输出时序控制讯号(如水平同步讯号)至数据驱动电路206,因此可以藉由时钟信号CLK与水平同步讯号(如水平起始讯号STH)来判断驱动电路202是否进入待机模式或省电模式。例如当驱动电路202进入待机模式或省电模式时,藉由计数时钟信号CLK的clock以判断一单位时间内是否有出现水平同步讯号(如水平起始讯号STH)的致能电平,若无则藉此判断驱动电路202进入待机模式或省电模式中。然而,于本实施例中并不限制只能藉由时钟信号CLK与水平同步讯号(如水平起始讯号STH)来判断驱动电路202是否进入待机状态或省电模式,只要能藉由显示控制讯号S1来判断并使开关SW1与SW2产生对应的动作即可。
第二实施例与上述实施例不同的地方在于将上述第一开关配置于数据驱动电路内。请参照图3,其为本发明第二实施例的显示装置的示意图。数据驱动电路206’亦包括检测电路304与输出缓冲单元302’。但是,缓冲单元302’除了包括多个缓冲器306(1)~306(N)与多个第二开关SW2’(1)~SW2’(N)外,还包括第一开关SW1’,N为正整数。第一开关SW1’具有第一端T1”、第二端T2”与第三端T3”。第一端T1”用以接收一共同电极电压Vcom。第二端T2”耦接至共同电极208。第三端T3”耦接至一电压电平V’。而多个第二开关SW2(1)~SW2(N)的连接方式如同第一实施例所述,这些第一端T1’(1)~T1’(N)分别用以耦接对应的缓冲器306。这些第二端T2’(1)~T2’(N)接收对应的上级电路所输出的像素电压VP,上级电路例如模拟取样保持电路(Analog Sampling & hold)。这些第三端T3’(1)~T3’(N)均耦接至上述电压电平V’。电压电平V’例如为接地电平。
如上所述,驱动电路202进入待机模式时,驱动电路202仍会输出上述的时钟信号CLK至数据驱动电路206,但无水平同步讯号(如水平起始讯号STH)。因此,同样地检测电路304藉由计数时钟信号CLK的clock以判断一单位时间内是否有出现水平同步讯号(如水平起始讯号STH)的致能电平,若无则判断驱动电路202进入待机模式或省电模式中。当驱动电路202进入待机模式或省电模式时,检测电路304便控制第一开关SW1’的第二端T2”与第三端T3”导通,及控制多个第二开关SW2(1)~SW2(N)的第一端T1’与第三端T3’导通。如此,同样地所有的数据线D(1)~D(N)与共同电极208便均接收到相同的电压电平V’,使得液晶分子不会产生旋转。
其中,于本实施如同上述实施例,亦不限制只能藉由时钟信号CLK与水平同步讯号(如水平起始讯号STH)来判断驱动电路202是否进入待机状态或省电模式,只要能依据显示控制讯号S1中的相关控制讯号以判断驱动电路202是否进入待机模式或省电模式,并于待机模式或省电模式下使数据线D(1)~D(N)与共同电极208便均接收到实质上相等的电压电平即可。并且,于第一与第二实施例中亦不限定共同电极电压产生电路212的配置位置,可以配置于显示面板204外或是配置于显示面板204内,例如配置于数据驱动电路206内或扫描驱动电路内(未显示)。
本发明上述实施例所披露的显示装置,可以解决待机模式或省电模式下出现随机的彩色线的问题。也就是说,在数据驱动电路接收操作电压但却没有接收到像素数据及时序控制讯号时,使每一条数据线及共同电极均接收到实质上相同的电压电平。
综上所述,虽然本发明已以一较佳实施例披露如上,然其并非用以限定本发明,本领域的技术人员在不脱离本发明的精神和范围的前提下可作各种的更动与润饰,因此本发明的保护范围以本发明的权利要求为准。
权利要求
1.一种显示装置,具有一驱动电路与一显示面板,该显示面板具有多条数据线与至少一共同电极,该驱动电路用以输出一显示控制讯号至该显示面板以使该显示面板据以显示影像,该显示装置包括一输出缓冲单元,用以选择性地输出多笔像素数据或一第一电压电平至所述数据线;至少一第一开关,具有一第一端、一第二端与一第三端,该第一端用以接收一共同电极电压,该第二端耦接至该共同电极,该第三端耦接至一第二电压电平;以及一检测电路,用以依据该显示控制讯号以判断该驱动电路是否进入一待机状态或省电模式。
2.如权利要求1所述的显示装置,其中,当该驱动电路处于该待机状态或省电模式时,该检测电路控制该第一开关的该第二端与该第三端导通及控制该输出缓冲单元输出该第一电压电平至所述数据线。
3.如权利要求1所述的显示装置,其中,当该驱动电路不是处于该待机状态或省电模式时,该检测电路控制该第一开关的该第一端与该第二端导通及控制该输出缓冲单元输出所述像素数据至所述数据线。
4.如权利要求1所述的显示装置,其中,其中,该第一电压电平实质上等同于该第二电压电平。
5.如权利要求4所述的显示装置,其中,该第一电压电平与该第二电压电平实质上为接地电平。
6.如权利要求1所述的显示装置,其中,该显示控制讯号包括一时钟信号与一水平同步讯号,该检测电路依据该时钟信号与该水平同步讯号以判断该驱动电路是否已经进入该待机状态或省电模式。
7.如权利要求1所述的显示装置,其中,该输出缓冲单元包括多个缓冲器,分别与对应的所述数据线电性连接;以及多个第二开关,每一所述第二开关分别具有一第一端、一第二端与一第三端,每一所述第一端分别用以耦接对应的所述缓冲器,每一所述第二端分别接收对应的该像素数据,每一所述第三端均耦接至该第一电压电平,当该驱动电路处于该待机状态或省电模式时,该检测电路控制所述第二开关的所述第一端与所述第三端导通,否则该检测电路控制所述第二开关的所述第一端与所述第二端导通,且该第一电压电平与该第二电压电平实质上为接地电平。
8.如权利要求7所述的显示装置,其中,该显示面板还包括一像素阵列;以及一数据驱动电路,用以接收该显示控制讯号并据以驱动该像素阵列,该输出缓冲单元、该第一开关与该检测电路配置于该数据驱动电路中。
9.如权利要求7所述的显示装置,其中,该显示装置还包括一像素阵列;一数据驱动电路,用以接收该显示控制讯号并据以驱动该像素阵列,该输出缓冲单元与该检测电路配置于该数据驱动电路中;以及一共同电极电压产生电路,包括一运算放大器,用以输出该共同电极电压,该第一开关配置于该共同电极电压产生电路中。
10.一种显示装置的驱动方法,该显示装置包括一驱动电路与一显示面板,该驱动电路用以输出一显示控制讯号,该显示面板依据该显示控制讯号显示影像画面,该显示面板具有多条数据线与至少一共同电极,该驱动方法包括依据该显示控制讯号或经由一外部控制讯号来判断该驱动电路是否进入一待机状态或省电模式;以及当该驱动电路处于该待机状态或省电模式时,使该多条数据线及该共同电极均接收一电压电平。
11.如权利要求10所述的驱动方法,其中,该显示控制讯号包括一时钟讯号与一水平同步讯号。
12.如权利要求11所述的驱动方法,其中,该方法还包括依据该时钟讯号与该水平同步讯号以判断该驱动电路是否进入该待机状态或省电模式。
13.如权利要求10所述的驱动方法,其中,该电压电平实质上为接地电平。
14.一种显示装置的数据驱动电路,该显示装置具有一驱动电路与一显示面板,该驱动电路用以输出一显示控制讯号,该显示面板具有多条数据线,该数据驱动电路包括一输出缓冲单元,用以选择性地输出多笔像素数据或一电压电平至所述数据线;以及一检测电路,根据该显示控制讯号判断该驱动电路是否进入一待机状态或省电模式,当该检测电路判断该驱动电路处于该待机状态或省电模式时,该检测电路控制该输出缓冲单元输出该电压电平至所述数据线,否则该检测电路控制输出缓冲单元输出所述像素数据至所述数据线。
15.如权利要求14所述的数据驱动电路,其中,该电压电平实质上为接地电平。
16.如权利要求14所述的数据驱动电路,其中,该显示控制讯号包括一时钟信号与一水平同步讯号,该检测电路依据该时钟信号与该水平同步讯号来判断该驱动电路是否已经进入该待机状态或省电模式。
17.如权利要求14所述的数据驱动电路,其中,该输出缓冲单元还包括多个缓冲器,分别与对应的所述数据线电连接;以及多个第二开关,每一所述第二开关具有一第一端、一第二端及一第三端,每一所述第一端分别耦接对应的该缓冲器,每一所述第二端分别接收对应的该像素数据,所述第三端均耦接至该电压电平,当该驱动电路处于该待机状态或省电模式时,该检测电路控制所述第二开关的所述第一端与所述第三端导通,否则该检测电路控制所述第二开关的所述第一端与所述第二端导通;其中,该电压电平实质上为接地电平。
18.如权利要求14所述的数据驱动电路,其中,该显示面板还包括一共同电极,该输出缓冲单元还用以选择性地输出一共同电极电压或该电压电平至该共同电极。
19.如权利要求18所述的数据驱动电路,其中,当该检测电路判断该驱动电路处于该待机状态或省电模式时,该检测电路控制该输出缓冲单元输出该电压电平至该共同电极,否则控制该输出缓冲单元输出该共同电极电压至该共同电极。
20.如权利要求18所述的数据驱动电路,其中,该输出缓冲单元还包括至少一第一开关,具有一第一端、一第二端与一第三端,该第一端用以接收该共同电极电压,该第二端耦接于该共同电极,该第三端耦接于该电压电平,当该检测电路判断该驱动电路处于该待机状态或省电模式时,该检测电路控制该第二开关的第二端与该第三端导通,否则控制该第二开关的该第一端与该第二端导通,且该第一电压电平与该第二电压电平实质上为接地电平。
全文摘要
一种显示装置及其数据驱动电路。显示装置于数据驱动电路接收操作电压但却没有接收到像素数据时,使每一条数据线及共同电极均接收到实质上相等的电压电平。
文档编号G02F1/13GK1731502SQ20051009773
公开日2006年2月8日 申请日期2005年8月24日 优先权日2005年8月24日
发明者郭旻谦, 洪集茂 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1