一种阵列基板、显示面板、显示装置的制作方法

文档序号:12360519阅读:310来源:国知局
一种阵列基板、显示面板、显示装置的制作方法

本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板、显示装置。



背景技术:

薄膜晶体管液晶显示面板(Thin Film Transistor Liquid Crystal Display,TFT-LCD)是目前常用的平板显示器,液晶显示面板以其体积小、功耗低、无辐射、分辨率高等优点,被广泛地应用于现代数字信息化设备中。

现有技术的阵列基板采用双栅(dual gate)设计,dual gate设计可以减少数据线的数量,降低源极驱动电路的资材成本,dual gate设计的像素结构设计如图1所示,每一像素单元包括红色(R)、绿色(G)、蓝色(B)和白色(W)四个亚像素单元,与栅极驱动电路连接的每根栅极(Gate)线与TFT的栅极连接,与源极驱动电路连接的每根数据(Data)线与TFT的源极连接。在进行画面显示时,同一时间,开启一行TFT的栅极,由于液晶分子长时间处于一种电压偏置的时候,会产生极化现象,为了解决这个问题,在帧与帧之间采用极性翻转的方式,实现显示面板中像素2点翻转(2dot-inversion)的显示效果。

现有技术实现显示面板中像素2点翻转方式的核心思想是第Y帧图像下,每相邻两根Data线上的数据极性相反;Y+1帧图像下同一根Data线上的数据与Y帧图像时的极性相反,且每相邻两根Data线上的数据极性相反,每根Data线接收的源极驱动信号的极性正负交替变化,且同一根Data线在相邻两帧图像的相同时刻的正负极性相反,从而达到防止液晶老化的目的,其中Y为大于等于1的整数。

综上所述,现有技术在实现2dot-inversion时,每一条数据线接收的源极驱动信号会高低、高低不断的变化,使得源极驱动电路的功耗上升,温度升高;同时,源极驱动信号高低变化的时候,会有一定的延时,有效的信号时间会减小,这样像素的充电时间变短,造成像素充电不足的问题,进而出现由于奇数偶数行像素充电状态不一致导致的水平细线问题。



技术实现要素:

本发明实施例提供了一种阵列基板、显示面板、显示装置,用以实现对于单色画面,各像素充电状态一致,防止水平细线的产生。

本发明实施例提供的一种阵列基板,包括若干阵列排列的像素单元、与源极驱动电路连接的若干数据线以及与栅极驱动电路连接的若干栅极线,其中,每一所述像素单元包括四个亚像素单元;

每一所述像素单元中,四个亚像素单元分成第一亚像素单元组和第二亚像素单元组,所述第一亚像素单元组包括两个相邻的亚像素单元,所述第二亚像素单元组包括剩余的两个相邻的亚像素单元;

所述第一亚像素单元组和所述第二亚像素单元组在行方向和列方向上交替排列,在列方向上,所述第一亚像素单元组和所述第二亚像素单元组之间设置一条数据线;

所述第一亚像素单元组包括的两个亚像素单元连接同一条数据线,所述第二亚像素单元组包括的两个亚像素单元连接同一条数据线,且所述第一亚像素单元组包括的两个亚像素单元连接的数据线与所述第二亚像素单元组包括的两个亚像素单元连接的数据线不同;以及

所述第一亚像素单元组包括的两个亚像素单元分别与不同的栅极线连接,所述第二亚像素单元组包括的两个亚像素单元分别与不同的栅极线连接。

由本发明实施例提供的阵列基板,由于该阵列基板第一亚像素单元组和第二亚像素单元组在行方向和列方向上交替排列,第一亚像素单元组包括的两个亚像素单元连接同一条数据线,第二亚像素单元组包括的两个亚像素单元连接同一条数据线,且第一亚像素单元组包括的两个亚像素单元连接的数据线与第二亚像素单元组包括的两个亚像素单元连接的数据线不同。因此,本发明实施例实现2dot-inversion时,对于同一帧图像,相邻两条数据线接收的源极驱动信号的极性相反,对于相邻两帧图像,同一数据线接收的源极驱动信号的极性相同,与现有技术相比,本发明具体实施例中的每根数据线接收的源极驱动信号的极性不需要正负交替的变化,即源极驱动信号稳定,不需要高低、高低不断的变化,因此能够实现对于单色画面,各像素充电状态一致,防止水平细线的产生。

较佳地,所述栅极线包括第一栅极线和第二栅极线,所述第一栅极线和所述第二栅极线均设置在相邻两行亚像素单元之间;

所述第一亚像素单元组中的两个亚像素单元分别与第一栅极线和第二栅极线连接,所述第二亚像素单元组中的两个亚像素单元分别与第一栅极线和第二栅极线连接。

较佳地,所述栅极线包括第一栅极线和第二栅极线,所述第一栅极线和所述第二栅极线位于每一行亚像素单元的异侧;

所述第一亚像素单元组中的两个亚像素单元分别与第一栅极线和第二栅极线连接,所述第二亚像素单元组中的两个亚像素单元分别与第一栅极线和第二栅极线连接。

较佳地,相邻的两个所述第一亚像素单元组中,其中一个所述第一亚像素单元组包括的第一个亚像素单元与所述第一栅极线连接,包括的第二个亚像素单元与所述第二栅极线连接;另一个所述第一亚像素单元组包括的第一个亚像素单元与所述第二栅极线连接,包括的第二个亚像素单元与所述第一栅极线连接;

相邻的两个所述第二亚像素单元组中,其中一个所述第二亚像素单元组包括的第一个亚像素单元与所述第一栅极线连接,包括的第二个亚像素单元与所述第二栅极线连接;另一个所述第二亚像素单元组包括的第一个亚像素单元与所述第二栅极线连接,包括的第二个亚像素单元与所述第一栅极线连接。

较佳地,每一所述像素单元包括红色亚像素单元、绿色亚像素单元、蓝色亚像素单元和白色亚像素单元;或,

每一所述像素单元包括红色亚像素单元、绿色亚像素单元、蓝色亚像素单元和黄色亚像素单元。

较佳地,所述第一亚像素单元组包括红色亚像素单元和绿色亚像素单元,所述第二亚像素单元组包括蓝色亚像素单元和白色亚像素单元;或,

所述第一亚像素单元组包括红色亚像素单元和绿色亚像素单元,所述第二亚像素单元组包括蓝色亚像素单元和黄色亚像素单元。

较佳地,所述第一亚像素单元组包括红色亚像素单元和绿色亚像素单元,所述第二亚像素单元组包括蓝色亚像素单元和白色亚像素单元;

连接所述第一栅极线的红色亚像素单元的个数与连接所述第二栅极线的红色亚像素单元的个数相等;

连接所述第一栅极线的绿色亚像素单元的个数与连接所述第二栅极线的绿色亚像素单元的个数相等;

连接所述第一栅极线的蓝色亚像素单元的个数与连接所述第二栅极线的蓝色亚像素单元的个数相等;

连接所述第一栅极线的白色亚像素单元的个数与连接所述第二栅极线的白色亚像素单元的个数相等。

较佳地,所述第一亚像素单元组与奇数列数据线连接,所述第二亚像素单元组与偶数列数据线连接;或,

所述第一亚像素单元组与偶数列数据线连接,所述第二亚像素单元组与奇数列数据线连接。

本发明实施例还提供了一种显示面板,该显示面板包括上述的阵列基板。

本发明实施例还提供了一种显示装置,该显示装置包括上述的显示面板。

附图说明

图1为现有技术阵列基板的结构示意图;

图2为本发明实施例提供的一种阵列基板的结构示意图;

图3为本发明实施例提供的另一种阵列基板的结构示意图。

具体实施方式

本发明实施例提供了一种阵列基板、显示面板、显示装置,用以实现对于单色画面,各像素充电状态一致,防止水平细线的产生。

为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步地详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

下面结合附图详细介绍本发明具体实施例提供的阵列基板。

如图2和图3所示,本发明具体实施例提供了一种阵列基板,包括若干阵列排列的像素单元20、与源极驱动电路连接的若干数据线23,如:Data1、Data2、Data3、Data4、Data5、Data6等,以及与栅极驱动电路连接的若干栅极线24,如:Gate1、Gate2、Gate3、Gate4、Gate5、Gate6、Gate7、Gate8等,其中,每一像素单元20包括四个亚像素单元;

每一像素单元20中,四个亚像素单元分成第一亚像素单元组21和第二亚像素单元组22,第一亚像素单元组21包括两个相邻的亚像素单元,第二亚像素单元组22包括剩余的两个相邻的亚像素单元;

第一亚像素单元组21和第二亚像素单元组22在行方向和列方向上交替排列,在列方向上,第一亚像素单元组21和第二亚像素单元组22之间设置一条数据线23;

第一亚像素单元组21包括的两个亚像素单元连接同一条数据线23,第二亚像素单元组22包括的两个亚像素单元连接同一条数据线23,且第一亚像素单元组21包括的两个亚像素单元连接的数据线与第二亚像素单元组22包括的两个亚像素单元连接的数据线不同;以及

第一亚像素单元组21包括的两个亚像素单元分别与不同的栅极线24连接,第二亚像素单元组22包括的两个亚像素单元分别与不同的栅极线24连接。

具体地,本发明具体实施例中的每一像素单元20包括红色(R)亚像素单元、绿色(G)亚像素单元、蓝色(B)亚像素单元和白色(W)亚像素单元;或,本发明具体实施例中的每一像素单元20包括R亚像素单元、G亚像素单元、B亚像素单元和黄色(Y)亚像素单元。本发明具体实施例仅以每一像素单元20包括R亚像素单元、G亚像素单元、B亚像素单元和W亚像素单元为例,如图2和图3所示,RGBW产品的透过率较高,可以降低背光源成本。

具体实施时,如图2和图3所示,本发明具体实施例中第一亚像素单元组21包括R亚像素单元和G亚像素单元,第二亚像素单元组22包括B亚像素单元和W亚像素单元;或,本发明具体实施例中第一亚像素单元组21包括R亚像素单元和G亚像素单元,第二亚像素单元组22包括B亚像素单元和Y亚像素单元。

具体实施时,如图2和图3所示,本发明具体实施例第一亚像素单元组21与奇数列数据线连接,如:本发明具体实施例的第一亚像素单元组21与第一列数据线Data1、第三列数据线Data3、第五列数据线Data5连接,第二亚像素单元组22与偶数列数据线连接,如:本发明具体实施例的第二亚像素单元组22与第二列数据线Data2、第四列数据线Data4、第六列数据线Data6连接。当然,在具体设计时,本发明具体实施例中的第一亚像素单元组21也可以与偶数列数据线连接,第二亚像素单元组22与奇数列数据线连接。

本发明具体实施例实现2dot-inversion时,对于同一帧图像,相邻两条数据线23接收的源极驱动信号的极性相反,对于相邻两帧图像,同一数据线23接收的源极驱动信号的极性相同。与现有技术相比,本发明具体实施例中的每根Data线接收的源极驱动信号的极性不需要正负交替的变化,即源极驱动信号稳定,不需要高低、高低不断的变化,因此能够避免源极驱动电路的功耗上升,温度升高的问题;另外,由于本发明具体实施例中的源极驱动信号不需要正负交替的变化,能够实现对于单色画面,各像素充电状态一致,防止水平细线的产生。

下面结合附图详细介绍本发明具体实施例中dual gate设计的栅极线的两种不同的布线情况。

如图2所示,本发明具体实施例中的栅极线24包括第一栅极线和第二栅极线,本发明具体实施例将奇数行的栅极线作为第一栅极线,如:Gate1、Gate3、Gate5、Gate7等为第一栅极线,将偶数行的栅极线作为第二栅极线,如:Gate2、Gate4、Gate6、Gate8等为第二栅极线,第一栅极线和第二栅极线位于每一行亚像素单元的异侧;其中:本发明具体实施例中的第一亚像素单元组21中的两个亚像素单元分别与第一栅极线和第二栅极线连接,第二亚像素单元组22中的两个亚像素单元分别与第一栅极线和第二栅极线连接。

具体地,本发明具体实施例中相邻的两个第一亚像素单元组21中,其中一个第一亚像素单元组21包括的第一个亚像素单元与第一栅极线连接,包括的第二个亚像素单元与第二栅极线连接;另一个第一亚像素单元组21包括的第一个亚像素单元与第二栅极线连接,包括的第二个亚像素单元与第一栅极线连接;如:在第一行相邻的两个第一亚像素单元组21中,位于第一列的第一亚像素单元组21包括的R亚像素单元与第一栅极线Gate1连接,G亚像素单元与第二栅极线Gate2连接;位于第三列的第一亚像素单元组21包括的R亚像素单元与第二栅极线Gate2连接,G亚像素单元与第一栅极线Gate1连接,这样,在阵列基板的具体布线设计时,能够很好的保证整个阵列基板布线上的阻值无差异,不会产生由于布线长度的不一致导致的阵列基板部分区域功耗较大而导致的阵列基板异常问题;

相邻的两个第二亚像素单元组22中,其中一个第二亚像素单元组22包括的第一个亚像素单元与第一栅极线连接,包括的第二个亚像素单元与第二栅极线连接;另一个第二亚像素单元组22包括的第一个亚像素单元与第二栅极线连接,包括的第二个亚像素单元与第一栅极线连接;如:在第一行相邻的两个第二亚像素单元组22中,位于第二列的第二亚像素单元组22包括的B亚像素单元与第一栅极线Gate1连接,W亚像素单元与第二栅极线Gate2连接;位于第四列的第二亚像素单元组22包括的B亚像素单元与第二栅极线Gate2连接,W亚像素单元与第一栅极线Gate1连接,这样,在阵列基板的具体布线设计时,能够很好的保证整个阵列基板布线上的阻值无差异,进而能够很好的保证阵列基板在布线位置处的功耗无差异,提升阵列基板的性能。

具体实施时,如图2所示,本发明具体实施例的所有R亚像素单元中,连接到第一栅极线的R亚像素单元的个数与连接到第二栅极线的R亚像素单元的个数相等;所有G亚像素单元中,连接到第一栅极线的G亚像素单元的个数与连接到第二栅极线的G亚像素单元的个数相等;所有B亚像素单元中,连接到第一栅极线的B亚像素单元的个数与连接到第二栅极线的B亚像素单元的个数相等;所有W亚像素单元中,连接到第一栅极线的W亚像素单元的个数与连接到第二栅极线的W亚像素单元的个数相等。

如图3所示,本发明具体实施例中的栅极线24包括第一栅极线和第二栅极线,本发明具体实施例将奇数行的栅极线作为第一栅极线,如:Gate1、Gate3、Gate5、Gate7等为第一栅极线,将偶数行的栅极线作为第二栅极线,如:Gate2、Gate4、Gate6、Gate8等为第二栅极线,第一栅极线和第二栅极线均设置在相邻两行亚像素单元之间;其中:本发明具体实施例中的第一亚像素单元组21中的两个亚像素单元分别与第一栅极线和第二栅极线连接,第二亚像素单元组22中的两个亚像素单元分别与第一栅极线和第二栅极线连接。

本发明具体实施例还提供了一种显示面板,该显示面板包括本发明具体实施例提供的上述阵列基板。

本发明具体实施例还提供了一种显示装置,该显示装置包括本发明具体实施例提供的上述显示面板,该显示装置可以为液晶面板、液晶显示器、液晶电视、有机发光二极管(Organic Light Emitting Diode,OLED)面板、OLED显示器、OLED电视或电子纸等显示装置。

综上所述,本发明具体实施例提供一种阵列基板,包括若干阵列排列的像素单元、与源极驱动电路连接的若干数据线以及与栅极驱动电路连接的若干栅极线,其中,每一像素单元包括四个亚像素单元;每一像素单元中,四个亚像素单元分成第一亚像素单元组和第二亚像素单元组,第一亚像素单元组包括两个相邻的亚像素单元,第二亚像素单元组包括剩余的两个相邻的亚像素单元;第一亚像素单元组和第二亚像素单元组在行方向和列方向上交替排列,在列方向上,第一亚像素单元组和第二亚像素单元组之间设置一条数据线;第一亚像素单元组包括的两个亚像素单元连接同一条数据线,第二亚像素单元组包括的两个亚像素单元连接同一条数据线,且第一亚像素单元组包括的两个亚像素单元连接的数据线与第二亚像素单元组包括的两个亚像素单元连接的数据线不同;以及第一亚像素单元组包括的两个亚像素单元分别与不同的栅极线连接,第二亚像素单元组包括的两个亚像素单元分别与不同的栅极线连接。本发明具体实施例实现2dot-inversion时,对于同一帧图像,相邻两条数据线接收的源极驱动信号的极性相反,对于相邻两帧图像,同一数据线接收的源极驱动信号的极性相同,与现有技术相比,本发明具体实施例中的每根数据线接收的源极驱动信号的极性不需要正负交替的变化,即源极驱动信号稳定,不需要高低、高低不断的变化,因此能够避免源极驱动电路的功耗上升,温度升高的问题;另外,由于本发明具体实施例中的源极驱动信号不需要正负交替的变化,因此能够实现对于单色画面,各像素充电状态一致,防止水平细线的产生。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1