一种阵列基板及显示面板的制作方法

文档序号:11152832阅读:315来源:国知局
一种阵列基板及显示面板的制造方法与工艺

本发明涉及液晶显示领域,特别是涉及一种阵列基板及显示面板。



背景技术:

液晶显示器(LCD,Liquid Crystal Display)以其具有轻薄、色域高、功耗低等优点被广泛应用于TV、Monitor、Note book、App等显示产品。

随着液晶显示器的解析度越来越高、尺寸越来越大,液晶显示器的充电率越来越低,不能满足高解析度、大尺寸显示器的需求。



技术实现要素:

本发明提供一种阵列基板及显示面板,能够增加像素的充电时间,提升像素的充电率、降低错充电风险,进而提升液晶显示器的显示品质。

本发明采用的一个技术方案是:提供一种阵列基板,所述阵列基板包括:多条扫描线、多条数据线及低电压线;所述多条扫描线与所述多条数据线正交设置,以形成多个像素单元;其中,每一所述像素单元包括一第一开关管,且至少一个所述像素单元进一步包括一第二开关管;所述第二开关管包括:第一端、第二端以及控制端,所述第一端连接所述第一开关管的控制端,所述控制端连接一后续扫描线,所述后续扫描线的开启顺序在所述第二开关管所在的所述像素单元对应的本级扫描线之后,所述本级扫描线扫描信号的下降沿与所述后续扫描线扫描信号的上升沿对应,所述第二端连接所述低电压线。

其中,每一所述像素单元内包含一所述第二开关管。

其中,所述后续扫描线与所述本级扫描线相邻。

其中,所述后续扫描线与所述本级扫描线至少间隔一级的所述扫描线连接,所述后续扫描线与所述本级扫描线之间的所述扫描线的数量等于所述第二开关管所在的所述像素单元的预充电时间与正式充电时间之比。

其中,对应同一颜色滤光片的所述像素单元内含一所述第二开关管。

其中,所述后续扫描线与所述本级扫描线相邻。

其中,所述后续扫描线与所述本级扫描线至少间隔一级的所述扫描线连接,所述后续扫描线与所述本级扫描线之间的所述扫描线的数量等于所述第二开关管所在的所述像素单元的预充电时间与正式充电时间之比。

其中,所述阵列基板还包括扫描驱动电路,所述扫描驱动电路用以提供扫描信号至所述扫描线。

其中,所述阵列基板还包括数据驱动电路,所述数据驱动电路用以提供灰阶信号至所述数据线。

为解决上述技术问题,本发明采用的再一个技术方案是:提供一种显示面板,所述显示面板包括上述任一所述的阵列基板,与所述阵列基板相对设置的对向基板以及夹持于所述阵列基板与所述对向基板之间的液晶层。

本发明的有益效果是:提供一种阵列基板及显示面板,通过在像素单元中增设第二开关管,且控制第二开关管的控制端连接至后续扫描线,在一个扫描周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

附图说明

图1是本发明阵列基板第一实施方式的结构示意图;

图2是本发明阵列基板第一实施方式的时序图;

图3是本发明阵列基板第二实施方式的结构示意图;

图4是本发明阵列基板第二实施方式的时序图;

图5是本发明阵列基板第三实施方式的结构示意图;

图6是本发明阵列基板第四实施方式的结构示意图;

图7是本发明与现有技术驱动方式充电波形的对比示意图;

图8是本发明显示面板一实施方式的结构示意图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进级清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

请参阅图1,图1是本发明阵列基板第一实施方式的结构示意图。如图1所示,该阵列基板10包括:多条扫描线11、多条数据线12及低电压线Vgl。其中,多条扫描线11与多条数据线12正交设置,以形成多个像素单元13。

其中,每一像素单元13包括一第一开关管T1,该第一开关管T1用于控制阵列基板10中像素电极的电压。且至少一个像素单元13进一步包括一第二开关管T2,该第二开关管T2包括:第一端a、第二端b以及控制端c,且第一端a连接第一开关管T1的控制端,所述控制端c连接一后续扫描线,后续扫描线的开启顺序在第二开关管T2所在的像素单元13对应的本级扫描线之后,第二端b连接低电压线Vgl,用于在后续扫描线开启时,以使得本级扫描线快速下降至低电位。

该阵列基板10还包括扫描驱动电路14及数据驱动电路15。其中,扫描驱动电路14用以提供扫描信号至扫描线,数据驱动电路15用以提供灰阶信号至数据线。

结合图1,在本发明一应用场景中,每一像素单元13内均包含一第二开关管T2,且后续扫描线的开启顺序在第二开关管T2所在的像素单元13对应的本级扫描线之后,且该后续扫描线与本级扫描线相邻。以第N级像素单元为例,该像素单元13在两相邻的低电压线Vgl和两相邻数据线所围成的区域,且该像素单元13的第一开关管T1和像素电极位于相邻两数据线、该第N级像素单元13的扫描线以及下一级低电压线Vgl所围成的区域。该像素单元13的第二开关管T2位于相邻两数据线、该第N级像素单元13的扫描线以及本级低电压线Vgl所围成的区域。

其中,该第N级像素单元13的第一开关管T1也包括控制端d、第一端e以及第二端f,该控制端d连接本级扫描线,该第一端e连接数据线,第二端f连接像素电极。该第N级像素单元13的第二开关管T2的第一端a连接第一开关管T1的控制端d,第二端b连接本级低电压线Vgl,第三端c连接下一级扫描线。

请进一步参阅图2,图2为本发明阵列基板第一实施方式的时序图。结合图1,以第N级像素单元13为例,本级扫描线扫描信号的下降沿与第N+1级扫描线扫描信号的上升沿对应。

具体有,当扫描驱动电路14提供扫描信号至扫描线,即图2中当扫描信号为高电平时,第一开关管T1的控制端d开启,此时数据驱动电路15提供灰阶信号至数据线,通过第一开关管T1给像素电极充电,该像素电极可以为红色像素电极、绿色像素电极、蓝色像素电极及白色像素电极中的一种。当该级像素电极充电完成后,扫描驱动电路14给第N+1级扫描线高电平,以使得第N+1级像素单元在开启的同时,第N级像素单元的第二开关管T2也随之开启,第二开关管T2的第二端b连接低电压线Vgl,可以使得第N级像素单元的扫描线的扫描信号快速下降至低电位。

上述实施方式,通过在像素单元中增设第二开关管,且控制第二开关管的控制端连接至后续扫描线,在一个扫描周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

请参阅图3,图3为本发明阵列基板第二实施方式的结构示意图,该实施方式与第一实施方式不同之处在于,第一实施例中的后续扫描线与本级扫描线相邻,即第N级像素单元的第二开关管T2的控制端连接第N+1级像素单元的扫描线。第二实施例中的后续扫描线与第N级像素单元的扫描线至少间隔一级的扫描线连接,且该后续扫描线与本级扫描线之间的扫描线的数量等于本级第二开关管T2所在的像素单元的预充电时间与正式充电时间之比。本实施例中,第N级像素单元的第二开关管T2的控制端连接第N+2级像素单元的扫描线。具体描述如下:

如图3,该阵列基板20包括:多条扫描线21、多条数据线22及低电压线Vgl。其中,多条扫描线21与多条数据线22正交设置,以形成多个像素单元23。该阵列基板20还包括扫描驱动电路24及数据驱动电路25。其中,扫描驱动电路用以提供扫描信号至扫描线21,数据驱动电路用以提供灰阶信号至数据线22。

以第N级像素单元23为例,每一像素单元23包括一第一开关管T1,该第一开关管T1用于控制阵列基板20中像素电极的电压。且该整列基板20中每一像素单元23进一步包括一第二开关管T2,该第二开关管T2包括:第一端a、第二端b以及控制端c,且第一端a连接第一开关管T1的控制端d,所述控制端c连接第N+2级像素单元的扫描线上,第二端b连接低电压线Vgl,用于在第N+2级像素单元的扫描线开启时,以使得本级扫描线快速下降至低电位。

请进一步结合图4,图4为本发明阵列基板第二实施方式的时序图。同理,以第N级像素单元23为例,本实施例中,本级扫描线扫描信号的下降沿与第N+2级扫描线扫描信号的上升沿对应。

具体有,当扫描线21扫描信号的上升时间过长时,通常需要采用预充电(Pre-charge)的驱动方式来给像素电极充电。所谓预充电就是本级扫描线在真正驱动寻址前,扫描驱动电路24给本级扫描线高电平,打开第一开关管T1,对本级的像素进行预充电。如图5中所示虚线部分的前半段时间t1则为本级像素电极的预充电时间,虚线后半部分为正式充电时间t2,且以本发明第二实施方式为例,该级像素单元的预充电时间t1和其正式充电时间t2相等,且由图5还可以得到,当本级像素单元进入正式充电时间时,第N+1级像素单元开启第一开关管T1进行预充电。

当第N级像素单元充电完成时,则扫描驱动电路24给第N+2级像素单元的扫描线高电平,以使得第N+2级像素单元在开启的同时,第N级像素单元的第二开关管T2也随之开启,第二开关管T2的第二端b连接低电压线Vgl,可以使得第N级像素单元扫描线的扫描信号快速下降至低电位。在其它实施例中,第N级像素单元中的第二开关管T2的控制端c不限于连接到第N+2级像素单元的扫描线,且其具体连接位置需要由第N级像素单元的预充电时间来决定,具体有当第N级像素单元的预充电时间为正式充电时间的整数倍时,即当t1=(m+1)*t2时,m为正整数,该第N级像素单元的第二开关管T2的控制端应当连接到第N+m行像素单元的扫描线上。

上述实施方式,通过在像素单元中增设第二开关管,且控制第二开关管的控制端连接至后续扫描线,在一个扫描周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

请参阅图5,图5为本发明阵列基板第三实施方式的结构示意图,与第一实施方式不同之处在于,第一实施例中每一像素单元均包含一第二开关管T2,而第三实施例中,对应同一颜色滤光片的像素单元内含一第二开关管T2,即第N级像素单元中,第二开关管T2可以位于红色滤光片、绿色滤光片以及蓝色滤光片对应的子像素中的一种。具体描述如下:

如图5所示,该阵列基板30包括:多条扫描线31、多条数据线32及低电压线Vgl。其中,多条扫描线31与多条数据线32正交设置,以形成多个像素单元33。

该阵列基板30还包括扫描驱动电路34及数据驱动电路35。其中,扫描驱动电路34用以提供扫描信号至扫描线31,数据驱动电路35用以提供灰阶信号至数据线32。

以第N级像素单元33为例,每一像素单元33包括一第一开关管T1,该第一开关管T1用于控制阵列基板30中像素电极的电压。该级像素单元中以蓝色滤光片对应的子像素为例,即第二开关管T2仅位于该像素单元33内。且该像素单元33在两相邻的低电压线Vgl和两相邻数据线所围成的区域,该像素单元33的第一开关管T1和像素电极位于相邻两数据线、该第N级像素单元33的扫描线以及下一级低电压线Vgl所围成的区域。该像素单元33的第二开关管T2位于相邻两数据线、该第N级像素单元33的扫描线以及本级低电压线Vgl所围成的区域。

其中,该第N级像素单元33的第一开关管T1的控制端d连接本级扫描线,第一端e连接数据线,第二端f连接像素电极。第二开关管T2的第一端a连接第一开关管T1的控制端d,第二端b连接本级低电压线Vgl,第三端c连接下一级扫描线。

在描述其工作原理的同时可以进一步参考图2中,本发明阵列基板的时序图,即图2中当第N级像素单元的扫描信号为高电平时,第一开关管T1的控制端d开启,此时数据驱动电路35提供灰阶信号至数据线,通过第一开关管T1给像素电极充电。当该第N级像素电极充电完成后,扫描驱动电路34给本级扫描线低电平使其关闭,同时给下一级扫描线高电平,以使得第N+1级像素单元在开启的同时,第N级像素单元的第二开关管T2也随之开启,第二开关管T2的第二端b连接低电压线Vgl,可以使得第N级像素单元的扫描线快速下降至低电位。当然在其它实施例中,第二开关管T2还可以位于红色、绿色滤光片对应的像素单元内,其分析原理一样,此处不再赘述。

上述实施方式,通过在像素单元中增设第二开关管,且控制第二开关管的控制端连接至后续扫描线,在一个扫描周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

请参阅图6,图6为本发明阵列基板第四实施方式的结构示意图,与第三实施方式不同之处在于,第三实施例中的后续扫描线与本级扫描线相邻,即第N级像素单元的第二开关管T2的控制端连接第N+1级像素单元的扫描线。第三实施例中的后续扫描线与第N级像素单元的扫描线至少间隔一级的扫描线连接,后续扫描线与本级扫描线之间的扫描线的数量等于本级像素单元第二开关管T2所在的像素单元的预充电时间与正式充电时间之比。在本实施例中,第N级像素单元的第二开关管T2的控制端连接第N+2级像素单元的扫描线。具体描述如下:

如图6,该阵列基板40包括:多条扫描线41、多条数据线42及低电压线Vgl。其中,多条扫描线41与多条数据线42正交设置,以形成多个像素单元43。该阵列基板40还包括扫描驱动电路44及数据驱动电路45。其中,扫描驱动电路用以提供扫描信号至扫描线41,数据驱动电路用以提供灰阶信号至数据线42。

以第N级像素单元43为例,每一像素单元43包括一第一开关管T1,该第一开关管T1用于控制阵列基板40中像素电极的电压。且该整列基板40中每一像素单元43进一步包括一第二开关管T2,该第二开关管T2包括:第一端a、第二端b以及控制端c,且第一端a连接第一开关管T1的控制端d,所述控制端c连接第N+2级像素单元的扫描线Gn+2上,第二端b连接低电压线Vgl,用于在第N+2级像素单元的扫描线开启时,以使得本级扫描线快速下降至低电位。在描述其具体实施方式时可以结合图4第二实施方式的时序图,且其分析原理和第二实施方式类似,可以参见上文描述,此处不再赘述。

请参阅图7,图7为本发明与现有技术驱动方式充电波形的对比示意图。如图7所示,采用本发明驱动方式A的充电波形的下降时间更短,且其下降沿的下降速度更快,在一个周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

请参阅图8,图8是本发明显示面板一实施方式的结构示意图。本发明提供的一种显示面板50,该液晶显示面板50包括上述任一实施例中的阵列基板B、与阵列基板B相对设置的公共基板51以及夹持于阵列基板B与公共基板51之间的液晶层52,具体内容请参见上文描述,此处不再赘述。

综上所述,本领域技术人员容易理解,本发明提供一种阵列基板及显示面板,上述实施方式,通过在像素单元中增设第二开关管,且控制第二开关管的控制端连接至后续扫描线,在一个扫描周期内,扫描信号的脉冲宽度是固定的,其它条件不变的情况下,下降沿的时间缩短意味着扫描信号高电平的时间变长,也就是说第一开关管的开启时间变长,使得像素电极的充电时间变长,提升像素的充电率、降低错充电风险,提升液晶显示器的显示品质。

以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1