一种光纤接收模块的制作方法

文档序号:18859101发布日期:2019-10-13 02:38阅读:208来源:国知局
一种光纤接收模块的制作方法

本实用新型涉及光纤接收技术领域,具体为一种光纤接收模块。



背景技术:

光纤接收单元的应用背景是某型号雷达实验阵,普通的传输线缆及总线方式已不能完成这样的任务,随着光纤传输技术的发展及应用,考虑利用光纤来完成雷达组件信号处理机的回波数据,并高速传输,使用人员在拆卸光模块时,会出现忘记拉动光模块上的拉环,直接拔出光模块,对光模块造成不必要的损害。



技术实现要素:

鉴于现有技术中所存在的问题,本实用新型公开了一种光纤接收模块,采用的技术方案是,包括主体板,其特征在于:所述主体板的后侧通过两个转动轴与盒盖转动连接,所述盒盖的左侧设有三个卡接槽,所述盒盖上设有连接槽,所述盒盖的左侧设有三组限位块,所述每组限位块的数量为两个,所述限位块的位置与卡接槽的位置相对应,所述主体板上设有三个放置槽,所述放置槽的位置与卡接槽的位置相对应,所述放置槽内滑动连接有放置板,所述放置板内安装有光模块,所述光模块上设有防尘塞,所述放置槽的前后两侧分别设有滑动槽,所述滑动槽内滑动连接有L型拉动板,所述L型拉动板的位置与放置板的位置相对应且固定连接,所述L型拉动板的左端通过活动轴与固定块转动连接,所述固定块的上表面固定连接有伸缩杆,所述伸缩杆的位置与限位块的位置相对应且卡接,所述伸缩杆的伸缩端与限位板固定连接,所述限位板的下表面设有两个卡环,所述卡环的位置与光模块的位置相对应,所述主体板的上表面从左到右依次固定连接有SerDes串并转换器、FPGA芯片和双端口储存器,所述SerDes串并转换器位于光模块的右侧,所述光模块的输出端与SerDes串并转换器的输入端连接,所述SerDes串并转换器的输出端与FPGA芯片的输入端连接,所述FPGA芯片的输出端与双端口储存器的输入端连接,所述双端口储存器的输出端口与连接槽的位置相对应,所述盒盖的下表面设有电源开关组,所述电源开关组的输入端连接外部电源的输出端,所述电源开关组的输出端电连接SerDes串并转换器、FPGA芯片和双端口储存器的输入端。

作为本实用新型的一种优选技术方案,所述盒盖的前侧设有卡尺,所述主体板上设有安装槽,所述主体板的前侧设有通槽,所述通槽的位置与安装槽的位置相对应且连通,所述通槽内滑动连接有按钮,所述按钮的后端通过推动杆与卡接板固定连接,所述卡接板的前侧与弹簧的一端固定连接,所述弹簧的另一端与按钮固定连接,所述弹簧的位置与推动杆的位置相对应且套接,所述卡接板的位置与卡尺的位置相对应且卡接。

本实用新型的有益效果:本实用新型有效的避免使用人员在拆除光模块时,忘记拉动光模块上的拉环,强行把光模块拔出,对光模块造成不必要的损坏,在安装光模块时,使用人员通过L型拉动板将放置板拉出,通过拉动放置板对光模块安装槽内进行检测,避免光模块安装槽内存在异物,影响光模块的正常运行,通过卡尺和卡接板将盒盖固定在主体板上,方便使用人员打开盒盖对光纤接收模块的内部进行检查。

附图说明

图1为本实用新型结构示意图;

图2为本实用新型的侧视图;

图3为本实用新型的剖视图;

图4为本实用新型的A处放大结构示意图。

图中:1-主体板、2-FPGA芯片、3-SerDes串并转换器、4-光模块、5-放置板、6-伸缩杆、7-固定块、8-限位板、9-L型拉动板、10-卡环、11-防尘塞、12-转动轴、13-限位块、14-盒盖、15-卡尺、16-连接槽、17-电源开关组、18-按钮、19-弹簧、20-推动杆、21-双端口储存器、22-卡接板。

具体实施方式

实施例1

如图1、图2、图3、图4所示,本实用新型公开了一种光纤接收模块,采用的技术方案是,包括主体板1,其特征在于:所述主体板1的后侧通过两个转动轴12与盒盖14转动连接,所述盒盖14的左侧设有三个卡接槽,所述盒盖14上设有连接槽16,所述盒盖14的左侧设有三组限位块13,所述每组限位块13的数量为两个,所述限位块13的位置与卡接槽的位置相对应,所述主体板1上设有三个放置槽,所述放置槽的位置与卡接槽的位置相对应,所述放置槽内滑动连接有放置板5,所述放置板5内安装有光模块4,所述光模块4上设有防尘塞11,所述放置槽的前后两侧分别设有滑动槽,所述滑动槽内滑动连接有L型拉动板9,所述L型拉动板9的位置与放置板5的位置相对应且固定连接,所述L型拉动板9的左端通过活动轴与固定块7转动连接,所述固定块7的上表面固定连接有伸缩杆6,所述伸缩杆6的位置与限位块13的位置相对应且卡接,所述伸缩杆6的伸缩端与限位板8固定连接,所述限位板8的下表面设有两个卡环10,所述卡环10的位置与光模块4的位置相对应,所述主体板1的上表面从左到右依次固定连接有SerDes串并转换器3、FPGA芯片2和双端口储存器21,所述SerDes串并转换器3位于光模块4的右侧,所述光模块4的输出端与SerDes串并转换器3的输入端连接,所述SerDes串并转换器3的输出端与FPGA芯片2的输入端连接,所述FPGA芯片2的输出端与双端口储存器21的输入端连接,所述双端口储存器21的输出端口与连接槽16的位置相对应,所述盒盖14的下表面设有电源开关组17,所述电源开关组17的输入端连接外部电源的输出端,所述电源开关组17的输出端电连接SerDes串并转换器3、FPGA芯片2和双端口储存器21的输入端。

作为本实用新型的一种优选技术方案,所述盒盖14的前侧设有卡尺15,所述主体板1上设有安装槽,所述主体板1的前侧设有通槽,所述通槽的位置与安装槽的位置相对应且连通,所述通槽内滑动连接有按钮18,所述按钮18的后端通过推动杆20与卡接板22固定连接,所述卡接板22的前侧与弹簧19的一端固定连接,所述弹簧19的另一端与按钮18固定连接,所述弹簧19的位置与推动杆20的位置相对应且套接,所述卡接板22的位置与卡尺15的位置相对应且卡接。

本实用新型的工作原理:在安装光模块4时,使用人员通过L型拉动板9将放置板5拉出,将光模块4放置到放置板5上,根据光模块4上拉环的位置,通过伸缩杆6调节限位板8的位置,通过限位板8上的卡环10对光模块4上的拉环进行卡接,将安装有光模块4的放置板5推入主体板1内,通过盒盖14上的限位块13对伸缩杆6的位置进行固定,通过光模块4接收外界传输的数据,通过光模块4对接收到回波数据由光信号转换成高速串行电信号,并将电信号传输到SerDes串并转换器3内,通过SerDes串并转换器3将高速串行信号转换成低速并行信号,并将低速并行信号传输至FPGA芯片2内,通过FPGA芯片2对并行数据进行二次合并,通过双端口储存器21对FPGA芯片2整合的数据进行储存,使用人员将雷达信号处理机的输入端口穿过连接槽16与FPGA芯片2的输出端口电连接,FPGA芯片2整合数据实时传输给雷达信号处理机,取出光模块4时,使用人员转动限位板8,通过限位板8带动光模块4上的拉环进行转动,使用人员拉动L型拉动板9将光模块4取出,检修时,使用人员按动按钮18,按钮18通过推动杆20带动卡接板22,打开盒盖14,方便使用人员进行检修。

本实用新型涉及的电路连接为本领域技术人员采用的惯用手段,可通过有限次试验得到技术启示,属于广泛使用的现有技术。

本文中未详细说明的部件为现有技术。

上述虽然对本实用新型的具体实施例作了详细说明,但是本实用新型并不限于上述实施例,在本领域普通技术人员所具备的知识范围内,还可以在不脱离本实用新型宗旨的前提下做出各种变化,而不具备创造性劳动的修改或变形仍在本实用新型的保护范围以内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1