基于SOI的纵向堆叠式后栅型Si-NWFET制造方法

文档序号:5266028阅读:273来源:国知局
专利名称:基于SOI的纵向堆叠式后栅型Si-NWFET制造方法
技术领域
本发明涉及集成电路制造领域,特别涉及一种基于SOI的纵向堆叠式后栅型Si-NWFET制造方法。
背景技术
通过缩小晶体管的尺寸来提高芯片的工作速度和集成度、减小芯片功耗密度一直是微电子エ业发展所追求的目标。在过去的四十年里,微电子エ业发展一直遵循着摩尔定律。当前,场效应晶体管的物理栅长已接近20nm,栅介质也仅有几个氧原子层的厚度,通过縮小传统场效应晶体管的尺寸来提高性能已面临一些困难,这主要是因为小尺寸下短沟道效应和栅极漏电流破坏了晶体管的开关性能。
纳米线场效应晶体管(NWFET,Nano-Wire M0SFET)有望解决短沟道效应和栅极漏电流的问题。一方面,NWFET中的沟道厚度和宽度都较小,使得栅极更接近于沟道的各个部分,有助于增强晶体管的栅极调制能力,并且大多数晶体管都采用围栅结构,栅极从多个方向对沟道进行调制,进ー步增强了栅极的调制能力,改善亚阈值特性。因此,NWFET可以很好地抑制短沟道效应,使晶体管尺寸得以进ー步缩小。另ー方面,NWFET利用自身的细沟道和围栅结构改善栅极调制力和抑制短沟道效应,缓解了减薄栅介质厚度的要求,有望减小栅极漏电流。此外,纳米线沟道可以不掺杂,減少了沟道内杂质离散分布和库仑散射。对于ー维纳米线沟道,由于量子限制效应,沟道内载流子远离表面分布,故载流子输运受表面散射和沟道横向电场影响小,可以获得较高的迁移率。基于以上优势,NWFET越来越受到科研人员的关注。由于Si材料和エ艺在半导体エ业中占有主流地位,与其他材料相比,硅纳米线场效应晶体管(Si-NWFET)的制作更容易与当前エ艺兼容。NWFET的关键エ艺是纳米线的制作,可分为自上而下和自下而上两种エ艺路线。对于Si纳米线的制作,自上而下的制作主要利用光刻和刻蚀エ艺,自下而上的制作主要基于金属催化的气-液-固生长机制,生长过程中以催化剂颗粒作为成核点。目前,自下而上的エ艺路线制备的硅纳米线由于其随机性而不太适合Si-NWFET的制备,因此目前的硅纳米线场效应晶体管中的Si-NW主要是通过自上而下的エ艺路线制备。申请号为200710098812.4的发明公开了ー种基于体硅的通过自上而下途径实现体娃纳米线结构的エ艺方法,有效抑制了器件的自加热效应。论文《Fabrication andCharacterization of Gate-AlI-Around Silicon Nanowires on Bulk Silicon》(3 于体硅的围栅形硅纳米线的制备与特性)中公开了ー种基于硅纳米线的MOSFET制备方法,但随着硅纳米线截面积的缩小,器件的电流驱动能力会受到纳米线截面积的限制,使得Si-NWFET在模拟或射频电路中的应用受到限制,因此,有人开始研究采用多条纳米线作为输运沟道,以解决该问题。论又《Observation of Mobility Enhancement in Strained Si and SiGeTri-Gate MO SFETs with Multi-Nanowire Channels Trimmed by Hydrogen ThermalEtching》(由氢热腐蚀形成的多纳米线沟道中的应变硅和硅锗三维场效应晶体管中迁移率增强现象)中提出了一种基于应变硅和锗硅集成的多条纳米线作为输运通道的NWFET器件,但由于器件中的多纳米线沟道结构是横向制备的,导致其集成密度将大打折扣。
论文《VerticallyStacked S iGe Nanowire Array Channel CMOS Transistors))(垂直堆叠式硅锗纳米线在CMOS晶体管沟道中的排列)中提出了一种纵向制备硅纳米线的方法,使得Si-NWFET器件在纵向集成多条硅纳米线,从而使得器件的电流驱动能力成倍増大,同时集成密度不受影响,这样既保持了平面结构FET的优势又增强了栅极调制能力。其エ艺方法是在SOI (绝缘体上硅)上交替生长锗或硅锗层以及硅层,并定义鳍形(Fin)结构,接着进行750°C干氧氧化,由于硅锗层比硅层有更快的氧化速率以致硅锗层完全被氧化,氧化过程中锗进入邻近的硅层表面形成硅锗合金,腐蚀掉完全被氧化的硅锗层后得到三维堆积的、表面裹有硅锗合金的硅纳米线。然后进行热氧化,在Si-NW表面形成SigGexO2作为栅极氧化层,再淀积无定型硅或者多晶硅,最后通过光刻和蚀刻形成栅极。该方法可以实现纵向堆叠型硅纳米线场效应晶体管结构,但存在一个缺点当硅锗层氧化过程中,锗会浓缩到硅层的表面,去除SiO2后,在Si-NW表面裹有ー层浓缩后的硅锗合金。由于ニ氧化锗溶于水,使得后续エ艺面临巨大的不便,另外,ニ氧化锗的介电常数比ニ氧化硅小,ニ氧化锗与硅的界面态较大,不适合作为MO SFET的栅氧化层。

发明内容
本发明提供一种基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,能够有效控制晶体管的栅极轮廓以及电性,使得电流驱动能力成倍増大,并实现常规栅极氧化工艺。为解决上述技术问题本发明提供基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,包括提供SOI衬底,所述SOI衬底由下至上依次包括硅衬层、绝缘体层和顶层硅;对所述SOI衬底表面进行处理,将所述SOI衬底的顶层硅转化为初始锗硅层;在所述SOI衬底上交替形成硅层和后续锗硅层,所述初始锗硅层和后续锗硅层共同构成锗硅层;对所述锗硅层和硅层刻蚀处理,形成鳍形有源区,剰余的区域作为源漏区;在所述鳍形有源区内形成硅纳米线,所述硅纳米线纵向堆叠;在鳍形有源区外形成隔离介质层并对源漏区进行离子注入;在鳍形有源区内的SOI衬底上形成栅极。较佳的,对所述SOI衬底表面进行处理,将所述SOI衬底顶层转化为初始锗硅层的步骤包括在所述SOI衬底表面沉积ー锗层或锗硅层;对所述锗层或锗硅层氧化处理,所述锗层或锗硅层中锗氧化浓缩与所述SOI衬底顶层中的硅形成初始锗硅层,所述初始锗硅层的上层表面为SiO2层;湿法去除所述SiO2层。较佳的,所述硅层至少为ー层,所述锗硅层比硅层多ー层。较佳的,所述硅纳米线的直径在I纳米 I微米之间。较佳的,所述硅纳米线的截面形状为圆形、横向跑道形或纵向跑道形。较佳的,在所述硅纳米线表面形成栅极氧化层之前,还包括对所述硅纳米线进行热氧化;蚀刻掉所述热氧化形成的ニ氧化硅。较佳的,所述栅极氧化层的材料为ニ氧化硅、氮氧化硅或高k介质。
较佳的,所述高k介质为Hf02、A1203、ZrO2中的一种或其任意组合。较佳的,所述栅极的材料为多晶硅、无定形硅、金属中的一种或其任意組合。较佳的,所述隔离介质层的材料为ニ氧化硅。较佳的,所述刻蚀采用次常压化学气相刻蚀法。较佳的,所述次常压化学气相刻蚀法采用氢气和氯化氢混合气体,其中氢气和氯化氢混合气体的温度在600°C 800°C之间,其中氯化氢的分压大于300Torr。 与现有技术相比,本发明的纵向堆叠式后栅型硅纳米线场效应晶体管结构具有以下优点I、基于SOI衬底,有效增加了栅极与SOI衬底之间的隔离效果;2、在所述硅纳米线上形成栅极氧化层エ艺是独立进行的,从而可以采用常规的栅极氧化层,如ニ氧化硅即可;3、在鳍形有源区形成栅极,控制栅极的轮廓,从而使有源区与栅极上表面在同一水平面,利于后续接触孔エ艺;4、采用纵向堆叠式后栅型硅纳米线结构来设计硅纳米线场效应晶体管(SiNWFET)结构,纳米线条数增多,器件的电流驱动能力増大;5、栅极的形成在源漏区离子注入和退火エ艺步骤之后,即采用后栅极エ艺,利于栅极轮廓和器件电性的控制。


图I为本发明一具体实施例中SOI衬底X-X’向剖面示意图;图2为本发明一具体实施例中沉积锗层或锗硅层后X-X’向剖面示意图;图3为本发明一具体实施例中锗层或锗硅层氧化后X-X’向剖面示意图;图4为本发明一具体实施例中去除ニ氧化硅后X-X’向剖面示意图;图5为本发明一具体实施例中交替沉积硅层和后续锗硅层后X-X’向剖面示意图;图6为本发明一具体实施例中对沟道进行离子注入エ艺时X-X’向剖面示意图;图7为本发明一具体实施例中形成鳍形有源区后的Y-Y’向剖面示意图;图8A SB分别为本发明一具体实施例中刻蚀去除锗硅层后器件的X-X’向和Y-Y’向剖面示意图;图9为本发明一具体实施例中硅纳米线截面形状示意图;图IOA IOB为本发明一具体实施例中沉积隔离介质层エ艺后器件的X_X’向剖面不意图和立体图;图IlA IlB分别为本发明一具体实施例中去除多余隔离介质层后器件X-X’向和Y-Y’向首I]面不意图;图12为本发明一具体实施例中源漏区离子注入后器件X-X’向剖面示意图;图13A 13B分别为本发明一具体实施例中去除鳍形有源区外多余隔离介质层形成栅极槽后器件X-X’向和Y-Y’向剖面示意图;图14A 14B分别为本发明一具体实施例中沉积栅极氧化层后器件X_X’向剖面不意图和立体不意图15A 15B分别为本发明一具体实施例中形成栅极材料后器件X_X’向和Y_Y’向剖面示意图;图16Α 16C为本发明一具体实施例中去除多余栅极材料后器件Χ_Χ’向和Υ_Υ’向剖面示意图,以及立体示意图;图17Α 17Β为本发明一具体实施例中自对准硅、锗硅金属合金(Salicidation)エ艺后器件χ-χ’向和Υ- Υ’向剖面示意图;图18为本发明一具体实施例中硅纳米线场效应晶体管立体结构示意图;图19为本发明一具体实施例中硅纳米线场效应晶体管俯视示意图。
具体实施例方式为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式
做详细的说明。首先,请參照图19,为了更清楚的描述本实施例,定义鳍形有源区或后续形成的硅纳米线的长度方向为Χ-Χ’向,Χ-Χ’向贯穿栅极和源漏区,垂直于Χ-Χ’向为Υ-Υ’向。下面结合图I至19详细的描述本发明一实施例的基于SOI的纵向堆叠式Si-NWFET的制作方法,具体包括请參照图I,提供SOI衬底,SOI衬底的底层为用于提供机械支撑的硅衬层11,向上依次为绝缘体层和顶层硅,本发明采用埋氧层12(Β0Χ)作为绝缘体层,硅层13,也就是SOI的顶层,顶层中的硅为单晶硅;接着,对所述SOI衬底表面进行处理,将所述SOI衬底的顶层转化为初始锗硅层15’ ;具体实施方式
包括首先,请參照图2,在衬底表面形成ー锗层14(锗层可由锗硅层替代),接着,请參照图3,对SOI衬底表面进行氧化处理,锗层14因为氧化浓缩渗到硅层13中,形成初始锗硅层15’,初始锗硅层15’上表面的硅被氧化,形成ニ氧化硅层(SiO2) 16 ;接着,请參照图4,采用湿法刻蚀去除SOI衬底表面的ニ氧化硅层16,此时,SOI衬底的顶层由硅层13转化为初始锗硅层15’。接着,请參照图5,在衬底表面交替形成硅层13和后续锗硅层15”,首先在初始硅锗层15’上外延生长硅层13,再外延生长后续锗硅层15”,为方便描述,将初始锗硅层15’和后续锗硅层15”统称为锗硅层15,以此类推,其中硅层13的数目至少为ー层,锗硅层15比硅层13多ー层,即,最下方的为初始锗硅层15’,最上方的为后续锗硅层15”。本发明以三层的娃层13为例。请參照图6,对SOI衬底的沟道区进行离子注入,离子注入之前,在锗硅层15上进行光刻エ艺,光刻胶20覆盖在后续形成源极203(请參照图19)和漏极204(请參照图19)的区域,离子注入完成后去除光刻胶20。需要说明的是,本步骤为可选步骤,器件电性要求允许的情况下可以省略。请參照图7,对锗硅层15和硅层13刻蚀处理,形成鳍形有源区201 (请參照图19),剰余的区域作为源漏区,即源极203和漏极204区域。可采用光学光刻或电子束光刻,刻蚀掉鳍形有源区周围多余的锗硅层15和硅层13,直至暴露埋氧层12表面。接着,请參照图8Α SB,在所述鳍形有源区内形成硅纳米线131,所述硅纳米线131纵向堆叠;具体为,选择性刻蚀去除鳍形有源区201内的锗硅层15,可选的,利用次常压化学气相刻蚀法进行选择性刻蚀,可以采用600 800摄氏度下的H2和HCL混合气体,其中HCL的分压大于300Torr,选择性刻蚀步骤直至鳍形有源区201内的锗硅层15全部去除为止;接着,对鳍形有源区201、衬底、源极203以及漏极204区域表面进行氧化,控制氧化时间,利用湿法エ艺去除鳍形有源区201以及衬底和源漏区域表面的SiO2,从而形成硅纳米线202。进ー步的,如果所述的热氧化是炉管氧化(FurnaceOxidation),则氧化时间范围 为I分钟至20小时;如果是快速热氧化(RTO),则氧化时间范围为I秒到30分钟。然后通过湿法エ艺去除上述步骤在硅纳米线131及埋氧层12和源漏区表面上形成的ニ氧化硅。最后形成的硅纳米线131直径在I纳米 I微米之间。由于硅层13的厚度与鳍形有源区201横向尺寸大小不同,硅纳米线202的截面形状也不同,请參照图9,硅纳米线202的截面形状包括圆形301,横向跑道形302以及纵向跑道形303本发明优选截面形状为圆形301的硅纳米线131。通过更先进的图形转移技术,可以对鳍形有源区(Fin)结构尺寸进行更精确控制,从而更有利于硅纳米线131的形状优化和精确控制硅纳米线131的直径。请參照图IOA 13B,在鳍形有源区外形成隔离介质层17 ;具体为,如图IOA IOB所示,在鳍形有源区内的SOI衬底,源极203以及漏极204区域表面沉积隔离介质层17,接着,请參照图IlA 11B,去除鳍形有源区201、源极203以及漏极204区域表面多余的隔离介质层17,使刻蚀后的隔离介质层17与源漏极上表面处于同一水平面。本发明中的隔离介质层17为SiO2 ;请參照图12,进行源漏区离子注入エ艺,具体为先进行光刻エ艺,用光刻胶20’覆盖源极203与漏极204区域以外部分,然后,针对不同类型的MOS晶体管选择不同类型的离子进行注入,最終,去除光刻胶20’并对源漏区进行退火。请參照图13A 13B,光刻以及选择性刻蚀去除源漏区之间多余的隔离介质层17,形成栅极沟槽,所述栅极沟槽用于后续形成栅极202 (请參照图19)。请參照图14A 14B,在鳍形有源区201内的硅纳米线131表面形成栅极氧化层18 ;需要说明的是,栅极氧化层采用的常规的栅极氧化层材质,包括炉管氧化、化学气相沉积(Chemical Vapor Deposition, CVD)、快速热氧化或原子层沉积形成的SiO2或SiON (氮氧化娃)以及采用原子层沉积技术沉积的高k介质层(高介电值介质),SiON需处于氮气气氛下;因为栅极氧化层18以及SOI中的埋氧层12的存在,使得后续栅极202与SOI衬底的隔离效果更佳。接着,请參照图15A 16C,在鳍形有源区201形成栅极205 ;首先,请參照图15A 15B,在鳍形有源区201、源极203以及漏极204区域表面沉积栅极材料19,栅极材料19可以为多晶硅,无定形硅,金属或者其组合,其中金属优选为铝、钛或钽的金属化合物。请參照图16A 16C,采用化学机械研磨去除鳍形有源区201、源极203以及漏极204区域表面多余的栅极材料19,形成栅极202,控制栅极202的轮廓,从而使源漏区与栅极202上表面在同一水平面,利于后续接触孔エ艺。最后,请參照图17A 18,自对准合金(Salicidation)エ艺,形成娃、锗娃金属合金层,并通过后道金属互连エ艺引出CM0SFET各端ロ,所述端ロ包括漏极端ロ 22、栅极端ロ23以及源极端ロ 24,源极203、栅极202、漏极204区域表面覆盖有硅合金21。
最终,请參考图18以及图19,其为最后完成后的基于SOI的纵向堆置式后棚型Si-NWFET的立体示意图和俯视示意图。
综上所述,与现有技术相比,本发明的纵向堆叠式硅纳米线场效应晶体管结构具有以下优点I、基于SOI衬底,有效增加了栅极与SOI衬底之间的隔离效果;2、在硅纳米线上形成栅极氧化层エ艺是独立进行的,从而可以采用常规的栅极氧化层,如ニ氧化硅即可;3、在鳍形有源区形成栅极,控制栅极的轮廓,从而使有源区与栅极上表面在同一水平面,利于后续接触孔エ艺;4、采用纵向堆叠式后栅型硅纳米线结构来设计硅纳米线场效应晶体管(Si-NWFET)结构,纳米线条数增多,器件电流驱动能力増大;5、栅极的形成在源漏区离子注入和退火エ艺步骤之后,即采用后栅极エ艺,利于栅极轮廓和器件电性的控制。显然,本领域的技术人员可以对发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包括这些改动和变型在内。
权利要求
1.一种基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,包括 提供SOI衬底,所述SOI衬底由下至上依次包括硅衬层、绝缘体层和顶层硅; 对所述SOI衬底表面进行处理,将所述SOI衬底的顶层硅转化为初始锗硅层; 在所述SOI衬底上交替形成硅层和后续锗硅层,所述初始锗硅层和后续锗硅层共同构成锗硅层; 对所述锗硅层和硅层刻蚀处理,形成鳍形有源区,剰余的区域作为源漏区; 在所述鳍形有源区内形成硅纳米线,所述硅纳米线纵向堆叠; 在所述硅纳米线表面形成栅极氧化层; 在所述SOI衬底上的沟道内形成隔离介质层并进行源漏区离子注入和退火エ艺; 在鳍形有源区内的SOI衬底上形成栅极。
2.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在干,对所述SOI衬底表面进行处理,将所述SOI衬底顶层硅转化为初始锗硅层的步骤包括 在所述SOI衬底表面沉积ー锗层或锗硅层; 对所述锗层或锗硅层氧化处理,所述锗层或锗硅层中锗氧化浓缩与所述SOI衬底顶层中的硅形成初始锗硅层,所述初始锗硅层的上层表面为SiO2层; 湿法去除所述SiO2层。
3.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述硅层至少为ー层,所述锗硅层比硅层多ー层。
4.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述娃纳米线的直径在I纳米 I微米之间。
5.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述硅纳米线的截面形状为圆形、横向跑道形或纵向跑道形。
6.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,在所述硅纳米线表面形成栅极氧化层之前,还包括 对所述硅纳米线进行热氧化; 蚀刻掉所述热氧化形成的ニ氧化硅。
7.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述栅极氧化层的材料为ニ氧化硅、氮氧化硅或高k介质。
8.如权利要求7所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述高k介质为Hf02、A1203、ZrO2中的一种或其任意組合。
9.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述栅极的材料为多晶娃、无定形娃、金属中的ー种或其任意组合。
10.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述隔离介质层的材料为ニ氧化硅。
11.如权利要求I所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述刻蚀采用次常压化学气相刻蚀法。
12.如权利要求11所述的基于SOI的纵向堆叠式后栅型Si-NWFET制造方法,其特征在于,所述次常压化学气相刻蚀法采用氢气和氯化氢混合气体,其中氢气和氯化氢混合气体的温度在600°C 800°C之间,其中氯化氢的分压大于300Torr。
全文摘要
本发明的基于SOI的纵向堆叠式后栅型硅纳米线场效应晶体管制备方法,包括在SOI上交替沉积硅层和锗硅层,形成鳍形有源区并在鳍形有源区内形成硅纳米线,接着在源漏区之间形成隔离介质层;并在硅纳米线表面形成栅极氧化层;最后在所述鳍形有源区内的SOI衬底上形成栅极。由于SOI中绝缘体层的存在,有效增加了栅极与SOI衬底之间的隔离效果;又由于在硅纳米线上形成栅极氧化层工艺是独立进行的,从而可以采用常规的栅极氧化层;又由于栅极形成在源漏区离子注入之后,即采用后栅极工艺,利于栅极轮廓和器件电性的控制。此外采用纵向堆叠式后栅型硅纳米线结构来设计硅纳米线场效应晶体管结构,纳米线条数增多,器件电流驱动能力增大。
文档编号B82Y40/00GK102646598SQ20121009391
公开日2012年8月22日 申请日期2012年3月31日 优先权日2012年3月31日
发明者黄晓橹 申请人:上海华力微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1