换热站管网智能运维管理系统的制作方法

文档序号:10296777阅读:422来源:国知局
换热站管网智能运维管理系统的制作方法
【技术领域】
[0001 ]本实用新型属于供热系统技术领域。
【背景技术】
[0002] 北方冬季供暖供热系统在冬季对于人们来说是极其关键的,然而由于管路比较纵 横交错、极其庞杂,对于供热单位来说如果哪个部位出现问题都不能及时的获得具体问题 存在的地点,因此运维对于供热单位来说是一个极其复杂的工程,现有单位一般基本是采 用将人员分区域划分,然后由人员进行区段管理和维护,基本处于半自动状态,即使出现一 些问题,也不能及时的被发现并维护。

【发明内容】

[0003] 本实用新型的目的是结合电子技术对供热管道进行运营维护的换热站管网智能 运维管理系统。
[0004] 本实用新型是由USB控制器电路、A/D通道设计电路、MAX 12 56时钟电路、+5 V电源设 计、-5V电源电路、+3.3V电源电路、EEPR0M电路、12V转5V电路、扩容电路和数据存储电路构 成;USB控制器电路U1:采用CY7C68013,USB控制器电路U1通过:Si逐〒同U2的2脚相连,USB 控制器电路U1通过DPLUS脚与U3的3脚相连,USB控制器电路U1通过DMINUS同U3的2脚相连, USB控制器电路U1通过PB[0:7]引脚同A/D采用通道设计电路U4的D[0:7]引脚相连,USB控制 器电路U1通过PD[0:5]引脚同数据采集芯片U4的D[8:13]引脚相连,USB控制器电路U1通过 RDY0引脚与A/D采用通道设计电路U4的:應:脚相连,USB控制器电路U1通过CTL0、CTL1、CTL2 分别与A/D采用通道设计电路U4的CONVST、碎、涵引脚相连,USB控制器电路U1通过SCL 引脚与EEPR0M硬件电路U9的6脚相连,USB控制器电路U1通过SDA引脚与EEPR0M硬件电路U10 的1脚相连,USB控制器电路U1通过ΡΑ[0: 2]同扩容电路U12的1脚、2脚、3脚相连,USB控制器 电路U1通过PA[ 3: 5 ]同时与存储电路U13-U20的6脚、5脚、4脚均相连;A/D通道设计电路U4: 通过CLK脚与MAX125时钟电路U5的3脚相连;
[0005] 扩容电路U12通过CS0脚与存储电路U13的4脚相连;
[0006] 扩容电路U12通过CS1脚与存储电路U14的4脚相连;
[0007] 扩容电路U12通过CS2脚与存储电路U15的4脚相连;
[0008] 扩容电路U12通过CS3脚与存储电路U16的4脚相连;
[0009] 扩容电路U12通过CS4脚与存储电路U17的4脚相连;
[0010] 扩容电路U12通过CS5脚与存储电路U18的4脚相连;
[0011] 扩容电路U12通过CS6脚与存储电路U19的4脚相连;
[0012] 扩容电路U12通过CS7脚与存储电路U20的4脚相连。
[0013] 本实用新型设计合理,通过电路对供热系统进行检测,通过各种反馈信息及时的 发现系统中的问题,并及时的通知维护人员进行及时的维护、维修。
【附图说明】
[0014]图1是本实用新型USB控制器电路图;
[0015]图2是本实用新型A/D通道设计电路原理图;
[0016] 图3是本实用新型MAX125时钟电路图;
[0017] 图4是本实用新型+5V供电方式选择电路图;
[0018] 图5是本实用新型-5V电源转换电路图;
[0019] 图6是本实用新型+3.3V电源转换电路图;
[0020] 图7是本实用新型EEPR0M硬件电路图;
[0021 ]图8是本实用新型12V至5V电源转换电路图;
[0022]图9是本实用新型扩容电路图;
[0023]图10是本实用新型由八块存储电路组成的存储电路组图。
【具体实施方式】
[0024] 本实用新型是由USB控制器电路、A/D通道设计电路、MAX 12 56时钟电路、+5 V电源设 计、-5V电源电路、+3.3V电源电路、EEPR0M电路、12V转5V电路、扩容电路和数据存储电路构 成;USB控制器电路U1:采用CY7C68013,USB控制器电路U1通过运运否''同U2的2脚相连,USB控 制器电路U1通过DPLUS脚与U3的3脚相连,USB控制器电路U1通过DMINUS同U3的2脚相连,USB 控制器电路U1通过PB[0:7]引脚同A/D采用通道设计电路U4的D[0:7]引脚相连,USB控制器 电路U1通过PD[0:5]引脚同数据采集芯片U4的D[8:13]引脚相连,USB控制器电路U1通过 RDY0引脚与A/D采用通道设计电路U4的:通、脚相连,USB控制器电路U1通过CTL0、CTL1、CTL2 分别与A/D采用通道设计电路U4的^、班)引脚相连,USB控制器电路U1通过 SCL引脚与EEPR0M硬件电路U9的6脚相连,USB控制器电路U1通过SDA引脚与EEPR0M硬件电路 U10的1脚相连,USB控制器电路U1通过PA[0:2]同扩容电路U12的1脚、2脚、3脚相连,USB控制 器电路U1通过PA[3:5]同时与存储电路U13-U20的6脚、5脚、4脚均相连;A/D通道设计电路 U4:通过CLK脚与MAX125时钟电路U5的3脚相连;
[0025] 扩容电路U12通过CS0脚与存储电路U13的4脚相连;
[0026] 扩容电路U12通过CS1脚与存储电路U14的4脚相连;
[0027] 扩容电路U12通过CS2脚与存储电路U15的4脚相连;
[0028] 扩容电路U12通过CS3脚与存储电路U16的4脚相连;
[0029] 扩容电路U12通过CS4脚与存储电路U17的4脚相连;
[0030] 扩容电路U12通过CS5脚与存储电路U18的4脚相连;
[0031 ] 扩容电路U12通过CS6脚与存储电路U19的4脚相连;
[0032] 扩容电路U12通过CS7脚与存储电路U20的4脚相连。
[0033]以下结合附图对本实用新型做进一步详细描述:
[0034]本实用新型工作流程如下:从点感应芯片采集到模拟信号后,由模数转换器 (MAX125)转换为数字信号;CY7C68013负责把MAX125转换后得到的数据读取到其内部FIFO 缓冲区,由程序判断MAX125的转换结束中断信号来决定MAX125上的数据是否有效。当应用 程序发出接收数据的请求,并有设备发出相应的响应时开始传输数据。
[0035] 数据采集系统在总体上分为硬件和软件两大部分。数据采集系统的硬件部分主要 包括芯片的选择、数据采集和传输电路以及电源转换电路等。数据采集系统的软件部分主 要由三部分组成:USB固件程序(Firmware)、USB设备驱动程序以及应用程序;三部分程序之 间相互协作来完成整个采集系统的功能。
[0036] 当系统上电后,系统自动识别设备并加载驱动程序,USB控制器的固件程序可通过 USB电缆从主机下载到其内部程序RAM中,并经过枚举和重枚举后开始正常工作,PC可以通 过应用程序取得系统的各种配置信息。USB控制器以GPIF(通用可编程接口)Master模式控 制数据采集和读取,并通过CY7C68013GPIF的'波形图'控制MAX125的采集和读取数据的时 序。
[0037] 以下结合附图对本实用新型做进一步详细描述:
[0038] 一、总体电路连接
[0039] 主机PC与巡检仪通过USB连接。
[0040] U1通过??'同U2的2脚相连。
[0041 ] U1通过DPLUS脚与U3的3脚相连,U1通过DMINUS同U3的2脚相连。
[0042] U1通过ro[0:7]引脚同U4的D[0:7]引脚相连,U1通过Η)[0:5]引脚同数据采集芯片 U4的D[8:13]引脚相连。U1通过RDY0引脚与U4的涵i却相连。U1通过CTL0、CTL1、CTL2分别与 U4的⑶腦、綠、Μ?引脚相连。
[0043] U1通过SCL引脚与U9的6脚相连。
[0044] U1通过SDA引脚与U10的1脚相连。
[0045] U1通过P A [ 0:2 ]同U12的1脚、2脚、3脚相连。
[0046] U1通过PA[3:5]同时与U13-U20的6脚、5脚、4脚相连。
[0047] U4通过CLK脚与U5的3脚相连。
[0048] U12通过CS0脚与U13的4脚相连。
[0049] U12通过CS0脚与U13的4脚相连。
[0050] U12通过CS1脚与U14的4脚相连。
[0051 ] U12通过CS2脚与U15的4脚相连。
[0052] U12通过CS3脚与U16的4脚相连。
[0053] U12通过CS4脚与U17的4脚相连。
[0054] U12通过CS5脚与U18的4脚相连。
[0055] U12通过CS6脚与U19的4脚相连。
[0056] U12通过CS7脚与U20的4脚相连。
[0057]二、每部分电路描述
[0058] 1. USB控制器电路
[0059] USB控制器及其外围电路组成了数据采集系统的数据读取和传输模块,这部分电 路主要负责读取和传输A/D转换芯片MAX125转换后的数据,并负责与PC的通信。由于 CY7C68013集成了多重功能,所以外部电路就显得不是很复杂,减少了一般电路复杂的外部 数据线和信号线的连接,提高了整个数据采集系统的可靠性。USB控制器部分外围电路如图 1所示。
[0060] CY7C68013用自己的片内晶振电路和一个外部24MHz晶振组成系统的时钟电路。它 有一个片内锁相环(PLL)电路,利用PLL可以把24MHz振荡器频率倍频至480MHz供收发器使 用。CY7C68013内部计数器把24M
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1