卫星驯服铷钟卡的制作方法

文档序号:69638阅读:592来源:国知局
专利名称:卫星驯服铷钟卡的制作方法
技术领域
本发明涉及一种卫星驯服铷钟卡。
背景技术
一般同步时钟卡,多采用温补晶振或恒温晶振作为基准时钟,其频率精度多>2E-9左右,在没有GPS校准的情况下,使得系统所输出时钟的长时稳定性较差,且其能够提供的数字频率合成器(数字频率合成器)频率输出范围有限;带GPS的同步类产品,虽然经·过GPS校准可以达到较理想的时钟精度,但是校频算法复杂,所需校频时间较长,开机48小时后才能达到较理想的频率准确度。
同步时钟卡类产品主要有三个重要的性能指标,一个是无论GPS失锁或同步状态下所能提供的时钟频率精度;一个是达到此频率精度所需的校准时间;另外是同步时钟卡除基准时钟外所能提供的频率信号输出。所以如何提高时钟频率精度、缩短时钟的校频时间、提供尽可能多的频率信号输出是同步时钟卡类产品需要解决的重要技术问题。

发明内容
鉴于现有技术中存在的上述问题,本发明的主要目的在于解决现有技术的缺陷,提供了一种卫星驯服铷钟卡。
为实现上述目的,本发明提供了一种卫星驯服铷钟卡,包括GPS接收模块、铷钟模块、可编程控制模块和时钟信号输入输出模块,GPS接收模块用于接收GPS信号,铷钟模块用于产生经GPS信号校准后的本地时钟信号并在GPS失锁后保持守时,可编程控制模块用于将GPS信号进行解码,以及将从铷钟模块接收到的本地时钟信号与解码后的GPS信号进行校准并产生校准后的时钟信号同时反馈给铷钟模块,铷钟模块还用于将校准后的时钟信号发送给所述时钟信号输入输出模块进行多路输出。
优选的,可编程控制模块包括GPS信息解码/时间码生成器模块、频率校准逻辑模块以及数字频率合成器控制逻辑模块,所述GPS信息解码/时间码生成器模块分别与所述频率校准逻辑模块和所述数字频率合成器控制逻辑模块相连。GPS信息解码/时间码生成器模块接收GPS接收模块发送的GPS信号进行解码并发送给频率校准逻辑模块,频率校准逻辑模块接收本地时钟信号和解码后的GPS信号,并通过解码后的GPS信号对本地时钟信号进行校准,并将校准后的时钟信号反馈给铷钟模块。
优选的,卫星驯服铷钟卡还包括用于与PXI (PCI extensions forInstrumentation, PCI仪器扩展)系统连接的PXI总线,PXI总线与可编程控制模块相连接。
优选的,可编程控制模块还包括PXI触发模块以及PCI (Peripheral ComponentInterconnect,外设部件互连)接口模块,PXI触发模块和PCI接口模块分别与PXI总线相连。
优选的,GPS接收模块通过板卡外部连接的GPS天线接收GPS信号之后将该GPS信号分别输入到GPS信息解码/时间码生成器模块和频率校准逻辑模块中。
优选的,铷钟模块产生的时钟信号通过与输入到频率校准逻辑模块中的GPS信号的校准后产生方波信号,方波信号经过时钟信号输入输出模块后形成同相位的三路时钟信号。
优选的,同相位的三路时钟信号中的一路时钟信号作为反馈时钟送入到可编程控制模块中的频率校准逻辑模块,与GPS接收模块上接收到 的GPS信号共同完成频率校准,同时经过分频后产生本地的IPPS脉冲信号输送到前面板并输出IPPS脉冲信号(秒脉冲信号)。
优选的,卫星驯服铷钟卡还包括用于进行数字信号处理的数字频率合成器模块以及用于进行信号滤波的低通滤波器模块,数字频率合成器模块与数字频率合成器逻辑控制模块、所述时钟信号输入输出模块以及所述低通滤波器模块相连。
优选的,同相位的三路时钟信号中的另一路时钟信号倍频到25MHz,作为数字频率合成器模块的參考时钟信号接入到数字频率合成器模块上,经设置于可编程控制模块中的数字频率合成器控制逻辑模块中的锁相环形成500MHz的控制时钟信号,数字频率合成器模块输出的正弦信号通过低通滤波器模块后输送到前面板。
与现有技术相比,本发明具有以下优点和有益效果中的ー项或者几项
I.本发明的卫星驯服铷钟卡,采用高精度铷原子钟,本身的时钟精度达到2E-11,即使在GPS失锁后时钟进入守时阶段,其频率准确度在一段时间内仍保持在一定的水平。
2.本发明的卫星驯服铷钟卡,采用GPS卫星对铷钟进行校频,通过GPS卫星的长时稳定性实时地对本地铷钟进行校准,使得本地时钟的频率漂移得到实时修正,其频率准确度可基本达到与卫星系统一致的程度,从而使本地时钟达到一定的精度。
3.本发明的卫星驯服铷钟卡,将系统的平均校准时间缩短了 I倍,在系统开机4小时以后,GPS锁定状态,24小时后板卡即可到达平均频率准确度彡2E-12,上升时间彡2ns,抖动时间< 200ps。
4.本发明的卫星驯服铷钟卡,具备输出1-200MHZ同步可编程频率信号,且该输出频率分辨率小于0. 2Hz,同源与铷钟,具有较高的频率精度,此外还输出IPPS信号及IRIG-B码,应用于军用和民用自动测试领域,完成PXI总线机箱内/机箱间同歩,也可应用于PXI系统和非PXI系统中的远程时间同步、授时、频率校准和GPS定位等场合。


图I为本发明的实施例的卫星驯服铷钟卡的原理框图。
图2为本发明的实施例的卫星驯服铷钟卡的结构示意图。
其中附图标记说明如下
I-可编程控制模块2-频率校准逻辑模块
3-GPS信息解码/时间码生成器模块
4-数字频率合成器控制逻辑模块
5-PXI触发模块6-PCI接ロ模块7-铷钟模块
8-GPS接收模块9-PXI总线10_数字频率合成器模块
11-时钟信号输入输出模块12-低通滤波器模块具体实施方式
下面将参照附图和具体实施例对本发明作进一步的说明。
如图I至图2所示本发明的实施例的一种卫星驯服铷钟卡,包括GPS接收模块8、铷钟模块7、可编程控制模块I和时钟信号输入输出模块11,GPS接收模块8用于接收GPS信号,铷钟模块7用于产生经GPS信号校准后的本地时钟信号并在GPS失锁后保持守时,可编程控制模块I用于将GPS信号进行解码,以及将从铷钟模块7接收到的本地时钟信号与解码后的GPS信号进行校准并产生校准后的时钟信号同时反馈给铷钟模块7,铷钟模块7还用于将校准后的时钟信号发送给时钟信号输入输出模块11进行多路输出。
作为本发明一种优选的实施例,可编程控制模块I包括GPS信息解码/时间码生成器模块3、频率校准逻辑模块2以及数字频率合成器控制逻辑模块4,GPS信息解码/时 间码生成器模块3接收GPS接收模块8发送的GPS信号进行解码并发送给频率校准逻辑模块2,频率校准逻辑模块2接收本地时钟信号和解码后的GPS信号,并通过解码后的GPS信号对本地时钟信号进行校准,并将校准后的时钟信号反馈给铷钟模块7。
作为本发明一种优选的实施例,卫星驯服铷钟卡还包括用于与PXI系统连接的PXI总线9,PXI总线9与可编程控制模块I相连接。
作为本发明一种优选的实施例,可编程控制模块I还包括PXI触发模块5以及PCI接口模块6,PXI触发模块5和PCI接口模块6分别通过PXI_STAR[0:12] (PXI星型触发总线)、PXI_TRIG[0:7] (PXI共享触发总线)和PCI_bus (PCI总线)与PXI总线9相连。
作为本发明一种优选的实施例,GPS接收模块8通过板卡外部连接的GPS天线接收GPS信号之后将该GPS信号分别输入到GPS信息解码/时间码生成器模块3和频率校准逻辑模块2中。
作为本发明一种优选的实施例,铷钟模块7产生的时钟信号通过与输入到频率校准逻辑模块2中的GPS信号的校准后产生方波信号,方波信号经过时钟信号输入输出模块11后形成同相位的三路时钟信号即第一路、第二路和第三路时钟信号,同时时钟信号输入输出模块11还接收来自PXI总线9上的PXI_CLK10信号。
作为本发明一种优选的实施例,同相位的三路时钟信号中的第一路时钟信号与来自PXI总线9上的PXI_CLK10经过选择输送到前面板并输出CLKOUT信号,同时第一路时钟信号与来自外部输入的时钟信号CLKIN经过选择产生PXI_CLK_IN信号输入到PXI总线9。
作为本发明一种优选的实施例,同相位的三路时钟信号中的第二路时钟信号作为反馈时钟送入到可编程控制模块I中的频率校准逻辑模块2,与GPS接收模块8上接收到的GPS信号共同完成频率校准,同时经过分频后产生本地的IPPS脉冲信号(秒脉冲信号)输送到前面板并输出IPPS脉冲信号。
作为本发明一种优选的实施例,卫星驯服铷钟卡还包括用于进行数字信号处理的数字频率合成器模块10以及用于进行信号滤波的低通滤波器模块12,数字频率合成器模块10与所述数字频率合成器逻辑控制模块4、时钟信号输入输出模块11以及低通滤波器模块12相连。
作为本发明一种优选的实施例,同相位的三路时钟信号中的第三路时钟信号倍频到25MHz,作为数字频率合成器模块10的参考时钟信号接入到数字频率合成器模块10上,经设置于可编程控制模块I中的数字频率合成器控制逻辑模块4中的锁相环形成500MHz的控制时钟信号,数字频率合成器模块10输出的正弦信号通过低通滤波器模块12后输送到前面板井分别输出CLKl信号和CLK2信号。
作为本发明的一种优选的实施例,GPS信息解码/时间码生成器模块3接收并解析GPS接收模块8输出的时间码信号,生成IRIG-B DC格式编码信号并与时钟同步后输送到前面板并输出IRIG-B信号。
以上所述的仅为本发明的较佳可行实施例,所述实施例并非用以限制本发明的专利保护范围,因此凡是运用本发明的说明书及附图内容所作的等同结构变化,同理均应包含在本发明的保护范围内。
权利要求
1.ー种卫星驯服铷钟卡,其特征在于,所述卫星驯服铷钟卡包括GPS接收模块、铷钟模块、可编程控制模块和时钟信号输入输出模块,所述GPS接收模块用于接收GPS信号,所述铷钟模块用于产生经GPS信号校准后的本地时钟信号并在GPS失锁后保持守时,所述可编程控制模块用于对GPS信号进行解码,以及将从铷钟模块接收到的本地时钟信号与解码后的GPS信号进行校准并产生校准后的时钟信号同时反馈给铷钟模块,所述铷钟模块还用于将校准后的时钟信号发送给所述时钟信号输入输出模块进行多路输出。
2.如权利要求
I所述的卫星驯服铷钟卡,其特征在于,所述可编程控制模块包括GPS信息解码/时间码生成器模块、频率校准逻辑模块以及数字频率合成器控制逻辑模块,所述GPS信息解码/时间码生成器模块分别与所述频率校准逻辑模块和所述数字频率合成器控制逻辑模块相连。
3.如权利要求
I所述的卫星驯服铷钟卡,其特征在于,所述卫星驯服铷钟卡还包括用干与PXI系统连接的PXI总线,所述PXI总线与所述可编程控制模块相连接。
4.如权利要求
3所述的卫星驯服铷钟卡,其特征在于,所述可编程控制模块还包括PXI触发模块以及PCI接ロ模块,所述PXI触发模块和PCI接ロ模块分别与所述PXI总线相连。
5.如权利要求
2所述的卫星驯服铷钟卡,其特征在于,所述GPS接收模块通过板卡外部连接的GPS天线接收GPS信号之后将该GPS信号分别输入到GPS信息解码/时间码生成器模块和频率校准逻辑模块中。
6.如权利要求
5所述的卫星驯服铷钟卡,其特征在于,所述铷钟模块产生的时钟信号通过与输入到频率校准逻辑模块中的GPS信号的校准后产生方波信号,所述方波信号经过时钟信号输入输出模块后形成同相位的三路时钟信号。
7.如权利要求
6所述的卫星驯服铷钟卡,其特征在于,所述同相位的三路时钟信号中的一路时钟信号作为反馈时钟送入到可编程控制模块中的频率校准逻辑模块,与GPS接收模块上接收到的GPS信号共同完成频率校准,同时经过分频后产生本地的秒脉冲信号输送到前面板并输出秒脉冲信号。
8.如权利要求
I所述的卫星驯服铷钟卡,其特征在于,所述卫星驯服铷钟卡还包括用于进行数字信号处理的数字频率合成器模块以及用于进行信号滤波的低通滤波器模块,所述数字频率合成器模块与所述数字频率合成器逻辑控制模块、所述时钟信号输入输出模块以及所述低通滤波器模块相连。
专利摘要
本实用新型涉及一种卫星驯服铷钟卡,所述卫星驯服铷钟卡包括GPS接收模块、铷钟模块、可编程控制模块和时钟信号输入输出模块,所述GPS接收模块用于接收GPS信号,所述铷钟模块用于产生经GPS信号校准后的本地时钟信号并在GPS失锁后保持守时,所述可编程控制模块用于对GPS信号进行解码,以及将从铷钟模块接收到的本地时钟信号与解码后的GPS信号进行校准并产生校准后的时钟信号同时反馈给铷钟模块,所述铷钟模块还用于将校准后的时钟信号发送给所述时钟信号输入输出模块进行多路输出。通过本实用新型优化的设计和结构,该卫星驯服铷钟卡具有输出时钟频率精度高、校准时间短和频率输出信号多等优点。
文档编号G04R20/04GKCN202649711SQ201220103829
公开日2013年1月2日 申请日期2012年3月19日
发明者马恩云, 张斌, 许文靓, 孙娴, 朱良 申请人:北京泛华恒兴科技有限公司导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1