一种具有蓝牙遥控功能的智能控制器电路的制作方法

文档序号:6317224阅读:323来源:国知局
一种具有蓝牙遥控功能的智能控制器电路的制作方法
【专利摘要】本实用新型是一种具有蓝牙遥控功能的智能控制器电路,包括通道信号调理电路、脱口控制驱动电路、速饱和电源电路、处理器电路以及蓝牙电路,本实用新型通过蓝牙电路来进行信号传输,特别适用于没有移动通讯信号以及WIFI信号的区域,具有应用广泛的优点。
【专利说明】一种具有蓝牙遥控功能的智能控制器电路

【技术领域】
[0001]本实用新型涉及一种控制电路,具体地说是一种具有蓝牙遥控功能的智能控制器电路。

【背景技术】
[0002]智能控制器用于整定继电器的参数、运行状态及故障记录。在现有的产品中,智能控制器的操作通常通过人工操作控制器的面板或者采用有线接口来对继电器进行设置及处理。
[0003]中国专利文献CN103389655A公开了一种远程断电装置和系统,该专利包括控制器、继电器、以及通电延时继电器,控制器用于接收控制设备的断电指令,控制器的电源端与用电设备的电源端连接,继电器的控制端与控制器的输出端连接,继电器的动触点和继电器的常开触点中的一个与用电设备的电源端连接,继电器的动触点与继电器的常开触点中的另一个与电源连接,通电延时继电器的控制端与电源连接,通电延时继电器的动触点和通电延时继电器的常闭触点中的一个与用电设备的电源端连接,通电延时继电器的动触点和通电延时继电器的常闭触点中的另一个与电源连接。该专利虽然能够节省电能并且提高了安全性,但是不能够在没有移动通讯信号的地点使用,具有适用条件受限的缺点。
实用新型内容
[0004]为此,本实用新型所要解决的技术问题在于克服现有技术中不能够在没有移动通讯信号的地点使用的问题,提供一种具有蓝牙遥控功能的智能控制器电路。
[0005]为解决上述技术问题,本实用新型是一种具有蓝牙遥控功能的智能控制器电路,其特征在于,包括通道信号调理电路、脱口控制驱动电路、速饱和电源电路、处理器电路以及蓝牙电路,其中,
[0006]所述通道信号调理电路,进一步包括A相通道信号调理单元、B相通道信号调理单元、C相通道信号调理单元、N相通道信号调理单元及接地通道信号调理单元,其中,
[0007]所述A相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的AVSS端连接;
[0008]所述B相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P102端连接;
[0009]所述C相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P104端连接;
[0010]所述N相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P107端连接;
[0011]所述接地通道信号调理单元的输入端分别与所述A相通道信号调理单元、所述B相通道信号调理单元、所述C相通道信号调理单元及所述N相通道信号调理单元连接,所述接地通道信号调理单元的输出端与所述微处理器Ul的P04端连接;
[0012]所述脱口控制驱动电路的输入端与所述处理器电路中的TRIP端连接,所述脱口控制驱动电路的第一输入端及第二输入端分别与所述速饱和电源电路的第一输出端及第二输出端连接;
[0013]所述处理器电路进一步包括微处理器U1、电阻R67、存储芯片U2、电阻R68、电阻R66、电容C13、电阻R63、电阻R61、晶振OSCl、电容C14、电容C15、电阻R65、电阻R62、电阻R64、二极管D1、运算放大器IC7D、电阻R69、电阻R70以及电阻R71,其中,
[0014]所述电阻R67的一端与所述存储芯片U2的VSS端共同接地,所述电阻R67的另一端与所述微处理器Ul的P93/DAT0端连接;
[0015]所述电阻R68的一端与所述存储芯片U2的NC端连接,所述电阻R68的另一端与所述存储芯片U2的VCC端连接;
[0016]所述存储芯片U2的型号为9LC66B,所述存储芯片U2的DO端与所述微处理器Ul的P92/S0T3端连接,所述存储芯片U2的DI端与所述微处理器Ul的P91/SIN3端连接,所述存储芯片U2的CLK端与所述微处理器Ul的P90/CLK3端连接;
[0017]所述电阻R66的一端接地,所述电阻R66的另一端与所述微处理器Ul的CNVSS端连接;
[0018]所述电容C13的一端接地,所述电容C13的另一端与所述微处理器Ul的P86端连接;
[0019]所述电阻R63的一端接5V电源,所述电阻R63的另一端与所述微处理器Ul的RESET端连接;
[0020]所述电容C14的一端与所述电容C15的一端共同接地,所述电容C14的另一端与所述晶振OSCl的一端及所述微处理器Ul的XOUT端共同连接;
[0021]所述电容C15的另一端与所述晶振OSCl的另一端及所述微处理器Ul的XIN端连接;
[0022]所述电阻R61的一端接5V电源,所述电阻R61的另一端与所述微处理器Ul的VCCl
端连接;
[0023]所述电阻R65的一端与所述微处理器Ul的P65端连接,所述电阻R65的另一端与所述电阻R62的一端以及所述电阻R64的一端共同接5V电源;
[0024]所述电阻R62的另一端与所述微处理器Ul的P66/RXD1/SCL1端连接;
[0025]所述电阻R64的另一端与所述微处理器Ul的P67/TXD1/SDA1端连接;
[0026]所述二极管Dl的负极作为所述处理器电路中的TRIP端与所述脱口控制驱动电路的输入端连接,所述二极管Dl的正极与所述运算放大器IC7D的输出端连接;
[0027]所述运算放大器IC7D的同相输入端与所述电阻R69的一端以及所述电阻R70的一端连接,所述运算放大器IC7D的反相输入端与所述电阻R71的一端共同接所述微处理器Ul的P44端;
[0028]所述电阻R69的另一端与所述电阻R71的另一端共同接5V电源;
[0029]所述电阻R70的另一端接地;
[0030]所述微处理器Ul为信号调理芯片,所述微处理器Ul的AVSS端、VSS端以及BYTE端接地,所述微处理器Ul的VREF端与AVCC端共同接5V电源;
[0031]所述蓝牙电路的输入端与所述微处理器Ul的P63端连接,所述蓝牙电路的输出端与所述微处理器Ul的P62端连接。
[0032]一种具有蓝牙遥控功能的智能控制器电路,所述蓝牙电路进一步包括分压芯片U3、极性电容Cl、极性电容C2、蓝牙芯片U4、二极管D1、电阻Rl、电阻R2、电阻R3、NPN型三极管Ql以及NPN三极管Q2,其中,
[0033]所述分压芯片U3的IN端与GE端以及所述极性电容Cl的正极共同接5V电源,所述分压芯片U3的GND端与所述极性电容Cl的负极以及所述极性电容C2的负极共同接地,所述分压芯片U3的OUT端与NC端以及所述极性电容C2的正极共同接所述蓝牙芯片U4的3.3V 端;
[0034]所述二极管Dl的正极与所述蓝牙芯片U4的UART_TXD端连接,所述二极管Dl的负极作为所述蓝牙电路的输出端与所述微处理器Ul的P62端连接;
[0035]所述电阻Rl的一端与所述蓝牙芯片U4的UART_RXD端连接,所述电阻Rl的另一端与所述NPN型三极管Ql的基极连接;
[0036]所述NPN型三极管Ql的集电极与所述NPN型三极管Q2的基极以及所述电阻R2的一端连接,所述NPN型三极管Ql的发射极与所述NPN型三极管Q2的发射极共同接地;
[0037]所述电阻R2的另一端接3.3V电源;
[0038]所述NPN型三极管Q2的集电极与所述电阻R3的一端连接,所述NPN型三极管Q2的集电极作为所述蓝牙电路的输入端与所述微处理器Ul的P63端连接;
[0039]所述电阻R3的另一端接5V电源;
[0040]所述蓝牙芯片U4的GND端接地。
[0041]一种具有蓝牙遥控功能的智能控制器电路,还包括时钟电路,所述时钟电路进一步包括晶振0SC2、时钟芯片IC9、电阻R197、电阻R198、电阻R199以及发光二极管DSJl,其中,
[0042]所述晶振0SC2的一端与所述时钟芯片IC9的Xl端连接,所述晶振0SC2的另一端与所述时钟芯片IC9的X2端连接;
[0043]所述电阻R197的一端与所述时钟芯片IC9的VCC2端共同接5V电源,所述电阻R197的另一端与所述发光二极管DSJl的正极连接;
[0044]所述发光二极管DSJl的负极与所述电阻R198的一端以及所述时钟芯片IC9的VCCl端连接;
[0045]所述电阻R198的另一端接地;
[0046]所述电阻R199的一端与所述时钟芯片IC9的GND端共同接地,所述电阻R199的另一端与所述时钟芯片IC9的CE端共同接所述微处理器Ul的P47端;
[0047]所述时钟芯片IC9的SCLK端与所述微处理器Ul的P45端连接,所述时钟芯片IC9的I/o端与所述微处理器Ul的P46端连接。
[0048]一种具有蓝牙遥控功能的智能控制器电路,还包括键盘电路。
[0049]本实用新型的上述技术方案相比现有技术具有以下优点:
[0050]1、本实用新型是一种具有蓝牙遥控功能的智能控制器电路,包括通道信号调理电路、脱口控制驱动电路、速饱和电源电路、处理器电路以及蓝牙电路,本实用新型通过蓝牙电路来进行信号传输,特别适用于没有移动通讯信号以及WIFI信号的区域,具有应用广泛的优点。

【专利附图】

【附图说明】
[0051]为了使本实用新型的内容更容易被清楚的理解,下面根据本实用新型的具体实施例并结合附图,对本实用新型作进一步详细的说明,其中
[0052]图1是本实用新型一个实施例的结构示意图;
[0053]图2是本实用新型一个实施例的处理器电路的电路图;
[0054]图3是本实用新型一个实施例的蓝牙电路的电路图;
[0055]图4是本实用新型一个实施例的时钟电路的电路图;
[0056]图5是本实用新型一个实施例的键盘电路的电路图;
[0057]图6是本实用新型一个实施例的A相通道信号调理单元的电路图;
[0058]图7是本实用新型一个实施例的B相通道信号调理单元的电路图;
[0059]图8是本实用新型一个实施例的C相通道信号调理单元的电路图;
[0060]图9是本实用新型一个实施例的N相通道信号调理单元的电路图;
[0061]图10是本实用新型一个实施例的接地通道信号调理单元的电路图。

【具体实施方式】
[0062]以下结合附图对本实用新型的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本实用新型,并不用于限制本实用新型。
[0063]实施例1
[0064]一种具有蓝牙遥控功能的智能控制器电路,如图1所示包括通道信号调理电路、脱口控制驱动电路、速饱和电源电路、处理器电路以及蓝牙电路。其中,
[0065]所述通道信号调理电路,进一步包括A相通道信号调理单元、B相通道信号调理单元、C相通道信号调理单元、N相通道信号调理单元及接地通道信号调理单元。其中,
[0066]所述A相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的AVSS端连接。作为本实施例的一个【具体实施方式】,所述A相通道信号调理单元可以采用如图6所示的电路图。
[0067]所述B相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P102端连接。作为本实施例的一个【具体实施方式】,所述B相通道信号调理单元可以采用如图7所示的电路图。
[0068]所述C相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P104端连接。作为本实施例的一个【具体实施方式】,所述C相通道信号调理单元可以采用如图8所示的电路图。
[0069]所述N相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P107端连接。作为本实施例的一个【具体实施方式】,所述N相通道信号调理单元可以采用如图9所示的电路图。
[0070]所述接地通道信号调理单元的输入端分别与所述A相通道信号调理单元、所述B相通道信号调理单元、所述C相通道信号调理单元及所述N相通道信号调理单元连接,所述接地通道信号调理单元的输出端与所述微处理器Ul的P04端连接。作为本实施例的一个【具体实施方式】,所述接地通道信号调理单元可以采用如图10所示的电路图。
[0071]所述脱口控制驱动电路的输入端与所述处理器电路中的TRIP端连接,所述脱口控制驱动电路的第一输入端及第二输入端分别与所述速饱和电源电路的第一输出端及第二输出端连接;
[0072]如图2所示,所述处理器电路进一步包括微处理器U1、电阻R67、存储芯片U2、电阻R68、电阻R66、电容C13、电阻R63、电阻R61、晶振OSCl、电容C14、电容C15、电阻R65、电阻R62、电阻R64、二极管D1、运算放大器IC7D、电阻R69、电阻R70以及电阻R71,其中,
[0073]所述电阻R67的一端与所述存储芯片U2的VSS端共同接地,所述电阻R67的另一端与所述微处理器Ul的P93/DAT0端连接;
[0074]所述电阻R68的一端与所述存储芯片U2的NC端连接,所述电阻R68的另一端与所述存储芯片U2的VCC端连接;
[0075]所述存储芯片U2的型号为9LC66B,所述存储芯片U2的DO端与所述微处理器Ul的P92/S0T3端连接,所述存储芯片U2的DI端与所述微处理器Ul的P91/SIN3端连接,所述存储芯片U2的CLK端与所述微处理器Ul的P90/CLK3端连接;
[0076]所述电阻R66的一端接地,所述电阻R66的另一端与所述微处理器Ul的CNVSS端连接;
[0077]所述电容C13的一端接地,所述电容C13的另一端与所述微处理器Ul的P86端连接;
[0078]所述电阻R63的一端接5V电源,所述电阻R63的另一端与所述微处理器Ul的RESET端连接;
[0079]所述电容C14的一端与所述电容C15的一端共同接地,所述电容C14的另一端与所述晶振OSCl的一端及所述微处理器Ul的XOUT端共同连接;
[0080]所述电容C15的另一端与所述晶振OSCl的另一端及所述微处理器Ul的XIN端连接;
[0081]所述电阻R61的一端接5V电源,所述电阻R61的另一端与所述微处理器Ul的VCCl
端连接;
[0082]所述电阻R65的一端与所述微处理器Ul的P65端连接,所述电阻R65的另一端与所述电阻R62的一端以及所述电阻R64的一端共同接5V电源;
[0083]所述电阻R62的另一端与所述微处理器Ul的P66/RXD1/SCL1端连接;
[0084]所述电阻R64的另一端与所述微处理器Ul的P67/TXD1/SDA1端连接。所述电阻R65、所述电阻R62以及所述电阻R64通过并联将输入的5V进行分压。
[0085]所述二极管Dl的负极作为所述处理器电路中的TRIP端与所述脱口控制驱动电路的输入端连接,所述二极管Dl的正极与所述运算放大器IC7D的输出端连接;
[0086]所述运算放大器IC7D的同相输入端与所述电阻R69的一端以及所述电阻R70的一端连接,所述运算放大器IC7D的反相输入端与所述电阻R71的一端共同接所述微处理器Ul的P44端;
[0087]所述电阻R69的另一端与所述电阻R71的另一端共同接5V电源;
[0088]所述电阻R70的另一端接地;
[0089]所述微处理器Ul为信号调理芯片,所述微处理器Ul为集成电路封装成的芯片,其功能由其封装的集成电路所实现。所述微处理器Ul的AVSS端、VSS端以及BYTE端接地,所述微处理器Ul的VREF端与AVCC端共同接5V电源。作为本实施例的一个【具体实施方式】,所述信号调理芯片可以为MAX1460。
[0090]所述蓝牙电路的输入端与所述微处理器Ul的P63端连接,所述蓝牙电路的输出端与所述微处理器Ul的P62端连接。本实用新型通过蓝牙电路来进行信号传输,特别适用于没有移动通讯信号以及WIFI信号的区域,具有应用广泛的优点。
[0091]电网实际负载电流由通道信号调理电路中的各相互感器变换处理后,由所述处理器电路进行采样、运算以及特性保护处理,当发生短路或过载则延时,所述微处理器Ul通过P44端产生一个控制信号,该控制信号通过电阻R71、电阻R69以及电阻R70进行分压后,再经过所述运算放大器IC7D进行运算放大后再经过所述二极管Dl进行稳压处理后产生脱扣信号TRIP。所述脱扣信号TRIP经由所述处理器电路中的TRIP端传输到所述脱口控制驱动电路的输入端,所述脱口控制驱动电路发出脱扣指令使断路器分闸。本实用新型中的所述存储芯片U2用于记录智能控制器参数及状态。所述晶振OSCl两端分别接所述电容C14和电容C15,用于使所述晶振OSCl两端的等效电容等于或接近负载电容以达到稳频的作用。本实用新型中的速饱和电源电路用于给电路快速充电。本实用新型中的蓝牙电路在接收到蓝牙遥控器的遥控指令后经过处理器电路中的微处理器Ul的P62、P63向智能控制器的CPU发送指令,微处理器Ul通过所述蓝牙模块向蓝牙遥控器反馈相关数据,通过蓝牙遥控器实现对智能控制器进行遥控和参数的整定设置。其中,所述蓝牙遥控器不属于智能控制器产品的附件,可以是带蓝牙功能的手机或其他装置。
[0092]在危险或不便于手工直接操作的场合,对于没有通信组网的智能控制器,通过蓝牙遥控功能采用蓝牙遥控器可以很方便地对正在运行中智能控制器的整定参数、运行状态及故障记录等数据进行修改或查询,甚至遥控智能控制器的分合闸,免去了人工采集、整定的不便或危险,同时便于保存相关数据,利于数据的分析和统计。
[0093]实施例2
[0094]本实施例提供一种用于具有蓝牙遥控功能的智能控制器的蓝牙电路,所述蓝牙电路如图3所示,所述蓝牙电路进一步包括分压芯片U3、极性电容Cl、极性电容C2、蓝牙芯片U4、二极管D1、电阻R1、电阻R2、电阻R3、NPN型三极管Ql以及NPN三极管Q2,其中,
[0095]所述分压芯片U3的IN端与GE端以及所述极性电容Cl的正极共同接5V电源,所述分压芯片U3的GND端与所述极性电容Cl的负极以及所述极性电容C2的负极共同接地,所述分压芯片U3的OUT端与NC端以及所述极性电容C2的正极共同接所述蓝牙芯片U4的
3.3V端。所述分压芯片U3的IN端、GE端与所述极性电容Cl连接,所述分压芯片U3的OUT端、NC端与所述极性电容C2连接,能够对5V电源进行降压得到3.3V电源。
[0096]所述二极管Dl的正极与所述蓝牙芯片U4的UART_TXD端连接,所述二极管Dl的负极作为所述蓝牙电路的输出端与所述微处理器Ul的P62端连接。所述二极管Dl对所述蓝牙芯片U4的UART_TXD端输出的控制信号进行稳压处理。
[0097]所述电阻Rl的一端与所述蓝牙芯片U4的UART_RXD端连接,所述电阻Rl的另一端与所述NPN型三极管Ql的基极连接;
[0098]所述NPN型三极管Ql的集电极与所述NPN型三极管Q2的基极以及所述电阻R2的一端连接,所述NPN型三极管Ql的发射极与所述NPN型三极管Q2的发射极共同接地;
[0099]所述电阻R2的另一端接3.3V电源;
[0100]所述NPN型三极管Q2的集电极与所述电阻R3的一端连接,所述NPN型三极管Q2的集电极作为所述蓝牙电路的输入端与所述微处理器Ul的P63端连接。所述NPN型三极管Ql与所述NPN型三极管Q2级联后得到一个达林顿管,对所述蓝牙芯片U4的UART_RXD端输出的控制信号进行放大。
[0101]所述电阻R3的另一端接5V电源;
[0102]所述蓝牙芯片U4的GND端接地。作为一种具体的实施方式,所述蓝牙芯片U4可以采用型号为CC2570的蓝牙芯片。
[0103]本实施例中的分压芯片U3、极性电容Cl以及极性电容C2将5V电源降为3.3V电源,从而满足所述蓝牙芯片U4对电源电压的要求。
[0104]实施例3
[0105]作为一种具体的实施例,在实施例2的基础上,如图4所示,本实用新型还包括时钟电路,所述时钟电路进一步包括晶振0SC2、时钟芯片IC9、电阻R197、电阻R198、电阻R199以及发光二极管DSJ1,其中,
[0106]所述晶振0SC2的一端与所述时钟芯片IC9的Xl端连接,所述晶振0SC2的另一端与所述时钟芯片IC9的X2端连接;
[0107]所述电阻R197的一端与所述时钟芯片IC9的VCC2端共同接5V电源,所述电阻R197的另一端与所述发光二极管DSJl的正极连接;
[0108]所述发光二极管DSJl的负极与所述电阻R198的一端以及所述时钟芯片IC9的VCCl端连接;
[0109]所述电阻R198的另一端接地;
[0110]所述电阻R199的一端与所述时钟芯片IC9的GND端共同接地,所述电阻R199的另一端与所述时钟芯片IC9的CE端共同接所述微处理器Ul的P47端;
[0111]所述时钟芯片IC9的SCLK端与所述微处理器Ul的P45端连接,所述时钟芯片IC9的I/o端与所述微处理器Ul的P46端连接。
[0112]所述时钟电路使智能控制器具备时钟功能,可以记录故障时刻。
[0113]实施例4
[0114]作为一个具体的实施例,在实施例3的基础上,如图5所示,本实用新型还包括键盘电路。最为其他实施方式,本实用新型还包括显示电路。
[0115]所述键盘电路用于设置或查询智能控制器的各种参数或状态,由“显示电路”实现实时的数据显示或状态指示。
[0116]显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本实用新型的保护范围之中。
【权利要求】
1.一种具有蓝牙遥控功能的智能控制器电路,其特征在于,包括通道信号调理电路、脱口控制驱动电路、速饱和电源电路、处理器电路以及蓝牙电路,其中, 所述通道信号调理电路,进一步包括A相通道信号调理单元、B相通道信号调理单元、C相通道信号调理单元、N相通道信号调理单元及接地通道信号调理单元,其中, 所述A相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的AVSS端连接; 所述B相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P102端连接; 所述C相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P104端连接; 所述N相通道信号调理单元的输出端与所述处理器电路的微处理器Ul的P107端连接; 所述接地通道信号调理单元的输入端分别与所述A相通道信号调理单元、所述B相通道信号调理单元、所述C相通道信号调理单元及所述N相通道信号调理单元连接,所述接地通道信号调理单元的输出端与所述微处理器Ul的P04端连接; 所述脱口控制驱动电路的输入端与所述处理器电路中的TRIP端连接,所述脱口控制驱动电路的第一输入端及第二输入端分别与所述速饱和电源电路的第一输出端及第二输出端连接; 所述处理器电路进一步包括微处理器U1、电阻R67、存储芯片U2、电阻R68、电阻R66、电容C13、电阻R63、电阻R61、晶振0SC1、电容C14、电容C15、电阻R65、电阻R62、电阻R64、二极管D1、运算放大器IC7D、电阻R69、电阻R70以及电阻R71,其中, 所述电阻R67的一端与所述存储芯片U2的VSS端共同接地,所述电阻R67的另一端与所述微处理器Ul的P93/DAT0端连接; 所述电阻R68的一端与所述存储芯片U2的NC端连接,所述电阻R68的另一端与所述存储芯片U2的VCC端连接; 所述存储芯片U2的型号为9LC66B,所述存储芯片U2的DO端与所述微处理器Ul的P92/S0T3端连接,所述存储芯片U2的DI端与所述微处理器Ul的P91/SIN3端连接,所述存储芯片U2的CLK端与所述微处理器Ul的P90/CLK3端连接; 所述电阻R66的一端接地,所述电阻R66的另一端与所述微处理器Ul的CNVSS端连接; 所述电容C13的一端接地,所述电容C13的另一端与所述微处理器Ul的P86端连接;所述电阻R63的一端接5V电源,所述电阻R63的另一端与所述微处理器Ul的RESET端连接; 所述电容C14的一端与所述电容C15的一端共同接地,所述电容C14的另一端与所述晶振OSCl的一端及所述微处理器Ul的XOUT端共同连接; 所述电容C15的另一端与所述晶振OSCl的另一端及所述微处理器Ul的XIN端连接;所述电阻R61的一端接5V电源,所述电阻R61的另一端与所述微处理器Ul的VCCl端连接; 所述电阻R65的一端与所述微处理器Ul的P65端连接,所述电阻R65的另一端与所述电阻R62的一端以及所述电阻R64的一端共同接5V电源; 所述电阻R62的另一端与所述微处理器Ul的P66/RXD1/SCL1端连接; 所述电阻R64的另一端与所述微处理器Ul的P67/TXD1/SDA1端连接; 所述二极管Dl的负极作为所述处理器电路中的TRIP端与所述脱口控制驱动电路的输入端连接,所述二极管Dl的正极与所述运算放大器IC7D的输出端连接; 所述运算放大器IC7D的同相输入端与所述电阻R69的一端以及所述电阻R70的一端连接,所述运算放大器IC7D的反相输入端与所述电阻R71的一端共同接所述微处理器Ul的P44端; 所述电阻R69的另一端与所述电阻R71的另一端共同接5V电源; 所述电阻R70的另一端接地; 所述微处理器Ul为信号调理芯片,所述微处理器Ul的AVSS端、VSS端以及BYTE端接地,所述微处理器Ul的VREF端与AVCC端共同接5V电源; 所述蓝牙电路的输入端与所述微处理器Ul的P63端连接,所述蓝牙电路的输出端与所述微处理器Ul的P62端连接。
2.根据权利要求1所述的一种具有蓝牙遥控功能的智能控制器电路,其特征在于,所述蓝牙电路进一步包括分压芯片U3、极性电容Cl、极性电容C2、蓝牙芯片U4、二极管D1、电阻R1、电阻R2、电阻R3、NPN型三极管Ql以及NPN三极管Q2,其中, 所述分压芯片U3的IN端与GE端以及所述极性电容Cl的正极共同接5V电源,所述分压芯片U3的GND端与所述极性电容Cl的负极以及所述极性电容C2的负极共同接地,所述分压芯片U3的OUT端与NC端以及所述极性电容C2的正极共同接所述蓝牙芯片U4的3.3V端; 所述二极管Dl的正极与所述蓝牙芯片U4的UART_TXD端连接,所述二极管Dl的负极作为所述蓝牙电路的输出端与所述微处理器Ul的P62端连接; 所述电阻Rl的一端与所述蓝牙芯片U4的UART_RXD端连接,所述电阻Rl的另一端与所述NPN型三极管Ql的基极连接; 所述NPN型三极管Ql的集电极与所述NPN型三极管Q2的基极以及所述电阻R2的一端连接,所述NPN型三极管Ql的发射极与所述NPN型三极管Q2的发射极共同接地; 所述电阻R2的另一端接3.3V电源; 所述NPN型三极管Q2的集电极与所述电阻R3的一端连接,所述NPN型三极管Q2的集电极作为所述蓝牙电路的输入端与所述微处理器Ul的P63端连接; 所述电阻R3的另一端接5V电源; 所述蓝牙芯片U4的GND端接地。
3.根据权利要求2所述的一种具有蓝牙遥控功能的智能控制器电路,其特征在于,还包括时钟电路,所述时钟电路进一步包括晶振0SC2、时钟芯片IC9、电阻R197、电阻R198、电阻R199以及发光二极管DSJl,其中, 所述晶振0SC2的一端与所述时钟芯片IC9的Xl端连接,所述晶振0SC2的另一端与所述时钟芯片IC9的X2端连接; 所述电阻R197的一端与所述时钟芯片IC9的VCC2端共同接5V电源,所述电阻R197的另一端与所述发光二极管DSJl的正极连接; 所述发光二极管DSJl的负极与所述电阻R198的一端以及所述时钟芯片IC9的VCCl端连接; 所述电阻R198的另一端接地; 所述电阻R199的一端与所述时钟芯片IC9的GND端共同接地,所述电阻R199的另一端与所述时钟芯片IC9的CE端共同接所述微处理器Ul的P47端; 所述时钟芯片IC9的SCLK端与所述微处理器Ul的P45端连接,所述时钟芯片IC9的I/O端与所述微处理器Ul的P46端连接。
4.根据权利要求3所述的一种具有蓝牙遥控功能的智能控制器电路,其特征在于,还包括键盘电路。
【文档编号】G05B19/04GK204044548SQ201420519888
【公开日】2014年12月24日 申请日期:2014年9月11日 优先权日:2014年9月11日
【发明者】袁玉鹏, 李果, 赵荣康, 张健, 龙继芳, 程秀光, 王双全 申请人:浙江科能达电气有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1