接口设备及包含该设备的信息处理系统的制作方法

文档序号:6465685阅读:141来源:国知局
专利名称:接口设备及包含该设备的信息处理系统的制作方法
技术领域
本发明涉及一种接口设备及与其提供的信息处理系统。接口设备在CPU和例如PC卡的外部单元之间建立接口。
背景技术
作为一种计算机外部设备,已知一种PCMCIA(个人计算机存储卡国际标准协会)标准卡(在下文中称作PC卡)。作为PC卡的例子,给出一包括存储器的内存卡和多种用作输入/输出接口的I/O卡。这种I/O卡的另外的例子包括调制解调器卡和SCSI卡。
作为从这种PC卡输出的多种信号的一种,存在一等待信号(WAIT)。当CPU等存取该等待信号时,在通过延迟存取周期的终止而期望扩大总线周期的情况下,PC卡行使输出这种等待信号的功能。
然而,通常当PC卡输出(assert)等待信号时,在输出期间,PC卡占据系统总线。因此,在由于故障或其他原因,PC卡继续输出等待信号的情况下,系统总线一直由PC卡占据。结果系统被冻结。

发明内容
本发明的目的是当保持输出等待信号时,阻止由系统总线占据而引起的信息处理系统的冻结。
根据本发明的接口设备是一种在CPU和例如PC卡的外部单元之间建立接口的设备。
根据本发明的接口设备配有定时器部分、屏蔽部分(mask portion)和中断生成部分。计时部分当它检测来自外部单元的等待信号被保持输出长于预定的时间周期时,它输出一屏蔽信号。屏蔽部分用于当屏蔽(MASK)信号被输出时,它屏蔽等待信号(WAIT)并将等待信号输出给CPU。此外,当屏蔽信号被输出时,中断部分向CPU发出中断信号。
此外,根据本发明的信息处理系统配有CPU和用于在CPU和外部单元之间建立接口的接口设备。此外,接口设备当它检测到来自外部单元的等待信号已经被输出长于预定的时间周期时,它向CPU输出反(negated)等待信号,同时它向CPU发出中断信号。
在上述情况下,构造中断设备以使它配有定时器部分、屏蔽部分和中断控制部分。当来自外部单元的等待信号被输出时,激活定时器部分,并且当等待信号继续被输出(assert)长于预定的时间周期时,输出一屏蔽信号;当该屏蔽信号被输出时,屏蔽部分屏蔽等待信号并向CPU输出该屏蔽信号;以及如此形成中断部分以便当屏蔽信号被输出时,它向CPU发出中断信号。
此外,可如此形成CPU以便当它检测到中断信号时,执行外部单元的恢复过程。


图1是显示根据本发明的信息处理系统的结构图;图2是显示PC卡接口部分120的内部结构的图;以及图3是说明PC卡接口部分和PC之间连接的图。
具体实施例方式
通过参考附图在下文中将详细描述本发明的优选实施例。
图1显示了本发明被应用的信息处理系统的结构。信息处理系统,例如用作娱乐设备,用于执行计算机游戏等。
如图1所示,信息处理系统10包括CPU100、存储器110和PC卡接口部分120,上述中的每一个与总线140相连。此外,PC卡接口部分120与PC卡130相连。图1显示了一状态,其中PC卡130连接到PC卡接口部分120上。PC卡130到PC卡接口部分120的连接是可移除的,如图3所示。
此外,如图3所示,PC卡130以卡的形式被构造。它配有连接器部分131,以连接到PC卡接口部分120的一端。在PC卡中,适合上文中所述每个卡的应用的电路元件被包括在其中。例如,在PC卡中包括以下电路元件,如存储器、输入/输出接口电路、磁记录设备、有线通信设备、无线通信设备、例如无线电设备的接收器和包括词典等内容的存储设备。
CPU100通过执行存储在存储器110中的程序,全面地控制信息处理系统10。此外,如果必要,CPU100通过PC卡接口部分120访问PC卡130。
PC卡接口部分120是一电路,用于建立接口以便允许CPU100访问例如PC卡130进行读或写。如图2所示,PC卡接口部分120包括电路部分,用于执行信号处理和信号传输;连接器部分121,用于建立到PC卡130的连接;以及连接部分123,用于建立到总线140的连接。电路部分以半导体集成电路的形式实现,更具体地,以LSI(大规模集成电路)形式实现。
其次,将参考图2和图3更为详细地描述PC卡接口部分120。
图2是显示PC卡接口部分120的内部结构的图。如图2所示,作为上述的电路部分,PC卡接口部分120配有等待信号控制块200、中断控制块/卡状态寄存器210和存取模式控制块220。此外,提供信号线230和240,分别用于总线140和PC卡130之间的地址和数据的传输。
此外,PC卡接口部分120配有连接器部分121,以连接到PC卡130的连接器部分131(参考图3);以及连接部分123,以连接到总线140(参考图1)。如图3所示,连接器部分121具有多个插脚1211。插脚1211被分别分配给来自PC卡130的PC卡状态信号(CARD STATUS),PC卡控制信号(CARD CONTROL),等待信号(WAIT IN),地址信号(ADDRESS OUT)和数据信号(DATA CARD)。此外,连接器部分121安排在卡槽122的底部,用于接纳PC卡130。
此外,连接部分123配有多个端子,它们也被分配给等待信号(WAITOUT),中断信号(INT),来自总线140的PC卡控制信号(CONTROL),来自信息处理系统的地址信号(ADDRESS IN)以及在连接部分123和总线140之间传输的数据主机信号(DATA HOST)。
中断控制块/卡状态寄存器210控制对CPU100的中断,并且还指示PC卡130的状态。换言之,寄存器210起中断-控制部分的功能。该寄存器210被输入来自PC卡130的PC卡状态信号(CARD STATUS)。PC卡状态信号(CARD STATUS)是指示PC卡130状态的信号。其例子包括中断请求信号(INTR#)和卡检测信号(CD1#,CD2#)。值得注意加到每个信号名末端的标记“#”指示有关信号是低态有效。
存取模式控制块220控制从CPU100到PC卡130的存取。该块220输出PC卡控制信号(CARD CONTROL),用于控制到PC卡130的存取。PC卡控制信号的例子包括卡使能信号(CE1#,CE2#),写使能信号(WE#),输出使能信号(OE#),I/O读信号(IORD#),I/O写信号(IOWR#)和复位信号(RESET)。
等待信号控制块200包括定时器部分201和屏蔽部分202,其中,如果必要,块200屏蔽来自PC卡130的等待信号(WAIT IN)并将其输出给CPU100。
向定时器部分201输入来自PC卡130的等待信号(WAIT#)。此外,定时器部分201将等待屏蔽信号输出给屏蔽部分202。值得注意,等待信号是低态有效信号,并且等待屏蔽信号是高态有效信号。
当等待信号被输出时,定时器部分201启动其时间测量操作,并且在等待信号继续被输出的情况下,甚至超过预定的时间周期之后,它输出等待屏蔽信号。在这种情况下,当预定时间周期流逝前等待信号被取反时,定时器部分201停止其时间测量操作。然后,当等待信号再次被输出时,定时器部分201从一开始就启动其时间测量操作。用于调节输出等待屏蔽信号的定时的预定时间周期根据系统的安装条件被选择为一合适值。注意,例如,当CPU100存取预定的寄存器时,输出的等待屏蔽信号可以被取反。此外,当CPU100存取预定的寄存器时,定时器部分201的操作还可以被“激活/禁用”。
根据从定时器部分201输出的屏蔽信号,屏蔽部分202屏蔽从PC卡130输出的等待信号(WAIT#),并且将其输出到CPU100。在这种情况下,屏蔽部分202由具有2个输入端子的“或(OR)”电路形成,以使来自PC卡130的等待信号被输入到该“或”电路的2个输入端子之一,并且来自定时器部分201的等待屏蔽信号被输入到“或”电路的另一个输入端子。即当等待屏蔽信号转到高电平(“1”)时,高电平等待信号(反等待信号)输出给CPU100而不顾从PC卡130输出的等待信号。
从定时器部分201输出的等待屏蔽信号还被输入到中断控制块/卡状态寄存器210。当等待屏蔽信号被输出时,中断控制块/卡状态寄存器210输出一中断信号给CPU100。
接着,将描述具有上述结构的PC卡接口部分120的操作。在这种情况下应该注意PC卡130连接到PC卡接口部分120。
首先,当CPU100通过PC卡接口部分120存取PC卡130时,PC卡130根据需要输出等待信号。
因而,当等待信号被输出时,定时器部分201被激活,以启动其时间测量操作。然后,当预定的时间周期已经流逝而等待信号被保持输出时,定时器部分201输出等待屏蔽信号。在这种情况下,在预定的时间周期流逝前等待信号被取反的地方,定时器部分201停止其时间测量操作,并且一旦再次输出等待信号,它从开始启动其时间测量操作。
当预定的时间周期已经流逝而等待信号被保持输出时,则定时器部分201输出等待屏蔽,来自PC卡130的等待信号在屏蔽部分202被屏蔽,并且甚至当来自PC卡130的等待信号被保持输出时,给CPU100的等待信号被取反。
此外,当定时器部分201输出等待屏蔽信号时,中断控制块/卡状态寄存器210向CPU100输出中断信号。
一旦接收到中断控制块/卡状态寄存器210发出的中断信号,CPU100执行中断处理。在该中断处理中,CPU100确定中断的原因。然后,如果它判断中断是因为来自PC卡130的等待信号已经被保持输出超过预定的时间周期这一事实,CPU100执行必要的恢复处理。例如,在复位PC卡130之后,它重新执行I/O处理。然而,如果甚至在执行该恢复处理之后也不能恢复,则通过显示错误消息,将PC卡130的错误通知用户。
如上的详细描述,根据本发明来阻止系统冻结是可能的,该系统冻结是由于甚至当等待信号被保持输出时系统总线总是被占据造成的,例如,由于PC卡故障。
权利要求
1.一种接口设备,用于建立CPU和外部单元之间的接口,包括定时器部分、屏蔽部分和中断控制部分,其中当检测到从所述外部单元输出的等待信号被保持输出的时间长于预定时间周期时,所述定时器部分输出屏蔽信号,所述屏蔽部分屏蔽所述等待信号,并且当所述屏蔽信号被输出时,将所述等待信号输出给所述CPU;以及当所述屏蔽信号被输出时,所述中断部分发出中断信号给所述CPU。
2.一种信息处理系统,包括CPU和用于在所述CPU和外部单元之间建立接口的接口设备,其中当所述接口设备检测到从所述外部单元输出的等待信号已经被保持输出长于预定的时间周期时,所述接口设备屏蔽用于输出给所述CPU的等待信号,并发出中断信号给所述CPU。
3.根据权利要求2所述的信息处理系统,其中所述接口设备包括定时器部分、屏蔽部分和中断控制部分,其中当从所述外部单元输出的等待信号被输出时,激活所述定时器部分,然后当所述等待信号被保持输出长于预定时间周期时,所述定时器部分输出屏蔽信号;当所述屏蔽信号被输出时,所述屏蔽部分屏蔽用于输出给所述CPU的所述等待信号;并且当所述屏蔽信号被输出时,所述中断控制部分发出中断信号给所述CPU。
4.根据权利要求3所述的信息处理系统,其中所述CPU检测所述中断信号,由此以恢复所述外部单元。
5.根据权利要求2所述信息处理系统,其中所述CPU检测所述中断信号,由此以恢复所述外部单元。
全文摘要
一种接口设备,其中防止系统总线被占据,并且甚至当从PC卡输出的等待信号被保持输出时,防止系统冻结。当从PC卡输出的等待信号被输出时,定时器部分(201)被启动。当它检测到等待信号被保持输出一段特定的时间或以上时,定时器部分(201)输出等待屏蔽信号。当等待屏蔽信号被输出时,即使来自PC卡的等待信号被输出,屏蔽部分(202)屏蔽来自PC卡的等待信号,以取反CPU的等待信号。当定时器部分(201)输出等待屏蔽信号时,中断控制块/卡状态寄存器(210)输出对于CPU的中断信号。
文档编号G06F13/24GK1404588SQ01805262
公开日2003年3月19日 申请日期2001年1月15日 优先权日2000年1月13日
发明者猪俣雄一, 山本靖之 申请人:索尼计算机娱乐公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1