集成在从机芯片内部的总线整流桥后放电电路的制作方法

文档序号:12120810阅读:来源:国知局
技术总结
本发明涉及一种集成在从机芯片内部的总线整流桥后放电电路,包括数字控制模块,用于当比较器输出结果为总线电压跌落时,产生高电平且时间可配的脉宽以驱动放电电路对总线放电;放电电流源模块,用于通过数字模块使能对总线放电,并调节放电电流的大小;比较器,用于得出总线电压变化的情况;外围电路,用于监测总线电压的变化,为比较器提供反映总线分压跌落信息的电压信号并,并生成比较基准电压。采用该电路,仅在监测到总线通信下降沿时才会打开,不会额外增加整系统的功耗开销;放电电路与信号处理电路相对独立,不会把总线的噪声耦合到对噪声敏感的电路中;放电电路的各项参数可以配置,能满足不同系统对电性能的需求,提高产品的适应性。

技术研发人员:邱旻韡;张天舜;罗先才;王磊;曾洁琼;周宇捷
受保护的技术使用者:无锡华润矽科微电子有限公司
文档号码:201611251472
技术研发日:2016.12.29
技术公布日:2017.03.22

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1