基于DSP和FPGA的总线故障注入系统的制作方法

文档序号:12463962阅读:来源:国知局
技术总结
本发明公开了一种基于DSP和FPGA的总线故障注入系统,包括DSP主处理器、FPGA、上位机、以太网接口模块、DA模块、RS422接口模块、RS485接口模块、继电器网络、电阻网络和存储模块;通过串接在总线系统中来进行所需故障模式配置,RS422/RS485接口模块用来接收总线上的串行信号,由FPGA转换成并行信号,经过DSP处理后,通过FPGA控制DA模块和继电器网络输出注入故障后的信号。本发明采用硬件故障注入,可以实现物理层、电气层、协议层次故障注入功能,更真实的模拟硬件在实际运行过程中发生的故障,在总线设备正常通信中实时加入各种故障。

技术研发人员:李旭;秦华旺;田杰;笪力;李宝;徐杨
受保护的技术使用者:南京理工大学
文档号码:201611260831
技术研发日:2016.12.30
技术公布日:2017.05.31

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1