一种基于忆阻器阵列的半加器、全加器及乘法器的制作方法_3

文档序号:19942718发布日期:2020-02-14 23:23阅读:539来源:国知局
技术总结
本发明公开了一种忆阻器阵列,包括:金属线和忆阻器;所述金属线横竖交叉设置;两两交叉处设置有忆阻器;根据所述忆阻器的阻值,判断金属线的通断;根据所述忆阻器的阻值状态构成加法器。本发明提供了一种忆阻器‑CMOS混合乘法内核电路,可以将乘法的其中一个输入存储在忆阻器网络中,并在存储器网络中完成一部分运算,另外一部分运算通过CMOS电路完成,以此减少一半的数据频繁调用,并且通过减少运算过程中的竞争历险来进一步降低CMOS电路部分的功耗,可以大大降低整体的能耗。

技术研发人员:邹亮
受保护的技术使用者:珠海复旦创新研究院
技术研发日:2019.11.29
技术公布日:2020.02.14

当前第3页1 2 3 
网友询问留言 留言:0条
  • 还没有人留言评论。精彩留言会获得点赞!