光盘信号处理电路的制作方法

文档序号:6778639阅读:159来源:国知局
专利名称:光盘信号处理电路的制作方法
技术领域
本发明涉及光盘信号处理电路。
背景技术
参照图14,对DVD (Digital Versatile Disk)的盘格式进行说明。在 DVD的盘格式中,在盘内周部设置导入(Leadln)区域20a,在盘外周部 设置导出(Lead Out)区域20b,在这些区域之间设置用于记录映像或音 乐等所希望的信息的用户数据区域20c。例如在DVD-R/RW的情况下,在 导入区域20a除调整激光束强度用的PCA (Power Calibration Area)之夕卜, 还设置表示数据区域内的记录状态并记录了记录再生所需要的记录管理 信息的RMA (Recording Management Area)。该记录管理信息例如相当于 CD方式中的PMA (Program Memory Area)所记录的TOC (Table Of Contents)信息的一部分,是盘的互换性或驱动控制所需要的信息。另外, 在导出区域20b记录表示用户数据区域20c结束的最终LBA(Logical Block Addressing)等。下面,参照图9 图11,对DVD的数据格式进行说明。图9是说明DVD的数据扇区用的概念图。首先,写数据按每个2048 字节分割。将该被分割的2048字节量的数据称为主数据,在其起始处添 加12字节的首部(header)。该首部由4字节的ID (Identification Code)、 针对该ID的2字节的检错码(IED: Id Error Detection Code)、复制保护 (copy protect)信息等6字节的预留数据(CPM: Copyright Management Code)构成。另外,在主数据的末尾添加4字节的EDC (Error Detection Code)。该EDC成为针对添加有首部的主数据的检错码。对主数据添加了首部以及EDC的共计2064字节的数据,作为划分成 以172字节为单位的172字节(列)X12行的数据扇区进行处理。另外, 实施使数据扇区中的2048字节的主数据随机化的所谓的加扰(scramble) 处理。该加扰处理例如通过以首部所包含的ID信息为初始值(seed)生成 M序列(随机序列)并将该序列加到主数据来进行。图10是说明DVD的1ECC块的概念图。集合16个数据扇区来形成 172字节X192行的矩阵(下面称为数据扇区组)。另外,对该数据扇区组 生成并添加按每列的纠错码即外部奇偶校验PO (Outer Code Parity)、按每 行的纠错码即内部奇偶校验PI (Inner Code Parity)。另外,通过对实施了 加扰处理的2048字节的主数据实施规定的运算处理来生成外部奇偶校验 PO以及内部奇偶校验PI。将添加了外部奇偶校验PO以及内部奇偶校验PI的182字节(列)X 208行的数据称为1ECC块,作为进行纠错处理的单位来处理。另外,如 图11所示,进行1ECC块的行更新,使得16行的外部奇偶校验PO依次 配置到按每行添加了内部奇偶校验PI的各数据扇区之后。在此,将一个 数据扇区中添加了 10字节的内部奇偶校验PI和1行的外部奇偶校验PO 后的182字节X13行的数据作为记录扇区进行处理。另外,针对由16个 记录扇区构成的1ECC块的数据,在实施了 EFM+调制或NRZI变换等之 后,进行向DVD介质的记录。关于规定了如上数据格式的DVD介质,在如图12所示的系统构成下, 光盘信号处理电路10 —般进行如下记录/再生处理。首先,在向光盘20进行记录时,经由主机I/F (主机接口)部11从 笔记本电脑等主机30接收的写数据,经由存储器I/F (存储器接口)部12 被暂时写入到缓冲存储器15。然后,写入到缓冲存储器15的写数据经由 存储器I/F部12被读出到ECC/EDC/SCR处理部13实施加扰处理,并且 在经过向1ECC块的编码或添加EDC等之后再次写入到缓冲存储器15中。 进而,写入到缓冲存储器15的写数据经由存储器I/F部12被读出到调制/ 解调部14进行调制后,通过光拾取器记录到光盘20中。另一方面,在从光盘20进行再生时,成为与所述记录时相反的流程。 即,由光拾取器从光盘20读出的读数据在通过调制/解调部14解调后,经 由存储器I/F部12被暂时写入到缓冲存储器15。然后,写入到缓冲存储 器15的读数据经由存储器I/F部12被读出到ECC/EDC/SCR处理部13,
实施1ECC块的解码处理、纠错处理或检测处理,并实施解除加扰状态的 解扰处理,然后再次写入到缓冲存储器15中。进而,写入到缓冲存储器 15的读数据经由存储器I/F部12被读出到主机I/F部11后,被发送到主 机30。但是,在进行如图12所示的光盘信号处理时,例如在记录时,接收 来自主机30的写数据、通过ECC或EDC的生成添加进行的1ECC块的 编码处理、加扰处理等各处理,都要对缓冲存储器15进行写入或读出, 因此对缓冲存储器15的访问次数非常多,导致记录处理所需要的时间变 长,进而难以应对主机30侧的数据传输的高速化的要求。另外,在再生 处理时也存在同样问题。因此,着眼于解扰处理比较耗时这一点,为了缩短光盘信号处理电路 10的记录/再生处理所需要的总计时间,提出了一种在进行主机30与光盘 信号处理电路10之间的数据传输时一并进行解扰处理的结构(例如,参 照下面所示的专利文献1的图12)。 g口,如图13所示,采用当从缓冲存储 器15读出读数据发送到主机30时并行进行解扰处理的处理流程。通过采 用该处理流程,可降低缓冲存储器15的访问次数,并可縮短再生处理所 需要的总计时间。专利文献1:特开2001-266509号公报但是,若采用仅在光盘信号处理电路10进行与主机30的数据传输时 并行进行解扰处理的结构,则会产生如下缺陷。首先,导入区域20a或导出区域20b中记录的记录管理信息或最终 LBA等数据(下面称为"盘管理数据")由综合了系统整体的控制的微机 16的固件(firmware)管理。当采用图13所示的再生处理流程时,例如在光盘20的判别时,从导 入区域20a或导出区域20b读出盘管理数据并写入到缓冲存储器15,微机 16对写入该缓冲存储器15中的盘管理数据进行确认,但盘管理数据不被 发送到主机30,因此不被进行解扰处理。结果,微机16将确认在加扰状 态下的盘管理数据,因此会产生难以确认的问题。进而,在DVD-RAM的标准中,规定当读出未记录区域时向主机16 发送未记录区域所对应的标准数据。该标准数据在DVD-RAM的标准中规
定为由全0构成的数据,可通过微机16生成,但在该情况下,为进行加 扰。因此,如上所述,在对主机16发送读数据时实施解扰处理的结构中, 会存在对未进行加扰的标准数据实施解扰处理的问题。如上所述,若采用在光盘信号处理电路10进行与主机30的数据传输 时并行进行加扰处理或解扰处理的结构,会产生上述的各种问题,因此产 生了难以实用化的课题。发明内容为了解决所述课题,本发明的光盘信号处理电路包括读数据输入部, 其将从光盘读出的实施了加扰处理后的读数据写入到缓冲存储器中;纠错处理部,其对从所述缓冲存储器读出的所述读数据实施基于纠错码进行纠 错的纠错处理,并将实施了所述纠错处理后的读数据写入到所述缓冲存储器中;和外部设备接口部,其从所述缓冲存储器读出实施了所述纠错处理 后的所述读数据,对其实施解扰处理,并将实施了所述解扰处理后的读数 据发送到外部设备;该光盘信号处理电路还具有存储器复制处理部,其从 所述缓冲存储器读出所述读数据,对其实施所述解扰处理,并将实施了所 述解扰处理后的读数据写入到所述缓冲存储器中。 (发明效果)根据本发明,可提供一种能适当进行光盘记录或再生处理时间的縮短 化的光盘信号处理电路。


图1是表示本发明的一实施方式的光盘系统的整体构成图; 图2是表示本发明的一实施方式的数字信号处理电路的构成图; 图3是表示本发明的一实施方式的存储器复制/存储器填充(fill)处理 部的构成图;图4是用于说明本发明的一实施方式的加扰/存储器复制的动作的图; 图5是用于说明本发明的一实施方式的加扰/存储器复制的动作的图; 图6是用于说明本发明的一实施方式的解扰/存储器复制的动作的图; 图7是用于说明本发明的一实施方式的解扰/存储器复制的动作的图8是用于说明本发明的一实施方式的存储器填充的动作的图;图9是说明DVD的数据扇区的图;图10是说明DVD的ECC块的图;图11是说明DVD的记录扇区的图;图12是表示现有的光盘系统的构成的图;图13是用于说明现有的光盘信号处理电路的再生处理的图;图14是用于说明DVD的盘格式的图。图中10—光盘信号处理电路;12—存储器I/F部;13—ECC/EDC/SCR处理部;14一调制/解调部;100 —数字信号处理电路;11、 110 —主机I/F 部;120—微机I/F部;130 —存储器复制/存储器填充处理部;131—控制 寄存器;132 —多路复用器(Multiplexer); 133 —加扰处理部;140—EDC 处理部;150—ECC处理部;160—EFM+调制部;170—EFM+解调部;180 一存储器I/F部;200 —模拟信号处理电路;15、 300 —缓冲存储器;400 一光拾取器;16、 500 —微机;30、 600—主机;20、 700—光盘;20a、 700a 一导入区域;20b、 700b—导出区域;20c、 700c—数据区域。
具体实施方式
<光盘系统的整体构成>图1是表示本发明的一实施方式的光盘系统的整体构成图。本实施方 式的光盘系统主要包括数字信号处理电路IOO、模拟信号处理电路200、 缓冲存储器300、光拾取器400、微机500、主机600。另外,本实施方式 的光盘信号处理电路采用了单独存在数字信号处理电路的结构,但也可采 用包括模拟信号处理电路200的集成化后的模拟/数字混合LSI的结构。本实施方式的光盘700设为DVD±R/RW、或DVD-RAM等的DVD介 质。另外,与图14所示的盘格式同样,设置导入区域700a、导出区域700b、 用户数据区域700c。 S卩,在导入区域700a除调整激光束强度用的PCA之 外,还设置记录了记录管理信息的RMA。另外,在导出区域700b记录表 示用户数据区域700c结束的最终LBA。在以下的说明中,将导入区域700a或导出区域700b应记录的记录管 理信息或最终LBA等数据称为"盘管理数据"。该盘管理数据是通过微机500的固件来按光盘700的类别进行管理的信息。另外,在本实施方式中, 设为盘管理数据存储于缓冲存储器300中并通过微机500进行管理的情 况,但也可以存储在微机500可访问的缓冲存储器300以外的存储器中。数字信号处理电路100具有对跟踪伺服或聚焦伺服等进行数字控制 的数字伺服部、进行记录再生所涉及的数字信号处理的信号处理部。另外, 记录所涉及的数字信号处理包括:接收来自主机600的写数据的接收处理、 加扰处理、首部或EDC的生成处理、1ECC块的编码处理、FEM+调制处 理等处理。另外,再生所涉及的数字信号处理包括EFM+解调处理、纠 错处理、检错处理、解扰处理、向主机发送读数据的处理等。模拟信号处理电路200进行位于光拾取器400内的半导体激光器(未 图示)的驱动控制等模拟信号处理。缓冲存储器300是在数字信号处理电路100进行记录再生所涉及的数 字信号处理时使用的作业用存储器。缓冲存储器300例如可采用适宜高集 成化以及大容量存储的SDRAM等。光拾取器400具备半导体激光器、光检测器、光学透镜、或伺服用执 行元件等(均未图示),由模拟信号处理电路200进行驱动控制,射出对 光盘700进行记录再生用的激光。微机500是负责数字信号处理电路100、模拟信号处理电路200、光 拾取器400等光盘系统整体的控制的系统控制器。主机600例如是搭载有DVD驱动器的个人计算机等的外部设备,将 应记录到光盘700的写数据发送到数字信号处理电路100,或者,从数字 信号处理电路IOO接收自光盘700读出并再生后的读数据。<数字信号处理电路的构成>图2是表示本发明的一实施方式的数字信号处理电路100的构成图。 主机I/F部(主机接口部)IIO是本发明的"外部设备接口部"的一实施方式。即,主机I/F部110是控制数字信号处理电路100与主机600之间的数据收发的接口 。例如,可采用ATAPI ( Advanced TechnologyAttachment Packet Interface )等0进而,主机I/F部110具备在收发数据时并行实施加扰处理或解扰处理的功能。考虑到加扰处理或解扰处理要花费很多时间,因此通过在收发 数据时并行实施加扰处理或解扰处理,以降低访问缓冲存储器300的次数, 实现记录/再生处理所需要的总计时间的缩短化。例如,主机I/F部110在从主机100接收写数据时,对该写数据实施 加扰处理,并传输到存储器I/F (存储器接口部)180。结果,从主机600 接收的写数据在被实施加扰处理之后,以2048字节(主数据)为单位被 分割,并写入到缓冲存储器300中。另外,主机I/F部IIO对经由存储器 I/F部180从缓冲存储器300读出的读数据实施解扰处理,并将其发送到 主机600。微机I/F部(微机接口部)120是控制数字信号处理电路100与微机 500之间的数据传输的接口。例如,可采用3线式串行接口等。存储器复制/存储器填充处理部130对缓冲存储器300的第一存储区域 中预先存储的盘管理数据实施加扰处理或解扰处理,并经由存储器I/F部 180复制到缓冲存储器300的不同区域。在本发明中,将该复制动作称为 "存储器复制"。另外,将并行进行加扰处理的存储器复制称为"加扰/存 储器复制",将并行进行解扰处理的存储器复制称为"解扰/存储器复制"。进而,存储器复制/存储器填充处理部130为了与DVD-RAM标准相 对应,在读未记录区域时,对传输到主机600的标准数据(由全O构成的 数据)实施加扰处理,并经由存储器I/F部180写入(填充0)到缓冲存 储器300的规定区域。在本发明中,将该写入动作称为"存储器填充"。EDC处理部140在对从缓冲存储器300读出的写数据生成并添加4字 节的EDC之后,进行再次写入到缓冲存储器300中的检错码生成处理。 另夕卜,EDC处理部140对从缓冲存储器300读出的读数据,进行根据添加 到该读数据的EDC来检错的检错处理。另外,作为EDC例如可采用奇偶 校验位、CRC (Cyclic Redundancy Code)等。ECC处理部150在对经由存储器I/F部180从缓冲存储器300读出的 写数据,进行生成并添加外部奇偶校验PO以及内部奇偶校验PI的纠错码 生成处理。另外,ECC处理部150对经由存储器I/F部180从缓冲存储器 300读出的读数据进行纠错处理。另外,作为外部奇偶校验PO以及内部 奇偶校验PI,可采用里德-索洛蒙码(Reed-Solomon Code)等。EFM+调制部160是本发明的"写数据输出部"的一实施方式。艮P,
EFM+调制部160对于在缓冲存储器300中以1ECC块进行编码的写数据 实施交织处理、EFM+调制处理、NRZI调制处理。另外,由EFM+调制部 160调制后的写数据在输出到模拟信号处理电路200之后,通过光拾取器 400记录到光盘700。EFM+解调部170是本发明的"读数据输入部"的一实施方式。艮口, EFM+解调部170从模拟信号处理电路200输入由光拾取器400自光盘700 读出的读数据(对RF信号进行二值化后的EFM+信号),对其进行NRZI 解调处理、EFM+调制处理、去交织处理。另外,由EFM+解调部170解 调后的读数据经由存储器I/F部180写入到缓冲存储器300中。存储器I/F部(存储器接口部)180是控制向缓冲存储器300写入/读 出的接口。<存储器复制/存储器填充处理部的构成>图3是表示本发明的一实施方式的存储器复制/存储器填充处理部130 的构成图。控制寄存器131可通过微机500访问,对存储器填充用的标准数据进 行存储。多路复用器132选择控制寄存器131中存储的标准数据、或经由存储 器I/F部180从缓冲存储器300读出的写数据或读数据中的任意数据。当在多路复用器132中选择了从存储器I/F部180读出的写数据(盘 管理数据)时,加扰处理部133对该写数据执行加扰处理。另外,该加扰 状态下的写数据经由存储器I/F部180写入到缓冲存储器300中。结果, 完成加扰/存储器复制。另外,当在多路复用器132中选择了从存储器I/F部180读出的读数 据(盘管理数据)时,加扰处理部133对该读数据执行解扰处理。另外, 该解扰状态下的读数据经由存储器I/F部180写入到缓冲存储器300中。 结果,完成解扰/存储器复制。进而,当在多路复用器132中选择了从控制寄存器131读出的标准数 据时,加扰处理部133对该标准数据执行加扰处理。另外,该加扰状态下 的标准数据经由存储器I/F部180写入到缓冲存储器300中。结果,完成 存储器填充。<加扰/存储器复制的动作>参照图4、图5,对加扰/存储器复制的动作进行说明。另外,图4所 示的例子为如下情况当将缓冲存储器300所存储的盘管理数据(未加扰 的状态)记录到光盘700的导入区域700a、导出区域700b时,对该盘管 理数据实施加扰并复制到缓冲存储器300内的其他区域。首先,在缓冲存储器300的第一存储区域(地址ZZZ EEE)中,存 储有微机500作为管理对象的盘管理数据。在该状态下,主机I/F部110 接收从主机600要向光盘700的数据区域700c写入的写数据。此时,主 机I/F部110对从主机600接收的写数据实施加扰处理,并将其写入到缓 冲存储器300的第三存储区域(地址YYY ZZZ)中。另一方面,存储器复制/存储器填充处理部130与主机I/F部110中的 写数据的加扰处理独立地(参照图5),经由存储器I/F部180从缓冲存储 器300的第一存储区域(地址ZZZ EEE)读出盘管理数据。然后,存储 器复制/存储器填充处理部130对该读出的盘管理数据实施加扰处理,并将 其写入到缓冲存储器300的第二存储区域(地址XXX YYY)中。结果,在缓冲存储器300中,在第三存储区域(地址YYY ZZZ)存 储进行了加扰后的写数据,并且在第二存储区域(地址XXX YYY)存 储进行了加扰后的盘管理数据。因此,能够分别对进行了加扰后的盘管理 数据以及写数据,实施之后的公共的记录处理(纠错码生成处理、检错码 生成处理等),而不会产生问题。艮口,主机I/F部IIO通过与写数据的接收并行进行加扰处理,来实现 记录处理所需要的时间的縮短化(参照图5),并且无需分别针对从主机 600接收的写数据以及由微机500管理的盘管理数据独立构筑进行加扰处 理后的记录处理(纠错码生成处理、检错码生成处理)用的结构。<解扰/存储器复制的动作>参照图6、图7,对解扰/存储器复制的动作进行说明。另外,图6所 示的例子为如下情况当从光盘700的导入区域700a、导出区域700b读 出加扰后的状态下的盘管理数据并存储到缓冲存储器300中时,对该盘管 理数据解除加扰(解扰)并复制到缓冲存储器300内的其他区域。首先,从光盘700的用户数据区域700c读出的在加扰后的状态下的读
数据,被写入到缓冲存储器300的第三存储区域(地址YYY ZZZ)中。 然后,在对写入到缓冲存储器300的第三存储区域(地址YYY ZZZ)中 的读数据实施了纠错处理或检错处理等之后,传输到主机I/F部110,对 其进行解扰处理并发送到主机600。另一方面,从光盘700的导入区域700a、导出区域700b读出的在加 扰后的状态下的盘管理数据,被写入到缓冲存储器300的第二存储区域(地 址XXX YYY)中。在该状态下,微机500需要对缓冲存储器300的第 二存储区域(地址XXX YYY)中存储的盘管理数据进行确认,来判断 光盘700的类别等,但由于该盘管理数据在加扰后的状态下,因此难以确 认。因此,存储器复制/存储器填充处理部130与主机I/F部110中的读数 据的解扰处理独立地(参照图7),经由存储器I/F部180从缓冲存储器300 的第二存储区域(地址XXX YYY)读出在加扰后的状态下的盘管理数 据。然后,存储器复制/存储器填充处理部130对该读出的盘管理数据实施 解扰处理,并将其写入到缓冲存储器300的第一存储区域(地址ZZZ EEE)中。结果,微机500通过对存储有已解除加扰的盘管理数据的缓冲存储器 300的第一存储区域(地址ZZZ EEE)进行适当访问,能容易地确认从 光盘700读出的盘管理数据的内容,从而可进行盘判断等控制而不会出现 问题。S卩,主机I/F部110通过与发送读数据并行地进行解扰处理,可縮 短再生处理所需要的时间(参照图7),能顺利进行微机500的系统控制。<存储器填充的动作>参照图8,对存储器填充的动作进行说明。另外,图8所示的例子为 如下情况在读DVD-RAM的光盘700的未记录区域时,对控制寄存器 131中存储的标准数据(未进行加扰的状态)进行加扰,并写入到缓冲存 储器300内的区域。另外,是否对光盘700的未记录区域进行了读取,例 如可通过RF信号的二值化信号的位的排列检测。首先,从光盘700的用户数据区域700c中的未记录区域读出的读数据 被写入到缓冲存储器300的第三存储区域(地址YYY ZZZ)。在此,存 储器复制/存储器填充处理部130读出控制寄存器131中存储的标准数据, 对该标准数据进行加扰处理,并覆盖缓冲存储器300的未记录区域的读数据。结果,由于覆盖到缓冲存储器300的第三存储区域(地址YYY ZZZ) 的标准数据处于进行了加扰后的状态,因此被传输到主机I/F部110,实 施解扰处理并被发送到主机600。主机I/F部110通过与发送读数据并行 地进行解扰处理,可縮短再生处理所需要的时间,从而能顺利地向主机600 发送表示未记录区域的数据。以上,对本发明的实施方式进行了说明,但所述的实施方式用于便于 理解本发明,并非用于限定解释本发明。本发明在不脱离其宗旨的范围内 可进行变更/改良,并且本发明还包括其等价物。具体而言,在本发明的实施方式中,说明了存储器复制/存储器填充处 理部130对光盘上的盘管理数据实施加扰处理或解扰处理的情况、对与 DVD-RAM的未记录区域对应的标准数据实施加扰处理的情况,但本发明 的应用范围并不限定于此。只要是不经由主机I/F部100地进行记录或再 生的数据,均可利用本申请发明的存储器复制/存储器填充处理部130实施 加扰处理或解扰处理。另外,在本发明的实施方式中,针对DVD±R/RW或DVD-RAM等DVD 介质的盘格式进行了说明,但本发明的应用范围并不限定于此。只要是例 如与HD-DVD等DVD介质的盘格式对应的光盘介质,则均可应用本发明。
权利要求
1. 一种光盘信号处理电路,其中包括读数据输入部,其将从光盘读出的实施了加扰处理后的读数据写入到 缓冲存储器中;纠错处理部,其对从所述缓冲存储器读出的所述读数据实施基于纠错 码进行纠错的纠错处理,并将实施了所述纠错处理后的读数据写入到所述缓冲存储器中;禾口外部设备接口部,其从所述缓冲存储器读出实施了所述纠错处理后的 所述读数据,对其实施解扰处理,并将实施了所述解扰处理后的读数据发 送到外部设备;该光盘信号处理电路还具有存储器复制处理部,其从所述缓冲存储器 读出所述读数据,对其实施所述解扰处理,并将实施了所述解扰处理后的 读数据写入到所述缓冲存储器中。
2. 根据权利要求l所述的光盘信号处理电路,其特征在于, 所述读数据构成为包括发送到所述外部设备的用户数据、具有所述光盘上的管理信息的盘管理数据,所述外部设备接口部从所述缓冲存储器读出实施了所述纠错处理后 的所述用户数据,对其实施所述解扰处理,并将实施了所述解扰处理后的 用户数据发送到所述外部设备,所述存储器复制处理部从所述缓冲存储器读出所述盘管理数据,对其 实施所述解扰处理,并将实施了所述解扰处理后的盘管理数据写入到所述 缓冲存储器中。
3. 根据权利要求l所述的光盘信号处理电路,其特征在于, 所述存储器复制处理部包括存储规定的标准数据的控制寄存器,并从所述控制寄存器读出所述标准数据,对其实施所述加扰处理,将实施了所 述加扰处理后的标准数据写入到所述缓冲存储器中,所述外部设备接口部从所述缓冲存储器读出实施了所述加扰处理后 的所述标准数据,对其实施所述解扰处理,并将实施了所述解扰处理后的 标准数据发送到所述外部设备。
4. 一种光盘信号处理电路,其中包括外部设备接口部,其对从外部设备发送来的写数据实施加扰处理,将实施了所述加扰处理后的写数据写入到缓冲存储器中;纠错处理部,其对从所述缓冲存储器读出的所述写数据实施生成并添 加纠错码的纠错码生成处理,并将添加了所述纠错码的写数据写入到所述缓冲存储器中;和写数据输出部,其从所述缓冲存储器读出添加了所述纠错码的写数 据,并将其作为写入到所述光盘的数据进行输出;该光盘信号处理电路还具有存储器复制处理部,其读出所述缓冲存储 器中存储的所述写数据,对其实施所述加扰处理,并将实施了所述加扰处 理后的写数据写入到所述缓冲存储器中。
5. 根据权利要求4所述的光盘信号处理电路,其特征在于, 所述写数据构成为包括从所述外部设备发送来的用户数据、具有所述光盘上的管理信息的盘管理数据,所述外部设备接口部对从所述外部设备发送来的所述用户数据实施 加扰处理,将实施了解扰处理后的用户数据发送到所述外部设备,所述存储器复制处理部从所述缓冲存储器读出所述盘管理数据,对其 实施所述加扰处理,并将实施了所述加扰处理后的盘管理数据写入到所述 缓冲存储器中。
全文摘要
本发明提供一种光盘信号处理电路,其中包括读数据输入部,其将从光盘读出的实施了加扰处理后的读数据写入到缓冲存储器中;纠错处理部,其对从所述缓冲存储器读出的所述读数据实施基于纠错码进行纠错的纠错处理,并将实施了所述纠错处理后的读数据写入到所述缓冲存储器中;和外部设备接口部,其从所述缓冲存储器读出实施了所述纠错处理后的所述读数据,对其实施解扰处理,并将实施了所述解扰处理后的读数据发送到外部设备;该光盘信号处理电路还具有存储器复制处理部,其从所述缓冲存储器读出所述读数据,对其实施所述解扰处理,并将实施了所述解扰处理后的读数据写入到所述缓冲存储器中。由此,可适当进行光盘记录或再生处理时间的缩短化。
文档编号G11B20/10GK101123109SQ200710110329
公开日2008年2月13日 申请日期2007年6月13日 优先权日2006年8月10日
发明者冈本实幸, 妹尾秀满, 长沼武 申请人:三洋电机株式会社;三洋半导体株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1