Nandflash系统、控制器及其数据处理方法_3

文档序号:9454243阅读:来源:国知局
都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
[0070]本领域内的技术人员应明白,本发明实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本发明实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
[0071]本发明实施例是参照根据本发明实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
[0072]这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
[0073]这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
[0074]尽管已描述了本发明实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明实施例范围的所有变更和修改。
[0075]最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
[0076]以上对本发明所提供的一种NAND FLASH系统、NAND FLASH控制器及其数据处理方法,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在【具体实施方式】及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
【主权项】
1.一种NAND FLASH系统,其特征在于,包括:依次相连的串行外设接口 SP1、NANDFLASH控制器和NAND FLASH裸片; 其中,所述NAND FLASH控制器通过串口与所述SPI连接,以及通过并口与所述NANDFLASH裸片封装连接,用于将所述NAND FLASH裸片输入的第一并行数据转换成第一串行数据并通过SPI输出,以及,将所述SPI输入的第二串行数据转换成第二并行数据并输出给所述 NAND FLASH 裸片。2.根据权利要求1所述的系统,其特征在于,所述NANDFLASH控制器包括:控制逻辑模块、串并转换模块和并串转换模块; 其中,所述并串转换模块,用于按照所述控制逻辑模块提供的时序将所述NAND FLASH裸片输入的第一并行数据转换成第一串行数据; 所述串并转换模块,用于按照所述控制逻辑模块提供的时序将所述SPI输入的第二串行数据转换成第二并行数据。3.根据权利要求2所述的系统,其特征在于,所述NANDFLASH控制器还包括:数据缓存模块、指令纠错ECC编码模块和ECC解码模块; 其中,所述数据缓存模块,用于缓存所述第一并行数据或者所述第二并行数据; 所述ECC编码模块,用于对所述数据缓存模块中的第二并行数据进行ECC编码,并将ECC编码后的第二并行数据输出给所述NAND FLASH裸片; 所述ECC解码模块,用于对所述数据缓存模块中的第一并行数据进行ECC解码,并将ECC解码后的第一并行数据输出给所述并串转换模块。4.根据权利要求1或2或3所述的系统,其特征在于,所述NANDFLASH裸片包括:一片NAND FLASH裸片,或者,多片叠封的NAND FLASH裸片。5.根据权利要求1或2或3所述的系统,其特征在于,所述SPI以单口、双口、或四口的形式与外界设备连接。6.根据权利要求1或2或3所述的系统,其特征在于,所述并口包括:NAND接口和/或开放式NAND快闪存储器ONFI接口。7.一种NAND FLASH控制器,其特征在于,所述NAND FLASH控制器通过串口与所述SPI连接,以及通过并口与所述NAND FLASH裸片封装连接,用于将所述NAND FLASH裸片输入的第一并行数据转换成第一串行数据并通过SPI输出,以及,将所述SPI输入的第二串行数据转换成第二并行数据并输出给所述NAND FLASH裸片。8.根据权利要求7所述的控制器,其特征在于,所述NANDFLASH控制器包括:控制逻辑模块、串并转换模块和并串转换模块; 其中,所述并串转换模块,用于按照所述控制逻辑模块提供的时序将所述NAND FLASH裸片输入的第一并行数据转换成第一串行数据; 所述串并转换模块,用于按照所述控制逻辑模块提供的时序将所述SPI输入的第二串行数据转换成第二并行数据。9.根据权利要求8所述的控制器,其特征在于,所述NANDFLASH控制器还包括:数据缓存模块、指令纠错ECC编码模块和ECC解码模块; 其中,所述数据缓存模块,用于缓存所述第一并行数据或者所述第二并行数据; 所述ECC编码模块,用于对所述数据缓存模块中的第二并行数据进行ECC编码,并将ECC编码后的第二并行数据输出给所述NAND FLASH裸片; 所述ECC解码模块,用于对所述数据缓存模块中的第一并行数据进行ECC解码,并将ECC解码后的第一并行数据输出给所述并串转换模块。10.一种NAND FLASH控制器的数据处理方法,其特征在于,所述NAND FLASH控制器通过串口与所述SPI连接,以及通过并口与所述NAND FLASH裸片封装连接,所述方法包括:将所述NAND FLASH裸片输入的第一并行数据转换成第一串行数据并通过SPI输出,以及,将所述SPI输入的第二串行数据转换成第二并行数据并输出给所述NAND FLASH裸片。
【专利摘要】本发明提供了一种NAND?FLASH系统、NAND?FLASH控制器及其数据处理方法,其中的NAND?FLASH系统包括:依次相连的串行外设接口SPI、NAND?FLASH控制器和NAND?FLASH裸片;其中,所述NAND?FLASH控制器通过串口与所述SPI连接,以及通过并口与所述NAND?FLASH裸片封装连接,用于将所述NAND?FLASH裸片输入的第一并行数据转换成第一串行数据并通过SPI输出,以及,将所述SPI输入的第二串行数据转换成第二并行数据并输出给所述NAND?FLASH裸片。本发明能够降低与电子设备之间的通信难度,以及减小NAND?FLASH裸片所占用的体积。
【IPC分类】G11C16/06, G11C29/42
【公开号】CN105206299
【申请号】CN201410300095
【发明人】刘会娟, 苏志强, 张君宇
【申请人】北京兆易创新科技股份有限公司
【公开日】2015年12月30日
【申请日】2014年6月26日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1