具有区域凸块的覆晶封装结构及其楔形接合方法

文档序号:6933489阅读:127来源:国知局
专利名称:具有区域凸块的覆晶封装结构及其楔形接合方法
技术领域
本发明涉及一种具有区域凸块的覆晶封装结构及其楔形接合方法,可轻易 制作出较大尺寸的区域凸块,借此以提升覆晶封装结构的导电效率及散热效率。
背景技术
覆晶接合技术目前广泛应用于半导体封装领域上,具有缩小封装尺寸及缩 短讯号传导路径的优点,另外,常见应用覆晶接合技术的芯片封装结构包括有
覆晶球格阵列(FCBGA)与覆晶针格阵列(FCPGA)。
图1A及图1B为现有的具有线柱形凸块的芯片俯视立体图及覆晶封装结构 的结构示意图。
覆晶封装结构100包括有一芯片11、 一基板13及数个线柱形凸块15。其 中芯片11包括有一芯片接合垫111及一主动面112,并且该芯片接合垫lll设 置在芯片11的主动面112上。
基板13包括一图样面132,该图样面132具有数个导线布局的图样。此外, 线柱形凸块15电性连接于芯片接合垫111与图样面132间,致使芯片11所产 生的讯号将透过线柱形凸块15电性传导至基板13上。
就现有的覆晶封装结构100而言,芯片11的芯片接合垫111是透过线柱形 凸块15电性连接至基板13上。由于,线柱形凸块15是经由一金线热声波接合 l支术(gold wire thermal-sonic bonding technology)所制作而成,其制作价才各比一4殳 晶圆凸块技术(wafer bumping technology)还要低。然而,线柱形凸块15是采用 线球形接合技术(wire ball bonding technology)制作凸块的形状及尺寸,因此线柱 形凸块15只能被制作为圆形态样,并且无法制作出较大尺寸的凸块。如此,当 覆晶封装结构100需要一较低阻值的接触电阻及更佳的散热效率时,这受限形 状的线柱形凸块15将会因此限制到覆晶封装结构100对于导电效率及散热效率 提升的目的。

发明内容
本发明的主要目的,在于提供一种具有区域凸块的覆晶封装结构及其楔形 接合方法,其可依照芯片特殊的电性需求,而将区域凸块设计成任何所需的矩 形凸块尺寸。
本发明的次要目的,在于提供一种具有区域凸块的覆晶封装结构及其楔形 接合方法,其区域凸块容易形成较大的尺寸面积,致使减少芯片及基板间的接 触电阻以及增加芯片及基板间的接触面积,借此以提升覆晶封装结构的导电效 率及散热效率。
为达成上述目的,本发明提供一种具有区域凸块的覆晶封装结构,其结构
包括有 一基板,包括一图样面; 一芯片,包括有一主动面及一背面, 一第一 芯片接合垫及一第二芯片接合垫设置在主动面上; 一第一区域凸块,连接第一 芯片接合垫及图样面;及一第二区域凸块,连接第二芯片接合垫及图样面。
本发明另提供一种具有区域凸块的覆晶封装结构,其结构包括有 一基板, 包括一图样面; 一芯片,包括有一主动面及一背面, 一芯片接合垫设置在主动 面上;及一区域凸块,电性连接芯片接合垫及图样面;其中,区域凸块是楔形 接合的。
本发明还提供一种在芯片上形成区域凸块的楔形接合方法,其步骤包括有 提供一金属线;利用楔形的方式结合该金属线在一芯片的一芯片接合垫上,借 此以形成一楔形接合;及切断该金属线与该楔形接合间的连接以形成一区域凸 块。
本发明还提供所述的具有区域凸块的覆晶封装结构在功率晶体管上的应用。


图1A为现有的具有线柱形凸块的芯片俯视立体图; 图1B为现有的覆晶封装结构的结构示意图2A为本发明 一较佳实施例的具有区域凸块的芯片俯视立体图; 图2B为本发明一较佳实施例的覆晶封装结构的结构示意图; 图3 A为本发明另 一 实施例的具有区域凸块的芯片俯视立体图; 图3B为本发明另一实施例的覆晶封装结构的结构示意图; 图4为本发明 一楔形接合方法的楔形结合装置的结构示意图;图5A至图5B为本发明一楔形接合方法的接合处理的步骤流程图。 附图标记说明100-覆晶封装结构;ll-芯片;111-芯片接合垫;112-主动面;13-基板;132-图样面;15-线柱形凸块;200 -覆晶封装结构;21 -芯片;211-芯片接合垫;212-主动面;23-基板;232 -图样面;25-区域 凸块;300 -覆晶封装结构;31-芯片;311-第一芯片接合垫;312-主动面; 313-第二芯片接合垫;314-背板面;315 -电极层;33-基板;332 -图样面; 35-第一区域凸块;36-第二区域凸块;40-楔型结合装置;41-金属线;411 -楔形4妻合;413-颈端;42-夹具;421 -通道;43-超音波传感器;44 -楔 形接合工具;45-切割器。
具体实施例方式
以下结合附图,对本发明上述的和另外的技术特征和优点作更详细的说明。
图2A及图2B为本发明一较佳实施例的具有区域凸块的芯片俯视立体图及 覆晶封装结构的结构示意图。如图所示,本发明覆晶封装结构200包括有一芯 片21、 一基板23及一区域凸块25,并且该基板23可为一印刷电路板。
其中,芯片21包括有一芯片接合垫211及一主动面212,该芯片接合垫211 为一铝制的电极焊垫,并设置在该主动面212上。
基板23包括有一图样面232,该图样面232具有数个导线布局的图样。另 外,芯片21的芯片接合垫211是透过区域凸块25电性连接至基板23的图样面 232上。
一^:覆晶技术需要在接合垫(1/0垫片)下形成凸块底下金属(under bump metal; UBM),然而,本发明中的区域凸块25能够直接连接至芯片接合垫211 并不需要UBM,借此以减少覆晶封装结构200的制作流程,如此芯片21所产 生的电子讯号即可透过区域凸块25的电性传导而顺利的传输至基板23上。此 外,本发明区域凸块25可为一铝线/铝带、金线/金带或其他金属材质的线或带 所制作而成。
本发明区域凸块25借由一楔形接合方法制作凸块的形状及尺寸,其相较于 现有的线柱形凸块15可轻易制作出较大尺寸的凸块,再者,区域凸块25能够 形成为一局部区域的凸块,而线柱形凸块15只能形成为一较小尺寸面积的圆形 凸块。
区域凸块25可依照芯片的特殊电性需求而设计成任何所需的矩形凸块尺寸,借此提升覆晶封装结构200的导电效率及散热效率。例如芯片接合垫211 若作为一电源接合垫,芯片接合垫211必须具有较大的尺寸,相对的区域凸块 25也将跟随着芯片接合垫211设计成较大的尺寸,则两者间即可提供一足够的 电流导通面积及一较低的接触阻抗,借此以改善覆晶封装结构200的导电效率。 此外,由于芯片接合垫211及区域凸块25具有较大的尺寸,则温度受热面积也 将跟着增加,如此在进行完覆晶封装结构200的制作封装后,将可进一步改善 温度散热的问题。
图3A及图3B为本发明另一实施例的具有区域凸块的芯片立体图及覆晶封 装结构的结构示意图。如图所示,本实施例的覆晶封装结构300包括有一芯片 31、 一基板33、 一第一区域凸块35及一第二区域凸块36。
其中芯片31包括有一主动面312及一背板面314, —第一芯片接合垫311 及一第二芯片接合垫313设置在该主动面312上,而一电极层315设置在该背 板面314上。第一芯片接合垫311为一铝制的源极电极焊垫,第二芯片接合垫 313为一铝制的栅极电极焊垫,而电极层315为一漏极的电极层,并且第一芯片 接合垫311的尺寸将于大于第二芯片接合垫313。
基板33包括有一图样面332,该图样面332包括有数个电路布局的图样。 第一芯片接合垫311及第二芯片接合垫313分别透过第一区域凸块35及第二区 域凸块36电性连接至图样面332。同样的,本实施例的第一区域凸块35及第二 区域凸块36能够直接连接至第 一芯片接合垫311及第二芯片接合垫313并不需 要UBM,借此以减少覆晶封装结构200的制作流程。此外,第一区域凸块35 的尺寸将于大于第二区域凸块36,并且两者可为一铝线/铝带、金线/金带或其他 金属材质的线或带所制作而成。
本发明的第一区域凸块35及第二区域凸块36同样的借由一楔形接合方法 制作凸块的形状及尺寸,其相较于现有的线柱形凸块15可轻易制作出较大尺寸 的凸块,借此以提升覆晶封装结构300导电效率及散热效率,如此,本发明可 排除现有的线球形接合技术(wire ball bonding technology)在制作凸块的形状及 尺寸时所产生的限制,并且仍可保持较低的制作价格。
图4为本发明一楔形接合方法的楔形结合装置的结构示意图。如图所示, 楔型结合装置40包括一金属线41(或可为一金属带)、 一夹具42、 一超音波传感 器43及一楔形接合工具44。
其中夹具42包括有一通道421,金属线41夹在夹具42的通道421中,以在通道421内操作延伸。金属线41进一步透过通道421延伸连接至超音波传感 器43,然后,超音波传感器43将金属线41连接至楔形接合工具44,以便金属 线41沿着楔形接合工具44接合至芯片21的芯片接合垫211,并因此在芯片接 合垫211上形成一楔形接合411。另外,楔形接合411借由一楔形接合方法来制 作形成,并进一步透过一金属扩散技术来压合完成该楔形接合411,该金属扩散 技术能够采用一超音波接合、 一热音波接合或一热压接合的方式来进行压合的 动作。
楔型结合装置40进一步包括一切割器45,在楔形接合411接合至芯片21 的芯片接合垫211后,该切割器45将切割楔形接合411的颈端413,以切断金 属线41与楔形接合411间的连接,而形成本发明的区域凸块25。
当然,本发明楔型结合方法也可运用在图3A及图3B实施例的芯片31上, 以形成该第一区域凸块35或该第二区域凸块36。
图5A及图5B为本发明一楔形接合方法的接合处理的步骤流程图。首先, 如图5A所示,楔型结合装置40降下至芯片21的芯片接合垫211上,并提供一 金属线41至芯片21的芯片接合垫211,以透过楔型结合方法而形成楔型结合 411在芯片21的芯片接合垫211上。
如图5B所示,在楔型结合411形成在芯片21的芯片接合垫211后,切割 '器45将进行一切割动作,切割器45降下至楔型结合411的颈端413处,切断 金属线41与楔形接合411间的连接,接着,楔型结合装置40将从芯片21的芯 片接合垫211脱离,最后以形成该区域凸块25。
以上所述仅为本发明的较佳实施例,对本发明而言仅仅是说明性的,而非 限制性的。本专业技术人员理解,在本发明权利要求所限定的精神和范围内可 对其进行许多改变,修改,甚至等效,但都将落入本发明的保护范围内。
权利要求
1.一种具有区域凸块的覆晶封装结构,其特征在于其结构包括有一基板,包括一图样面;一芯片,包括有一主动面及一背面,一第一芯片接合垫及一第二芯片接合垫设置在所述主动面上;一第一区域凸块,连接所述第一芯片接合垫及所述图样面;及一第二区域凸块,连接所述第二芯片接合垫及所述图样面。
2. 如权利要求1所述的覆晶封装结构,其特征在于所述第一芯片接合垫的 尺寸大于所述第二芯片接合垫。
3. 如权利要求1所述的覆晶封装结构,其特征在于所述第一芯片接合垫为 一源极电极焊垫。
4. 如权利要求1所述的覆晶封装结构,其特征在于所述第二芯片接合垫为 一栅极电极焊垫。
5. 如权利要求1所述的覆晶封装结构,其特征在于所述芯片的所述背面上 设置有一电极层,所述电极层为一漏极电极层。
6. 如权利要求1所述的覆晶封装结构,其特征在于所述第一区域凸块的尺 寸大于所述第二区域凸块。
7. 如权利要求1所述的覆晶封装结构,其特征在于所述第一区域凸块及所 述第二区域凸块的材质选择为一铝线/铝带、 一金线/金带或其他金属材质的线或 带所制作而成。
8. 如权利要求1所述的覆晶封装结构,其特征在于所述第一区域凸块及所 述第二区域凸块直接连接所述第一芯片接合垫及所述第二芯片接合垫。
9. 如权利要求1所述的覆晶封装结构,其特征在于所述第一区域凸块及所 述第二区域凸块可依照所述芯片的特殊电性需求而设计成任何所需的矩形凸块尺寸。
10. —种具有区域凸块的覆晶封装结构,其结构包括有 一基板,包括一图样面;一芯片,包括有一主动面及一背面, 一芯片接合垫设置在所述主动面上;及一区域凸块,电性连接所述芯片接合垫及所述图样面;其中,所述区域凸块是楔形接合的。
11. 如权利要求IO所述的覆晶封装结构,其特征在于所述区域凸块直接连 接所述芯片接合垫。
12. 如权利要求IO所述的覆晶封装结构,其特征在于所述区域凸块的材质选择为一铝线/铝带、 一金线/金带或其他金属材质的线或带所制作而成。
13. —种在芯片上形成区域凸块的楔形接合方法,其步骤包括有 提供一金属线;利用楔形的方式结合所述金属线在一芯片的 一芯片接合垫上,借此以形成 一楔形接合;及切断所述金属线与所述楔形接合间的连接以形成 一 区域凸块。
14. 如权利要求13所述的楔形接合方法,其特征在于所述楔形接合借由所 述楔形接合方法来制作形成,并透过一金属扩散技术来压合完成所述楔形接合。
15. 如权利要求14所述的楔形接合方法,其特征在于所述金属扩散技术釆 用 一超音波接合、 一热音波接合或一 热压接合的方式。
16. 如权利要求1所述的覆晶封装结构在功率晶体管上的应用。
全文摘要
本发明涉及一种具有区域凸块的覆晶封装结构,其结构包括有一芯片、一基板、一第一区域凸块及一第二区域凸块;其中芯片包括有一主动面及一背面,一第一芯片接合垫及一第二芯片接合垫设置在主动面上,而一电极层设置在背面上;第一芯片接合垫及第二芯片接合垫分别透过第一区域凸块及第二区域凸块以电性连接至基板所布局的图样面上;此外,第一区域凸块及第二区域凸块借由一楔形接合方法所制作而成,如此将可轻易制作出较大尺寸的区域凸块,则芯片及基板间将因此具有一较低阻值的接触电阻及一较大的接触面积,进而提升覆晶封装结构的导电效率及散热效率。
文档编号H01L23/12GK101527285SQ20091013269
公开日2009年9月9日 申请日期2009年4月7日 优先权日2008年10月24日
发明者资重兴 申请人:杰群电子科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1