一种合路器的制作方法

文档序号:7125153阅读:203来源:国知局
专利名称:一种合路器的制作方法
技术领域
本实用新型是涉及合路器结构的改进。
背景技术
TD-SCDMA (Time Division-Synchronous Code Division Multiple Access)时分同步码分多址的简称。第三代移动通信标准是我国根据多年的研究提出的具有一定特色的3G通信标准。其工作频率为2010MHZ 2025MHZ,扩展频率为1880MHZ 1920MHZ、2300MHZ 2400MHZ。DCS1800 (Digital Cellular System at 1800MHZ),1800MHZ 数字蜂窝系统。DCS1800MHZ的提出及应用一方面由于受900MHZ频率的限制,部分地区出现了频率紧张、信道不足,话务密度过大等现象;另一方面利用多重频率复用方式、多层覆盖、跳频等技术来·增加容量,也存在诸多局限。通过DCS1800网进行话务分担,其移动DCS1800工作频率为RX 1710MHZ 1735MHZ、TX 1805MHZ 1830MHZ。随着移动通信产业的高速发展,TD与DCS信号采用合路输出的方式,而现有的合路器是将 DCS1710MHZ 1735MHZ 与 TD2010MHZ 2025MHZ、1805MHZ 1830MHZ 与TD2010MHZ 2025MHZ信号,分别采用两个合路器进行合路;因此,成本高、占用空间大、施
工麻烦。
发明内容本实用新型就是针对上述问题,提供一种成本低、占用空间小、施工方便的合路器。为实现上述目的,本实用新型采用如下技术方案,本实用新型包括DCS上行频段滤波器、DCS下行频段滤波器、3dB电桥和两个同频段TD滤波器,其结构要点DCS上行频段滤波器输入端和DCS下行频段滤波器的输入端均与DCS天线(ANT)相连,两个TD滤波器的输入端分别与3dB电桥的输出端相连;3dB电桥的输入端一端通过电阻接地,另一端与TD天线相连;一 TD滤波器的输出端和DCS下行频段滤波器的输出端均与TX端口相连,另一 TD滤波器的输出端和DCS上行频段滤波器的输出端均与RX端口相连。作为一种优选方案,本实用新型所述电阻的阻值为51欧姆。作为另一种优选方案,本实用新型所述DCS上行频段滤波器和DCS下行频段滤波器均采用6个谐振器电路。其次,本实用新型所述TD滤波器采用5个谐振器电路。另外,本实用新型所述DCS上行频段滤波器输入端和DCS下行频段滤波器输入端与DCS天线采用直接耦合的端口耦合方式。本实用新型有益效果本实用新型将同频合路与异频合路相结合,使DCS与TD信号的分合路通过一种合路器来实现;因此,本实用新型成本低、占用空间小、施工方便。另外,本实用新型采用3dB电桥的特性实现了两个同频段TD信号的合路要求;同时3dB电桥的90°相移特性可让两个同频段TD滤波器的输出端口实现25dB的隔离度。
以下结合附图
具体实施方式
对本实用新型做进一步说明。本实用新型保护范围不仅局限于以下内容的表述。图I是本实用新型电路原理框图。图2是本实用新型RX面腔体布局图。图3是本实用新型TX面腔体布局图。图4是本实用新型外观图。图中,I为TD天线的接口、2为DCS天线的接口、3为抽头、4为RX端口、5为TX端·□。
具体实施方式
如图所示,本实用新型包括DCS上行频段滤波器、DCS下行频段滤波器、3dB电桥和两个同频段TD滤波器,DCS上行频段滤波器输入端和DCS下行频段滤波器的输入端均与DCS天线相连,两个TD滤波器的输入端分别与3dB电桥的输出端相连;3dB电桥的输入端一端通过电阻接地,另一端与TD天线相连;一 TD滤波器的输出端和DCS下行频段滤波器的输出端均与TX端口 5相连,另一 TD滤波器的输出端和DCS上行频段滤波器的输出端均与RX端口 4相连。本实用新型DCS的ANT端口为异频双工级联方式。TD的ANT端口为同频双工结构,以3dB电桥对两路同频TD滤波器进行级联合路。输出为一个RX上行端口和一个TX下行端口,RX端口 4为DCS上行频段滤波器与TD滤波器的异频双工级联方式,TX端口 5为DCS下行频段滤波器与TD滤波器的异频双工级联方式。本实用新型3dB电桥可使用型号为XC2100A-03S的3dB电桥。所述电阻的阻值为51欧姆。所述DCS上行频段滤波器和DCS下行频段滤波器均采用6个谐振器电路。分别查表得到中心频率为1722. 5Mhz、1817. 5Mhz,谐振器数量为6,带宽为29M (考虑到腔体器件会因温度变化产生频率漂移的情况,固将标准24M带宽两侧各增加2M带宽)。所述TD滤波器采用5个谐振器电路。查表得到中心频率为2017. 5Mhz,谐振器数量为5,带宽为19M (考虑到腔体器件会因温度变化产生频率漂移的情况,固将标准15M带宽两侧各增加2M带宽)。所述DCS上行频段滤波器输入端和DCS下行频段滤波器输入端与DCS天线采用直接耦合的端口耦合方式;耦合牢固。通过带有优化功能的电路仿真软件Ansoft Designer ;HFSS优化得到所需参数值(抽头3尺寸,谐振腔结构尺寸),可达到如下指标频率1710Hhz 1735Hhz1805Hhz 1830Hhz
插入损耗-LOdB-1.05 dB
带内波动-0.23dB-0.25 dB
驻波比1.181. 17
抑制度(1805Mhz 1830Mhz)^90 dB(in0Hhz 1735Hhz) ^90 dB
(±10 Mhz) -16 dB(±10 Mhz) -16 dB
过渡段抑制(1735Hhz 1805 hz) 90 dB
频率 2010Hhz 2025Hhz (EX)2010Hhz 2025Hhz (TX) 插入损耗-4.07dB-4. 13 dB
带内波动-O. 17 dB-O. 12 dB
驻波比1.21.2
抑制度 (194.0Hhz 1970Mh2)"63 dB(1940Hhz :L970Hhz)~64 dB
(2130Hhz 2160Hhz)-70 dB(2130Hhz 2160Hhz)-70 dB
(1805Hhz 1830Hhz)-88 dB(ISOSHhz 1830Hhz)-87 dB
端口隔离度2010Hhz 2025Mhz(RX TX) -23 dB可以理解的是,以上关于本实用新型的具体描述,仅用于说明本实用新型而并非受限于本实用新型实施例所描述的技术方案,本领域的普通技术人员应当理解,仍然可以对本实用新型进行修改或等同替换,以达到相同的技术效果;只要满足使用需要,都在本实用新型的保护范围之内。
权利要求1.一种合路器,包括DCS上行频段滤波器、DCS下行频段滤波器、3dB电桥和两个同频段TD滤波器,其特征在于DCS上行频段滤波器输入端和DCS下行频段滤波器的输入端均与DCS天线相连,两个TD滤波器的输入端分别与3dB电桥的输出端相连;3dB电桥的输入端一端通过电阻接地,另一端与TD天线相连;一 TD滤波器的输出端和DCS下行频段滤波器的输出端均与TX端口(5)相连,另一 TD滤波器的输出端和DCS上行频段滤波器的输出端均与RX端口(4)相连。
2.根据权利要求I所述一种合路器,其特征在于所述电阻的阻值为51欧姆。
3.根据权利要求I所述一种合路器,其特征在于所述DCS上行频段滤波器和DCS下行频段滤波器均采用6个谐振器电路。
4.根据权利要求I所述一种合路器,其特征在于所述TD滤波器采用5个谐振器电路。
5.根据权利要求I所述一种合路器,其特征在于所述DCS上行频段滤波器输入端和DCS下行频段滤波器输入端与DCS天线采用直接耦合的端口耦合方式。
专利摘要一种合路器是涉及合路器结构的改进。本实用新型提供一种成本低、占用空间小、施工方便的合路器。本实用新型包括DCS上行频段滤波器、DCS下行频段滤波器、3dB电桥和两个同频段TD滤波器,其结构要点DCS上行频段滤波器输入端和DCS下行频段滤波器的输入端均与DCS天线(ANT)相连,两个TD滤波器的输入端分别与3dB电桥的输出端相连;3dB电桥的输入端一端通过电阻接地,另一端与TD天线相连;一TD滤波器的输出端和DCS下行频段滤波器的输出端均与TX端口相连,另一TD滤波器的输出端和DCS上行频段滤波器的输出端均与RX端口相连。
文档编号H01P1/213GK202712394SQ201220346909
公开日2013年1月30日 申请日期2012年7月18日 优先权日2012年7月18日
发明者杜方, 胡颖, 李冬冬 申请人:奥维通信股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1