一种集成式GaN器件实时测温系统及其制备方法与流程

文档序号:20913601发布日期:2020-05-29 13:14阅读:来源:国知局

技术特征:

1.一种集成式gan器件实时测温系统的制备方法,其特征在于:包括

1)蓝宝石衬底上生长高阻gan缓冲层;

2)高阻gan缓冲层上生长p型掺杂的ingan层;

3)p型ingan层上生长本征掺杂gan层;

4)本征掺杂gan层上外延生长本征掺杂algan层;

5)选择性刻蚀外延层材料形成刻蚀台面和台阶,并在台面和台阶上淀积氧化铝钝化层;

6)选择性刻蚀氧化铝钝化层,并淀积金属电极;

所述金属电极包括:mosfet结构的源极金属电极、漏极金属电极、栅极金属电极以及至少一个测量薄膜电阻率的子金属电极,所述测量薄膜电阻率的子金属电极与p型掺杂的ingan层之间欧姆接触,实时测量ingan层上方的gan层工作温度。

2.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述1)中的高阻gan缓冲层厚度为1μm~4μm。

3.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述2)中的p型掺杂ingan层厚度为0.5μm~2μm,掺杂浓度为1×1018cm-3~5×1018cm-3,掺杂元素镁。

4.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述3)中的本征掺杂gan层厚度为0.1μm~1μm。

5.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述4)中的本征掺杂algan层厚度为0.1μm~1μm。

6.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述5)中的氧化铝钝化层厚度为20nm~200nm。

7.如权利要求1所述的集成式gan器件实时测温系统的制备方法,其特征在于:所述mosfet结构中的栅极金属电极与algan层形成肖特基接触,源极金属电极、漏极金属电极与algan层形成欧姆接触。

8.一种由权利要求1-7任一方法制得的集成式gan器件实时测温系统,其特征在于,包括源极金属电极、漏极金属电极、栅极金属电极、测量薄膜电阻率的子金属电极以及外延层结构,所述外延层结构包括:蓝宝石衬底,高阻gan缓冲层,p型ingan层,本征gan层,本征algan层和al2o3层,所述测量薄膜电阻率的子金属电极与p型掺杂的ingan层之间欧姆接触,实时测量ingan层上方的gan层工作温度。

9.如权利要求8所述的一种集成式gan器件实时测温系统,其特征在于,所述源极金属电极、漏极金属电极位于外延层结构水平方向的两端并与algan层形成欧姆接触,所述栅极金属电极位于外延层结构水平方向的中部并与algan层形成肖特基接触。

10.如权利要求8所述的一种集成式gan器件实时测温系统,其特征在于,所述测量薄膜电阻率的子金属电极等数量非等间距的分布在外延层结构两侧,并与ingan层形成良好的欧姆接触。


技术总结
本发明公开了一种集成式GaN器件实时测温系统及其制备方法,其制备方法包括:1)蓝宝石衬底上生长高阻GaN缓冲层;2)高阻GaN缓冲层上生长p型掺杂的InGaN层;3)p型InGaN层上生长本征掺杂GaN层;4)本征掺杂GaN层上外延生长本征掺杂AlGaN层;5)选择性刻蚀外延层材料形成刻蚀台面和台阶,并在台面和台阶上淀积氧化铝钝化层;6)选择性刻蚀氧化铝钝化层,并淀积金属电极。本发明利用插入的p型InGaN层作为测温电阻层,并结合四探针测量薄膜电阻的方法,能够实时监测传统GaN MOSFET功率器件的温度变化,有助于确保GaN器件的工作稳定和使用寿命的延长。

技术研发人员:仇志军;叶怀宇;张国旗
受保护的技术使用者:深圳第三代半导体研究院
技术研发日:2020.01.09
技术公布日:2020.05.29
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1