一种新型像素电路和驱动方法及其应用_2

文档序号:8414126阅读:来源:国知局
种新型像素电路和驱动方法中,在像素电路中还包括附加电容,所述附加电容的一端用于与第一电源ELVDD相连,所述附加电容的另一端与所述连接点Ν2和所述第一电容Cl的一端相连,所述附加电容利用像素电路中空余空间制作。在所述第一电容Cl的一端串联了附加电容,充分利用像素中一些空余空间和必要走线制作,使得整个所述像素电路中的电容值增大,在扫描控制信号跃迁到高电平的时间段,提高Ν2点的电位,从而提高了第三晶体管Τ3的栅极电源,相应的电压存储在附加电容中,提高了像素电路的对比度和电路稳定性;而且,所述附加电容制造在所述像素电路版图的空余位置处,充分利用了现有像素电路版图中未设置走线的空白区域,在不增加像素电路尺寸的前提下,提高对比度和电路稳定性。
[0023]本发明的一种新型像素电路中,所述附加电容包括第二电容C2以及至少一个与所述第二电容C2并联连接的电容。通过至少一个电容并联在第二电容C2两端,充分利用像素内的分散的空余空间,制作多个附加电容,使得整个所述像素电路中的电容值增大,在扫描控制信号跃迁到高电平的时间段,进一步提高Ν2点的电位,从而提高了第三晶体管Τ3的栅极电源,相应的电压存储在附加电容中,提高了像素电路的对比度和电路稳定性。
【附图说明】
[0024]为了使本发明的内容更容易被清楚的理解,下面根据本发明的具体实施例并结合附图,对本发明作进一步详细的说明,其中
[0025]图1为本发明一个实施例的有源矩阵有机发光显示装置的结构示意图;
[0026]图2本发明一个实施例的一种新型像素电路的结构示意图;
[0027]图3为驱动图2中所述像素电路的行扫描控制信号和数据信号的波形图;
[0028]图4为本发明第二个实施例的一种新型像素电路的结构示意图;
[0029]图5为驱动图4中所述像素电路的行扫描控制信号和数据信号的波形图。
【具体实施方式】
[0030]图1所示为本发明一个实施例的有源矩阵有机发光显示装置的结构示意图,具体包括:包括多个显示单元的显示部分、扫描驱动器和数据驱动器。一个所述显示单元为一个像素,多个所述像素以矩阵形式布置在扫描控制信号Snl、Sn2和Sn3、以及数据线Dl至Dm的交叉区域,其中,m为正整数,η为大于或者等于O的整数。
[0031]将每个像素连接到该像素所在行的行扫描控制信号和该像素所在列的数据线。例如,将位于第i行和第j列的像素连接到第i行的行扫描控制信号Sil、Si2和Si3以及第j列的数据线Dj,其中i为大于或者等于O且小于η的整数,j为小于或者等于m的正整数。
[0032]每个像素在扫描控制信号提供扫描控制信号的第一时间段tl期间被初始化,并且像素在扫描控制信号提供的扫描控制信号的第二时间段t2期间接收从数据线Dj提供的数据信号。在第三时间段t3期间像素通过发射具有与数据信号相应的亮度光来显示图像,在所述第三时间段t3期间,在扫描控制信号提供的扫描控制信号之后跃迁到合适的电平,从而向在各个像素中设置的有机发光二极管提供电流。
[0033]同时,显示单元接收外部提供的第一电源ELVDD和第二电源ELVSS。其中,第一电源ELVDD用作高电平电压源,所述第二电源ELVSS用作低电平电压源。第一电源ELVDD和第二电源ELVSS用作像素的驱动电源。
[0034]通过外部提供(例如,从定时控制单元提供)所述扫描驱动器产生扫描控制信号Sil至Sin,并将所述扫描控制信号Sil至Sin顺序地提供给像素。
[0035]通过外部提供(例如,从定时控制单元提供)所述数据驱动器产生数据和数据控制信号相应的数据信号,所述数据驱动器产生的数据信号Dl至Dm与扫描信号同步地提供给各个像素。
[0036]实施例1
[0037]参见图2所示,为本发明一个实施例的一种新型像素电路,以驱动第η行和第m列的像素为例,其包括第一晶体管Tl、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第一电容Cl,每个所述晶体管均具有栅极、源极和漏极;其中,所述第一晶体管Tl的栅极与所述第三晶体管T3的栅极相连且连接点为N2,所述第一晶体管Tl的源极与m列的数据线相连,所述第一晶体管Tl的漏极与所述第二晶体管T2源极相连,所述第二晶体管T2的漏极与所述第一电容Cl的一端相连,所述第一电容Cl的另一端与复位电源VREF相连,所述第二晶体管T2的栅极与第η行的第二扫描控制信号Sn2相连;所述第三晶体管T3的源极用于与第一电源ELVDD相连,所述第三晶体管T3的漏极与所述第四晶体管T4的源极相连,所述第四晶体管T4的漏极形成所述像素电路的输出端NI,所述第四晶体管T4的栅极用于与第η行的第一扫描控制信号Snl相连;所述第五晶体管Τ5的源极与所述连接点Ν2相连,所述第五晶体管Τ5的漏极与所述输出端NI相连,所述第五晶体管Τ5的栅极用于与第η行的第三扫描控制信号Sn3相连;还包括制造在所述像素电路版图的空余位置处的第二电容C2,所述第二电容C2的一端用于与第一电源ELVDD相连,所述第二电容C2的另一端与所述连接点N2和所述第一电容Cl的一端相连;所述第六晶体管T6的栅极用于与第η行的第三扫描控制信号Sn3相连,所述第六晶体管T6的源极与NI和所述第五晶体管T5的漏极相连,所述第六晶体管T6的漏极与复位电源VREF相连。
[0038]作为本发明的其他实施例,附加电容也可以包括第二电容C2以及至少一个与所述第二电容C2并联的电容,在此不再赘述。
[0039]作为其他实施例,所述新型像素电路还包括直流电致发光器件,所述直流电致发光器件的一端与所述像素电路的输出端NI相连,另一端接第二电源ELVSS,所述第二电源ELVSS比所述第一电源ELVDD的电压低。
[0040]参见图3中示意出的图2中所述像素电路的行扫描控制信号的波形图,将本实施例的所述新型像素电路工作的具体过程如下:
[0041]在设置为初始化时间段的第一时间段tl期间,首先将低电平的第三扫描控制信号Sn3提供给像素。因此,第五晶体管T5和第六晶体管T6在低电平的第三扫描控制信号Sn3的控制下导通。从而,VREF的电压被提供给新型像素电路的所述输出端NI和所述连接点N2。
[0042]在第一时间段tl期间,可通过第五晶体管T5和第六晶体管T6将VREF的电压作为复位电压提供给新型像素电路的所述输出端NI和所述连接点N2,从而在每一帧中新型像素电路的所述输出端NI和所述连接点N2可被恒定地复位。
[0043]其后,在设置为编程时间段的第二时间段t2期间,将低电平的第二扫描控制信号Sn2提供给像素。然后,第一晶体管Tl和第二晶体管T2响应该低电平的第二扫描控制信号Sn2而导通。由于所述连接点N2在第一时间段tl期间被初始化,所以第一晶体管Tl在正向被二极管连接。
[0044]因此,经第一晶体管Tl和第二晶体管T2将提供给数据线Dm的数据信号Vdata提供给所述连接点
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1