一种高可靠的EMI处理电路的制作方法

文档序号:14558550阅读:225来源:国知局

本实用新型属于电子技术领域,特别涉及一种高可靠的EMI处理电路。



背景技术:

EMI是电子电器产品经常遇上的问题,在高速PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其他系统或本系统内其他子系统的正常工作。EMI对产品的影响越来越严重,对EMI的处理愈发重要,是每个工程师必须要面对的难题。



技术实现要素:

本实用新型的目的是提供一种高可靠的EMI处理电路,解决了通过压敏电阻、共模电感和差模电感来抑制EMI的问题。

为实现上述目的,本实用新型采用以下技术方案:

一种高可靠的EMI处理电路,包括嵌位电路、一级干扰处理电路、二级干扰处理电路、三级干扰处理电路、四级干扰处理电路和滤波电路;

嵌位电路包括压敏电阻RV1和嵌位二极管DZ1,压敏电阻RV1的1脚为正信号输入端,压敏电阻RV1的2脚为负信号输入端,嵌位二极管DZ1与压敏电阻RV1并联连接,嵌位二极管DZ1的负极连接正信号输入端;

一级干扰处理电路包括电容CX1、电容CY1、电容CY2和共模电感FL1,共模电感FL1的1脚和2脚分别连接正信号输入端和负信号输入端,共模电感FL1的1脚和2脚还分别通过电容CY1和电容CY2连接地线,电容CX1的两端分别连接共模电感FL1的1脚和2脚;

二级干扰处理电路包括压敏电阻RV2、压敏电阻RV3、电容CX2、电容CY3、电容CY4和共模电感FL2,共模电感FL2的1脚和2脚分别连接共模电感FL1的3脚和4脚,共模电感FL2的1脚和2脚还分别通过电容CY3和电容CY4连接地线,电容CX2的两端分别连接共模电感FL2的1脚和2脚;

压敏电阻RV2的两端分别连接共模电感FL2的1脚和3脚,压敏电阻RV3的两端分别连接共模电感FL2的2脚和4脚;

三级干扰处理电路包括电容CX3和共模电感FL3,共模电感FL3的1脚和3脚分别连接共模电感FL2的3脚和4脚,共模电感FL3的1脚和3脚之间连接有电容CX3;

四级干扰处理电路包括电容CX4、差模电感L1和差模电感L2,共模电感FL3的3脚和4脚之间连接有电容CX4;

滤波电路包括电容CE1、电容CY5和电容CY6,共模电感FL3的3脚通过差模电感L1连接电容CE1的正极,共模电感FL3的4脚通过差模电感L2连接电容CE1的负极,电容CE1的正极通过电容CY5连接地线,电容CE1的负极通过电容CY6连接地线,电容CE1的正极为正信号输出端,电容CE1的负极为负信号输出端。

所述正信号输入端和负信号输入端构成了差分信号输入端。

所述电容CE1为滤波电解电容。

本实用新型所述的一种高可靠的EMI处理电路,解决了通过压敏电阻、共模电感和差模电感来抑制EMI的问题,本实用新型电路稳定可靠,对浪涌、脉冲群等EMI有非常良好的抑制效果。

附图说明

图1是本实用新型的电路图。

具体实施方式

如图1所示的一种高可靠的EMI处理电路,包括嵌位电路、一级干扰处理电路、二级干扰处理电路、三级干扰处理电路、四级干扰处理电路和滤波电路;

嵌位电路包括压敏电阻RV1和嵌位二极管DZ1,压敏电阻RV1的1脚为正信号输入端,压敏电阻RV1的2脚为负信号输入端,嵌位二极管DZ1与压敏电阻RV1并联连接,嵌位二极管DZ1的负极连接正信号输入端;

一级干扰处理电路包括电容CX1、电容CY1、电容CY2和共模电感FL1,共模电感FL1的1脚和2脚分别连接正信号输入端和负信号输入端,共模电感FL1的1脚和2脚还分别通过电容CY1和电容CY2连接地线,电容CX1的两端分别连接共模电感FL1的1脚和2脚;

二级干扰处理电路包括压敏电阻RV2、压敏电阻RV3、电容CX2、电容CY3、电容CY4和共模电感FL2,共模电感FL2的1脚和2脚分别连接共模电感FL1的3脚和4脚,共模电感FL2的1脚和2脚还分别通过电容CY3和电容CY4连接地线,电容CX2的两端分别连接共模电感FL2的1脚和2脚;

压敏电阻RV2的两端分别连接共模电感FL2的1脚和3脚,压敏电阻RV3的两端分别连接共模电感FL2的2脚和4脚;

三级干扰处理电路包括电容CX3和共模电感FL3,共模电感FL3的1脚和3脚分别连接共模电感FL2的3脚和4脚,共模电感FL3的1脚和3脚之间连接有电容CX3;

四级干扰处理电路包括电容CX4、差模电感L1和差模电感L2,共模电感FL3的3脚和4脚之间连接有电容CX4;

滤波电路包括电容CE1、电容CY5和电容CY6,共模电感FL3的3脚通过差模电感L1连接电容CE1的正极,共模电感FL3的4脚通过差模电感L2连接电容CE1的负极,电容CE1的正极通过电容CY5连接地线,电容CE1的负极通过电容CY6连接地线,电容CE1的正极为正信号输出端,电容CE1的负极为负信号输出端。

所述正信号输入端和负信号输入端构成了差分信号输入端。

所述电容CE1为滤波电解电容。

工作时,输入信号先通过压敏电阻RV1,以承受过压时进行电压钳位,吸收多余的电流以保护敏感器件,再经DZ1二极管进行嵌位,然后通过一级干扰处理电路、二级干扰处理电路、三级干扰处理电路和四级干扰处理电路进行干扰抑制后,最后经电容CE1、电容CY5和电容CY6滤波后输出,本实用新型通过共模、差模等EMI的处理,输出高质量的信号。

在输入信号经过二级干扰处理电路时,压敏电阻RV2和压敏电阻RV3对输入信号再次进行电压钳位,吸收多余的电流以保护敏感器件,确保输出信号的安全性和稳定性。

本实用新型所述的一种高可靠的EMI处理电路,解决了通过压敏电阻、共模电感和差模电感来抑制EMI的问题,本实用新型电路稳定可靠,对浪涌、脉冲群等EMI有非常良好的抑制效果。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1