一种充电电路及充电装置的制造方法

文档序号:9670065阅读:256来源:国知局
一种充电电路及充电装置的制造方法
【技术领域】
[0001 ]本发明涉及电子电路技术领域,具体涉及一种充电电路及充电装置。
【背景技术】
[0002]现有充电方式为单个或者两个充集成电路(Integrated Circuit,1C)。单个1C为直接降压充电,如直接将220V的市电直接降压为5V、9V和12V等电压,为终端设备充电,当为两个1C时,一般采用串联方式充电,每个1C中的供电电流相同,但是电压由两个1C分配。
[0003]然而,采用上述方式是很难解决高压充电时的发热问题,从而导致充电功率不高。不利于大电流充电,即快速充电损耗很大。

【发明内容】

[0004]本发明实施例提供了一种充电电路及充电装置,采用模块化的方式设计主充电1C和辅充电1C,能够方便的添加和减少辅充电1C,并且可以避免单个1C上的功率过大导致发热过高,同时,模块化的设计也可以保证每个器件工作在低功率模式。
[0005]有鉴于此,本发明实施例第一方面提供一种充电电路,可包括:主充电1C和主充电1C并联的至少一个辅充电1C,主充电1C上设有电源输入端、电源输出端和充电端,辅充电1C上设有电源输入端和充电端,主充电IC的电源输出端分别与辅充电IC的电源输入端并联,主充电1C的充电端与辅充电1C的充电端并联,主充电1C的电源输入端还连接有用于连接外部电源为充电电路供电的连接器。
[0006]作为可选的,充电电路还包括:用于控制主充电1C和辅充电1C工作状态的处理器,处理器上设有控制端,主充电1C和辅充电1C上均设有控制端,处理器的控制端分别与主充电1C的控制端和辅充电1C的控制端并联。
[0007]作为可选的,处理器上还设有看门狗端,主充电1C和辅充电1C上均设有看门狗端,处理器的控制端分别与主充电1C的看门狗端和辅充电1C的看门狗端并联。
[0008]作为可选的,处理器上还设有用于控制输入主充电1C的电压的电压控制端,连接器上还设有与处理器的电压控制端电连接的电压控制端。
[0009]作为可选的,处理器控制输入主充电1C的电压为5V、7V、9V或12V。
[0010]作为可选的,处理器上还设有用于监测被充电设备的状态信息的监测端,被充电设备上设有与处理器的监测端电连接的监测端。
[0011]作为可选的,处理器的控制端包括通用输入输出(General Purpose InputOutput,GP10)端口或者两线式串行总线(Inter — Integrated Circuit,I2C)端口。
[0012 ]作为可选的,主充电1C上还设有用于为充电电路供电的系统供电端。
[0013]作为可选的,主充电1C和辅充电1C的充电电流均不大于2A,按照被充电设备的充电电流a为被充电设备分配(a_2)/2个辅充电1C,其中,当(a_2)/2不为整数时,对(a_2)/2取整并加上整数1。
[0014]本发明实施例第二方面还提供一种充电装置,该充电装置包括上述充电电路。
[0015]从以上技术方案可以看出,本发明实施例具有以下优点:采用主充电1C搭配多个辅充电1C,采用并联的方式为被充电设备充电,辅1C均采用模块化的设计,由于并联的方式每个1C的电压均相同,因此可方便的根据被充电设备的充电电流灵活的增减辅充电1C,从而避免单个1C上的功率过大导致发热过高。同时,模块化的设计也可以保证每个器件工作在低功率模式。
【附图说明】
[0016]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0017]图1是本发明实施例中充电电路的一个实施例图。
【具体实施方式】
[0018]本发明实施例提供了一种充电电路及充电装置,采用模块化的方式设计主充电1C和辅充电1C,能够方便的添加和减少辅充电1C,并且可以避免单个1C上的功率过大导致发热过高,同时,模块化的设计也可以保证每个器件工作在低功率模式。
[0019]为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
[0020]以下分别进行详细说明。
[0021]本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块。
[0022]请参阅图1,图1是本发明实施例的充电电路的一个实施例图,如图1所示,本发明实施例提供一种充电电路,可包括:主充电IC1和主充电1C并联的至少一个辅充电IC3,主充电1C上设有电源输入端、电源输出端和充电端,辅充电1C上设有电源输入端和充电端,主充电1C的电源输出端分别与辅充电1C的电源输入端并联,主充电1C的充电端与辅充电1C的充电端并联,主充电IC的电源输入端还连接有用于连接外部电源为充电电路供电的连接器5。
[0023]其中,在图1中,主充电IC上的电源输入端为PI端,电源输出端为P0端,充电端为V端;辅充电1C上的电源输入端为PI端,充电端为V端,连接器的电源输入端为PI端,连接器的电源输出端为P0端。
[0024]可以看出,采用主充电1C搭配多个辅充电1C,采用并联的方式为被充电设备充电,辅1C均采用模块化的设计,由于并联的方式每个1C的电压均相同,因此可方便的根据被充电设备的充电电流灵活的增减辅充电1C,从而避免单个1C上的功率过大导致发热过高。同时,模块化的设计也可以保证每个器件工作在低功率模式。
[0025]应理解的是,主充电1C和辅助充电1C中不仅包括充电芯片,也包括支持该充电芯片工作的其余电路元器件,如电容等,同样,对于处理器来说,除了芯片本身,还包括其余支持该芯片工作的其余电路元件。
[0026]作为可选的,充电电路还包括:用于控制主充电1C和辅充电1C工作状态的处理器2,处理器上设有控制端,主充电1C和辅充电1C上均设有控制端,处理器的控制端分别与主充电1C的控制端和辅充电1C的控制端并联。
[0027]其中,在图1中,主充电1C上的控制端为C端,辅充电1C上的控制端为C端,处理器上的控制端为C端。
[0028]其中,控制端的作用在于使得处理器能够开启和关闭主充电1C和辅助充电1C,从而实现相应的辅助充电1C的增减。
[0029]作为可选的,该处理器可以是微控制单元(Microcontroller Unit,MQJ),处理器上还设有看门狗端,主充电1C和辅充电1C上均设有看门狗端,处理器的控制端分别与主充电1C的看门狗端和辅充电1C的看门狗端并联。
[0030]其中,在图1中,处理器上的看门狗端为图1中W端,主充电1C的看门狗端为W端,辅充电1C的看门狗端为W端。
[0031]可以理解的是,设置了该看门狗端之后,MCU会定时向主充电1C和辅充电1C发送一个的信号,只要接收到该信号则表示Μ⑶处于正常工作状态,可设置一定时器,一旦在预定的时间内未接收到MCU发送的信号,则表示MCU工作状态异常,此时需要对MCU进行复位,可以防止程序发生死循环,导致MCU死机的情况。
[0032]作为可选的,处理器上还设有用于控制输入主充电1C的电压的电压控制端,连接器上还设有与处理器的电压控制端电连接的电压控制端。
[0033]其中,在图1中,处理器的电压控制端为VC端,连接器上也对应有电压控
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1