模拟数字转换器的制作方法

文档序号:7513837阅读:141来源:国知局
专利名称:模拟数字转换器的制作方法
技术领域
本发明是有关于一种模拟数字转换器(Analog to Digital Converter, ADC), 特别是有关于一种快闪式模拟数字转换器(flashADC)。
背景技术
图1为传统快闪式存储器的一种实施方式。如图所示,放大器Ai、 A2、 A3、 A4…等组成一输入级放大器阵列102;比较器Q、 C2、 C3、 CV"等组成 一比较器阵列104;闩锁(latch)L。 L2、 L3、 Ly等组成一闩锁阵列106。图中
V2、 V3、 V4…等为一递增/递减参考电压产生器(voltage ladder,未显示在 图中)所提供的多个参考信号。
输入级放大器阵列102负责计算并且放大输入信号Vin与参考信号Vi、
V2、 V3、 V4…等的差值,以产生多个放大差值a山、ad2、 ad3、 a山…等。比较 器阵列104将所述这些放大差值a山、ad2、 ad3、 ady等与一临界值(例如0V) 比较,以得到多个比较结果cr。 cr2、 cr3、 civ等。闩锁阵列106的功能如同 编码器(encoder),将比较结果cr^、 cr2、 cr3、 cw等转换成一组数字信号D,、
D2、 D3、 D4…等。如此一来,模拟式的输入信号Vin即可被转换成一组数字数
据(由D。 D2、 D3、 D4…等所组成)。
如图1所示,ADC使用到大量的放大器、比较器元件(ArA4…等与d-C4… 等)。此类元件通常存在噪音(noise)与转换偏移(offset)等缺陷;这些缺陷将导 致ADC的运作出现误差。

发明内容
本发明揭露一种模拟数字转换器,其中包括一输入级放大器阵列、 一输
4入级分压器阵列、 一比较器阵列以及一编码器。输入级放大器阵列负责计算 且放大一输入信号与多个参考信号的差值以输出多个放大差值。输入级分压 器阵列将相邻的上述放大差值两两平均以输出多个平均放大差值。比较器阵 列将所述这些平均放大差值与一临界值比较以输出多个比较结果。编码器将 所述这些比较结果转换为一组数字信号以标示该输入信号的大小。
本发明的模拟数字转换器的另一种实施方式包括一输入级放大器阵列、 一输入级分压器阵列、至少一中间级放大器阵列、 一中间级分压器阵列、一 比较器阵列、以及一编码器。输入级放大器阵列负责计算且放大一输入信号 与多个参考信号的差值,以输出多个放大差值。输入级分压器阵列将相邻的 上述放大差值两两平均,以输出多个平均放大差值。中间级放大器阵列负责 放大所述这些平均放大差值;其相邻的输出端的信号由上述中间级分压器阵 列两两平均后传送至上述比较器阵列与一临界值作比较。比较器阵列将输出 多个比较结果。编码器负责将所述这些比较结果转换为一组数字信号以标示 该输入信号的大小。
本发明的模拟数字转换器的另一种实施方式包括一输入级放大器阵列、 至少一中间级放大器阵列与对应的中间级分压器阵列、 一比较器阵列、以及 一编码器。输入级放大器阵列负责计算且放大一输入信号与多个参考信号的 差值,以输出多个放大差值。中间级放大器阵列负责放大所述这些放大差值; 其相邻的输出端的信号由上述中间级分压器阵列两两平均后耦接至上述比较 器阵列与一临界值作比较。比较器阵列将输出多个比较结果。编码器负责将 所述这些比较结果转换为一组数字信号以标示该输入信号的大小。
本发明可得到效果极佳的模拟数字转换器,可以改善数字信号的品质。


图1图解传统模拟数字转换器的一种实施方式; 图2图解本发明模拟数字转换器的一种实施方式;图3图解本发明模拟数字转换器的另一种实施方式;
图4图解本发明模拟数字转换器的另一种实施方式;以及
图5解放大器Ai与A2、与分压器vdu的一种实施方式。

102:输入级放大器阵列;104:比较器阵列; 106:闩锁阵列;
202:输入级放大器阵列;204:输入级分压器阵列; 206:比较器阵列; 208:闩锁阵列;
302:输出级分压器阵列;
402:中间级放大器阵列;404:中间级分压器阵列; 502: Vin-ad4转换的非线性部分; A,-A4:放大器; ad广ad4:放大差值;
BrB3:放大器;
Q-C4:比较器; cn-CW比较结果;
DrD4:数字信号; L广L4:闩锁;
Mj与M2:放大器A,的差动对; Roa与Rob:放大器At内的电阻;
R1A、 R1B、 Rlc、 R1D:分压器vd"; VrV4:参考信号;
vdbl-vdb3、 vd『vdi3、 vdol-vdo3 :分压器;
Vin:输入信号;
V。iO-V。^3〉平均放大差值; V。2<l>-V。2<3>:平均比较结果;以及
V。3<l>-V。3<3>、 V。4<l>-Vo4<3>:信号。
具体实施例方式
为让本发明的上述和其他目的、特征、和优点能更明显易懂,下文特举 出数个实施例,并配合所附图式作详细说明。
图2图解本发明的模拟数字转换器的一种实施方式,其中包括一输入级 放大器阵列202、 一输入级分压器阵列204、 一比较器阵列206以及一编码器 (此实施例以闩锁阵列208实现)。输々级放大器阵列202由多个放大器A,、
A2、 A3、 A4…等组成,用以计算且放大一输入信号Vin与多个参考信号Vj、
V2、 V3、 V4…等的差值,以输出多个放大差值a山、ad2、 ad3、 acU…等。V,、 V2、 V3、 V4…等为一递增/递减参考电压产生器(voltage ladder,未显示在图中) 所提供的多个参考信号,其值可为连续递增/递减。输入级分压器阵列204可 由多个分压器vdu、 vdi2、 Vdi3…等组成。此实施例以串接的两个同阻值电阻实 现分压器。各分压器(vdi,-vdi3…等)耦接在输入级放大器阵列202的相邻输出 端之间,用以将相邻的放大差值两两平均,以输出多个平均放大差值v。^1〉、 V()1<2>、 v。^3〉…等。例如,分压器vdu负责产生放大差值a山与ad2的平均值 V()1<1>;分压器vdi2负责产生放大差值ad2与ad3的平均值V()1<2> 以此类推。
比较器d、 C2、 CV"等组成比较器阵列206,将平均放大差值V()1<1〉、 V()1<2>、 v。^3〉…等与一临界值(例如0伏特)比较以输出多个比较结果cr卜cr2、 cr3…等。编码器(闩锁阵列208)将比较结果cn、 cr2、 ciy-等转换为一组数字 信号D!、 D2、 D3…等以标示输入信号Vin的值。此实施例以一闩锁阵列208(由 闩锁L,、 L2、 L3…等组成)实现编码器;在其他实施方式中,亦可以其他方式 实现编码器。
以数字信号D2为例,图1的D2深受放大器A2的噪音(noise)与转换偏移 (offset)等缺陷影响。然而,图2的实施方式利用分压器vdi2,使放大器A2与 A3得以平均分摊放大器元件的噪音(noise)与转换偏移(offset)等缺陷,进而改善
数字信号D2的品质。
7图3图解本发明模拟数字转换器的另一种实施方式。相较于图2,图3的 比较器阵列206的输出将更经一输出级分压器阵列302处理后方输入闩锁阵 列208。如图所示,输出级分压器阵列302可由多个分压器vd^、 vd。2、 vd。3… 等组成。各分压器(vd。rvd。3…等)耦接在比较器阵列206的相邻输出端之间, 用以将相邻的比较结果两两平均,以输出多个平均比较结果v。20、 v。2<2>、 v。,3》"等。例如,分压器vd。2负责产生比较结果cn与cr2的平均值v。2<2>; 分压器vd。3负责产生比较结果cr2与cr3的平均值v。2<3>-以此类推。
参阅图3,以数字信号D2为例,在分压器vdu、 vdi2、 vd。2的作用下,放 大器A、 A2、 A3与比较器d、 C2将平均分摊放大器与比较器元件的噪音(noise) 与转换偏移(offset)等缺陷,进而改善数字信号D2的品质。
图4为本发明模拟数字转换器的另一种实施方式。相较于图2,输入级分 压器阵列204的输出还经一中间级放大器阵列402与一中间级分压器阵列404 处理后方耦接比较器阵列206。中间级放大器阵列402由多个放大器B。 B2、 B3…等组成,用以放大所述这些平均放大差值v。-l〉、 V()1<2>、 v。^3》"等, 以输出信号v。30、 v。3<2>、 v。卜3〉…等。中间级分压器阵列404对应中间级 放大器阵列402,可由多个分压器vdbi、 vdb2、 vdb3…等组成。此实施例以串 接的两个同阻值电阻实现分压器。各分压器(vdbrvdb3…等)耦接在中间级放大 器阵列402的相邻输出端之间,用以将中间级放大器阵列402的相邻输出两 两平均,以产生信号v。4^、 v。4<2>、 v。4〈3〉…等。例如,分压器vdb2负责产
生V。3〈l〉与V。3〈2〉的平均值V。4<2>;分压器vdb3负责产生V。-2〉与V。-3〉的
平均值、4<3>-以此类推。
参阅图4,以数字信号D2为例,在分压器vdu、 Vdi2、 Vdb2的作用下,放
大器A,、 A2、 A3、 B,、 B2将平均分摊放大器与比较器元件的噪音(noise)与转 换偏移(offset)等缺陷,进而改善数字信号D2的品质。
本发明亦可在图4的比较器阵列206后方设计图3所示的输出级分压器 阵列302以更加改善数字信号的品质。本发明亦可在包括多个中间级放大器阵列的ADC中,设计对应的中间级 分压器阵列(如404)以改善数字信号的品质。
在本发明ADC的其他实施方式中,还可不设置输入级分压器阵列204或 输出级分压器阵列302,仅于某一或全部中间级放大器阵列后方设计对应的中 间级分压器阵列(参见402与404);或不设置输入级分压器阵列204或中间级 分压器阵列404,仅设置输出级分压器阵列302。
凡是运用到本发明所提出的分压器阵列(204、或302、或404)的装置,皆 属于本说明书所欲保护的范围。
值得注意的是,本发明的分压器乃用来分压相邻放大器的输出信号。以 图4的分压器vdu为例,乃用来对相邻的放大器A与A2的输出信号作分压。 与以非相邻的放大器(如A2与A4;甚至对相隔更远,如放大器A,与A4)的输 出作分压的技术比较,本发明ADC的效能较佳。
图5图解放大器A,与A2、与分压器vdu的一种实施方式;其中,以A 为例,放大器包括一对电晶体(如M,与M2)所组成的差动对、与一对电阻(如 Roa与Rob);并且电阻R!a、 Rm、 Ric、 Rm组成分压器vdilQ此实施例中,放 大器A的增益G为
其中,gmQ为差动对的最大转导值。在Roa=Rob=Ro且RiA+Rm-Ric+Rn^Rj 的状况下,B与C的值为
假设相邻放大器的参考电压差值为Vr(即VrV2=V2- V3=V3-V4=-=VR), 且差动对的增速驱动电压(overdrive voltage)为V0VD,贝U(式l)的Y值为
(式l)"化m 。
此外,(式1)的N值为1/Y,其物理意义为图4的电路中尚未完全截止的 放大器的数目。
假设Ro为2KQ、 Ri为200Q、 VovD为100mV、 VR为7.8mV、以及gm0 为2mA/V,(式l)所得的结果显示放大器A,的增益G=3.9。若放大器A的下 一级放大器(如放大器BD的转换偏移(offset)为30mV,则其对放大器A,的转 换偏移(offset)的影响为30/3.9=7.7mV。
倘若拿相隔远,如放大器A!与A4,的输出作分压,(式1)的Y将增加为3 倍(VrV^3V"。此时放大器A,的增益G降为3.2,放大器Ai下一级放大器 的转换偏移(offset,假设为30mV)对放大器Ai的转换偏移(offset)的影响增加 至9.4mV(30/3.9),效果远劣于本案技术的7.7mV。本发明分压相邻放大器的 输出信号的技术可得到效果极佳的模拟数字转换器(ADC)。
本发明虽以数个实施例揭露如上,然其并非用以限定本发明的范围,任 何本领域技术人员,在不脱离本发明的精神和范围内,当可做些许的更动与 润饰,因此本发明的保护范围当以权利要求所界定的为准。
10
权利要求
1.一种模拟数字转换器,其特征在于,所述模拟数字转换器包括一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值;一输入级分压器阵列,将相邻的所述放大差值两两平均以输出多个平均放大差值;一比较器阵列,将所述这些平均放大差值与一临界值比较以输出多个比较结果;以及一编码器,将所述这些比较结果转换为一组数字信号以标示所述输入信号的值。
2. 如权利要求1所述的模拟数字转换器,其特征在于,所述编码器更包括: 一输出级分压器阵列,将相邻的所述比较结果两两平均以输出多个平均比较结果;以及一闩锁阵列,接收所述这些平均比较结果以产生所述数字信号。
3. —种模拟数字转换器,其特征在于,所述模拟数字转换器包括 一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值;一输入级分压器阵列,将相邻的所述放大差值两两平均以输出多个平均 放大差值;至少一中间级放大器阵列,放大所述这些平均放大差值;对应所述中间级放大器阵列的一中间级分压器阵列,将所述中间级放大 器阵列的相邻输出两两平均;一比较器阵列,耦接所述中间级分压器阵列,并且将所述中间级分压器 阵列的输出与一临界值比较以输出多个比较结果;以及一编码器,将所述这些比较结果转换为一组数字信号以标示所述输入信 号的值。
4. 如权利要求3所述的模拟数字转换器,其特征在于,所述编码器更包括: 一输出级分压器阵列,将相邻的所述比较结果两两平均以输出多个平均比较结果;以及一闩锁阵列,接收所述这些平均比较结果以产生所述数字信号。
5. —种模拟数字转换器,其特征在于,所述模拟数字转换器包括一输入级放大器阵列,计算且放大一输入信号与多个参考信号的差值以输出多个放大差值;至少一中间级放大器阵列,放大所述这些放大差值;对应所述中间级放大器阵列的一中间级分压器阵列,将所述中间级放大 器阵列的相邻输出两两平均;一比较器阵列,耦接所述中间级分压器阵列,并且将所述中间级分压器 阵列的输出与一临界值比较以输出多个比较结果;以及一编码器,将所述这些比较结果转换为一组数字信号以标示所述输入信 号的值。
6. 如权利要求4所述的模拟数字转换器,其特征在于,所述编码器更包括 一输出级分压器阵列,将相邻的所述比较结果两两平均以输出多个平均比较结果;以及一闩锁阵列,接收所述这些平均比较结果以产生所述数字信号。
全文摘要
本发明揭露一种模拟数字转换器,其中包括一输入级放大器阵列、一输入级分压器阵列、一比较器阵列以及一编码器。输入级放大器阵列负责计算且放大一输入信号与多个参考信号的差值以输出多个放大差值。输入级分压器阵列将相邻的上述放大差值两两平均以输出多个平均放大差值。比较器阵列将所述这些平均放大差值与一临界值比较以输出多个比较结果。编码器将所述这些比较结果转换为一组数字信号以标示该输入信号的值。本发明可得到效果极佳的模拟数字转换器,可以改善数字信号的品质。
文档编号H03M1/06GK101640538SQ200810131308
公开日2010年2月3日 申请日期2008年8月1日 优先权日2008年8月1日
发明者王威评, 蔡志厚 申请人:扬智科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1