电子电路频率产生的制作方法

文档序号:7518656阅读:203来源:国知局
专利名称:电子电路频率产生的制作方法
技术领域
本发明包括频率产生器的电子电路和频率产生方法。
背景技术
使用传统的PLL频率产生器难以实现快速频率跳变。针对诸如跳变瞬时必须短于 9. 5ns的Wimedia超宽带无线技术之类的无线通信,在例如接收机和发射机中需要频率产 生器以提供快速频率跳变。传统的PLL频率产生器通过将分频的振荡器信号的相位锁定到参考信号,来合成 可调频率的信号。通过改变分频比,来实现所产生频率的改变。典型地,在这种改变之后, 在PLL锁定到新的频率之前,会出现转变时段。结果,对可实现的频率跳变速度产生限制。该问题的解决方案采用多个锁相环和复用器,以从这些环路中的可选择的一个中 提供输出信号。在这种情况下,可以在选择输出信号之前,使得不同的锁相环锁定在不同的 频率下,从而避免在选择之后出现转变时段。可以使用所有所需频率的锁相环。当预先知 晓所需的频率跳变时,两个锁相环就足够了,一个切换到下一频率而另一个仍然提供当前 频率。利用多个锁相环的这种解决方案在技术上比较复杂,且需要相当大的电路面积和 功耗。

发明内容
其中,目的是提供在不同频率之间切换时减少转变时间间隔。提供了根据权利要求1的电子电路和根据权利要求8的方法。该电路包括PLL和 偏移控制电路,偏移控制电路具有被配置用于确定至少第一和第二控制偏移值的偏移控制 值确定电路。偏移确定电路可包括存储元件,用于存储例如表示第一和第二偏移控制值的 信息。提供了一种控制电路,以使得偏移控制电路响应于对所选择的频率的修改,在根据第 二控制偏移值施加偏移之前的预定时间间隔期间,施加第一控制偏移值所控制的偏移。按 照这种方式,该电路实现了在施加对频率设置的修改中由于时间延迟而导致的锁定条件的 扰动的减小。可以基于PLL的参考信号的转变来选择预定时间间隔。在另一实施例中,在修改 所选择的频率之后,响应于影响相位检测器所检测的相位的参考信号的最早转变,该预定 时间间隔结束。参考信号还可以用于对修改提供时钟,使得参考信号在一个转变处开始中 间时间间隔并且在对应的下一转变处结束该中间时间间隔。在实施例中,偏移控制电路可包括多个存储电路,用于存储相应的第一偏移控制 值,控制电路被配置用于基于对所选择的频率的修改来选择第一偏移控制值,以在所述时 间间隔期间控制偏移。因此,例如,如果在“n”(例如,η = 4)之间切换,则可提供针对 η*(η-1)修改的存储位置。在实施例中,该电路包括控制电路,该控制电路被配置用于在对所选择的频率的进一步修改之后,基于在具有所述预定时间间隔的持续时间的其它时间间隔之后检测到的 相位误差来校准第一偏移控制值。可以以特殊校准模式来执行校准,和/或在正常操作期 间执行校准。开启电路校准功能使得电路相对于老化更加鲁棒,并且使得不再需要基于出 厂的校准。


根据使用下图对示意实施例的说明,这些和其它目的和优点方面将变得显而易 见图1示出了根据共同未决的专利申请的锁相环的实施例;图2和3示出了相位相对时间的图;图4示出了具有锁相环的电路;图5示出了偏移控制电路的流程图;图6示出了具有锁相环的电路;图7示出了相位相对时间的图。
具体实施例方式图1示出了在受让于本申请人的、共同未决的、未公布的专利申请(申请号 PCT4009IB53375)中描述的具有锁相环的电子电路。该锁相环包括振荡器10、分频器12、相 位检测器14、延迟电路14a、偏移控制电路16、16a、复用器16a、加法器18和寄存器19。此 外,可以存在多个放大器、滤波器或缓存器(未标记)。振荡器10的输出经由分频器12耦 合到相位检测器14的第一输入。相位检测器14的第二输入耦合到用于接收参考信号r(t) 的输入。可以提供参考时钟电路(未示出)以提供参考信号。参考时钟电路可以包括例如 晶体振荡器。相位检测器14的输出经由加法器18与振荡器10的控制输入相连。偏移控制电路包括存储电路16和复用器16a。存储电路16用于存储偏移控制值。 存储电路16经由复用器16a耦合到加法器18的第一输入。相位检测器14的输出耦合到 加法器18的第二输入。加法器18的输出耦合到振荡器10的控制输入。寄存器19具有针 对指示信号的输入,和与存储电路16、复用器16a、以及分频器12的控制输入耦合的输出。 寄存器19由参考信号r(t)提供时钟。延迟电路Ha耦合在将参考信号提供给寄存器19 的时钟输入的输入以及相位检测器14的第二输入之间。在操作中,基本电路操作是锁相环的基本操作,其中,相位检测器14将参考信号 r(t)的相位与振荡器信号的下分频版本进行比较,并使用比较结果来控制振荡器频率。将 选择所需频率的指示信号施加于寄存器19。加载到寄存器19中的指示信号控制分频器12 的分频比。此外,存储电路16提供针对不同频率选择的控制偏移信号,根据所选择的频率将 控制偏移信号与振荡器控制信号相加,以提供非常接近地近似所需频率的振荡频率的初始 控制。因此,减少了频率切换之后的稳定时间。寄存器19控制复用器16a选择施加于振荡 器10的控制输入的偏移信号所来自的存储电路16。针对锁相环的不同频率设置,存储电路 16分别存储不同控制偏移值。当寄存器19加载控制将锁相环切换到不同频率的指示信号 时,将对应地改变的控制偏移值提供给振荡器。选择控制偏移值,以将振荡器频率基本上设定在所需的频率。这减少了环路将振荡频率调整到所需频率的频率切换的转变时段。在锁 定到所需频率时,可以利用电路(在符号上以积分器示出)来校准存储电路16中的控制偏 移值,该电路调整控制偏移值,直到相位检测器14的所产生的输出具有预定的值为止。延迟电路1 关于参考信号的使用,延迟将参考信号施加于相位检测器14,以控 制在不同频率之间切换的定时。共同未决的申请这么做是为了确保电路中的不同延迟会产 生相位同步的丢失。图2示意了随时间变化的图1电路的振荡器相位。如所公知的,相位的线性增加 对应于在恒定频率下的振荡。当PLL锁定到不同的频率时,具有彼此不同的斜率的这种线 性时间间隔出现。斜率在修改了频率设置之后改变。第一时间点tl指示参考信号r(t)触 发了到修改后的频率的切换的转变。作为响应,寄存器19接收新的输入信号并将其施加于 分频器12、存储电路16以及复用器16a。理想地,这将导致如tl处的虚线所示的中间频率 改变。但是,实际上,这包括如图1中所示的延迟dl、d2和d3:dl是参考信号r(t)中的转 变与在振荡器10的控制输入处出现新的控制偏移值之间的延迟,d2是从施加新的控制偏 移到其在PLL的输出上起作用之间的延迟,d3是在PLL的输出处的信号改变与其经由分频 器12在相位检测器14上起作用之间的延迟。如图2所示,延迟导致从触发频率切换的第一时间点tl到振荡器10的相位(即, 频率)的斜率发生改变的第二时间点t2的延迟D。由于延迟D可以在相位比较中引入差 错,因此延迟D会影响稳定时间。在将参考信号r(t)施加于相位检测器14之前延迟电路 1 将参考信号r(t)延迟相同的延迟D。以这种方式,确保了在相位检测器14的输入处的 参考信号r(t)的每个时段期间,来自振荡器10的相位检测器输入是对应单个频率设置的 结果。以这种方式,避免了由于延迟带来的频率扰动。尽管延迟电路1 提供了可行的解决方案,但是应该注意到,延迟电路通常包括 模拟信号处理,而这对制造的要求比数字解决方案更高。多数锁相环都可以通过数字电路 或者模拟电路来实现。例如,可以使用数字操作的振荡器10、加法器18和相位检测器14,或 者可以使用模拟振荡器10、加法器18和/或相位检测器14。分频器12通常是数字电路。 存储电路16可以是数字存储电路,或者可选地,可以将存储电容器用作存储电路。当将数 字信号从相位检测器14和存储电路16传递给振荡器10时,存储电路16可被实现为数字 存储器,复用器16a形成该存储器的一部分。然而,在图1的电路中,对延迟的补偿包括必须被调谐到其它组件的延迟的延迟 电路14a。希望提供可以通过数字处理实现的补偿。图3示出了另一实施例的电路随时间变化的相位。这里,从第一频率到第二频率 的切换包括在施加根据第一和第二频率的控制信号的初始状态和最终状态之间的中间状 态。在电路处于中间状态的时间间隔30期间,相位(频率)的斜率与初始和最终状态的斜 率不同。使用该不同的斜率来补偿延迟D的影响。图4示出了实现图3所示行为的电子电路。该电子电路包括具有偏移控制电路44 的锁相环,偏移控制电路44附加地包含状态控制器40和存储器42,存储器42包括用于存 储表示偏移控制值的信息的存储电路。状态控制器40的输入耦合到寄存器19,输出耦合到 复用器16a。此外,状态控制器40耦合到存储器42。在中间状态期间,存储器42用作针对 要施加于振荡器10的控制输入的第一控制偏移值的查找表。为了与这些第一控制偏移值相区分,下面将来自存储电路16的偏移称为“第二控制偏移值”。状态控制器40被配置用 于检测不同所需PLL频率之间的切换,并作为响应来激活中间状态。状态控制器40被配置 用于基于切换,从存储器42中选择第一控制偏移值,并使得复用器16a在中间状态激活的 同时根据所选择的第一控制偏移值来提供偏移信号。图5示出了操作的流程图。在第一步骤51中,状态控制器40监控寄存器10中的 频率设置是否被修改。如果是,则状态控制器切换到后续的中间状态和随后的正常状态。在 中间状态下,临时将从存储器42得到的控制信号施加于振荡器10。在正常状态下,将从所 选择的一个存储电路16得到的控制信号施加于振荡器10。当寄存器19中的频率设置改变时,状态控制器40执行第二步骤52,在步骤52中, 使用在前的频率设置和修改后的频率设置的组合来选择存储器42中将使用的第一控制偏 移值所在的位置。在第三步骤53中,状态控制器40将所选择的位置的第一控制偏移值所 确定的偏移信号施加于复用器16a。此外,状态控制器40控制复用器16a将该偏移信号施 加于加法器18。因此,状态控制器40使电路进入中间状态。 在第四步骤M中,状态控制器40等待,直到经过了参考信号的时段。之后,状态 控制器40执行第五步骤55,在第五步骤55中,控制复用器16a将偏移信号从修改后的频率 所选择的存储电路16馈送到加法器18。在此处,该过程返回到第一步骤51。因此,状态控 制器40使电路进入最终状态。状态控制器40可以使用比较器和状态寄存器来实现,比较器的输入耦合到寄存 器19的输入和输出,以比较连续的频率设置,状态寄存器耦合到比较器的输出并由参考信 号提供时钟。状态寄存器可以用于在存储电路16和存储器42的偏移输出之间进行选择。 寄存器19的输入和输出的组合可以与存储器42的地址输入耦合,所产生数据由参考信号 时钟输入到存储器的输出寄存器。图6示出了具有偏移控制电路44的实施例,其中,在数字存储器60中组合了由状 态控制器40寻址的、针对第一和第二控制偏移值的存储器。数字存储器60将控制偏移值 从所寻址的地址提供给加法器16。响应于频率设置的修改,状态控制器40在参考信号的第 一周期内对第一控制偏移值进行寻址,之后在后续周期中对第二控制偏移值进行寻址。在 该实施例中,控制器40的偏移控制部分可以仅将寄存器19的输入和输出的组合提供给存 储器60的地址输入,并将参考信号提供给存储器60的时钟输入。存储器可以在由与寄存 器19的输入和输出相互对应的地址所寻址的位置处存储第一偏移控制值,并在与寄存器 19的输入和输出相互对应的地址所寻址的位置处存储第二偏移控制值。在实施例中,可以在存储器60、42中提供预编程的第一控制偏移值以用于中间状 态。在可选实施例中,可以设计电路以提供对第一控制偏移值的校准。可以使用反馈方法, 其中,使用在修改频率设置之后的参考信号的第一时段结束处的相位检测器输出来调整第 一控制偏移值。可以使用调整反馈方法,该方法被配置用于基于在第一时段结束处的相位 检测器输出和预定值之间的差值来调整第一控制偏移值。状态控制器40被配置用于在例如软件控制之下执行该环路。可以通过切换到专 用校准模式来执行校准,其中,修改频率设置以能够调制第一控制偏移值。可选地,可以使 用在正常操作期间对偏离设置的修改。可注意到,可在反馈环路中类似地确定第二控制偏移值。该环路被配置用于调制第二控制偏移值。但是,区别在于,可以基于在修改频率设置之后参考信号的晚于第一时段 的时段结束处的相位检测器输出之间的差值来调整第二控制偏移值。与之不同,可以基于 在修改频率设置之后参考信号的第一时段结束处的相位检测器输出之间的差值来调整第 一控制偏移值。在实施例中,在修改之前和之后,针对各个频率设置对,提供对应的第一控制偏移 值。相反,可以针对各个单独的频率设置来提供对应的第二控制偏移值。因此,如果使用 “η”个频率设置(例如,η = 4),可以在所有频率设置之间切换,则针对第二控制偏移值使 用η个存储器位置,针对第一控制偏移值使用η* (η-1)存储器位置。当然,当仅使用有限数 目的特定频率切换时,需要较少的位置。尽管描述了存储电路和/或存储器用作偏移确定电路以提供偏移控制值的实施 例,但是,应该认识到,可选地,偏移确定电路可以包括算术(arithmetic)电路以提供偏移 控制值。电子电路可包括偏移确定电路,其输出用于提供偏移以控制振荡器10。偏移确定 电路可包括存储电路16、存储器42或60、和/或算术电路,以确定偏移控制值。例如,可以存在至少近似地定义振荡器10的频率控制输入信号与其振荡频率之 间的关系的已知数学表达式。在这种情况下,电子电路可包括以算术电路代替存储电路16 的偏移确定电路,该算术电路被配置用于根据数学关系,基于频率设置来计算第二偏移控 制值。类似地,可以由数学表达式来定义第一偏移控制值。所希望的锁相环的频率设置 “f”与在从前一频率设置f’修改频率设置之后在中间状态期间的频率fd之间的差值fc = fd-f可以表示为fc= (f_f’)*D/T,其中T是中间状态的持续时间。这可以与至少近似地 定义了振荡器10的频率控制输入信号与其振荡频率之间的关系的数学表达式偏移=G(f) 相组合。在这种情况下,电子电路可包括以算术电路代替存储器42或60的偏移确定电路, 该算术电路被配置用于根据数学关系G(f+(f-f’)*D/T),基于频率设置来计算第一偏移控 制值。当使用存储器和/或存储元件来确定偏移控制值时,这些值可以由与值相对应的 数字来表示。代替数字,可以使用其它类型的信息,例如定义了从偏移控制值的表中进行选 择的代码。当使用模拟偏移值时,偏移控制电路可以包括数模转换器,用于将信息转换为模 拟偏移信号。当使用数字PLL时,不需要这种转换器,或者当使用部分数字的PLL时,可以 在偏移控制电路之外应用数模转换。在模拟技术方案中,可以在作为例如电容器的存储电 路中存储表示偏移控制值的模拟信息。图7示出了另一实施例的电路的随时间变化的相位。这里,在必须实现频率设置 的修改(并且施加于分频器12)的有效修改时间点“tl”之前激活中间状态。在该实施例 中,在有效修改时间点之前,在中间状态中使用针对在前频率的偏移控制的修改版本。可以 使用修改之前的频率设置“f’”与在中间状态期间的频率fd之间的差值fc = fd-f’,该差 值满足与在所述修改时间点之后应用中间状态时的关系相同的关系。这可以使用与寄存器 19串连的、在寄存器19与分频器12之间的附加寄存器(未示出)来实现,以延迟频率设 置。尽管描述了分频器12用于实现频率设置或锁相环的实施例,但是,应该认识到, 可以将相同类型的偏移控制应用于锁相环,其中,通过其它手段来设置频率,例如使用环绕累加相位检测器的辅助环路。尽管描述了利用加法器18来施加控制偏移、将控制器偏移加到从相位检测器14 得到的信号的实施例,但是,应该认识到,可以使用其它施加偏移的方式。例如,可以使用具 有多个输入、以便以不同方式施加偏移的振荡器10。尽管描述了中间状态持续到修改频率设置之后的参考信号的第一转变为止的实 施例,但是,应该认识到,可以使用不同的持续时间,只要可以使用补偿由于延迟而导致的 相位误差的对应的不同第一控制偏移值。
权利要求
1.一种电子电路,包括-锁相环(10,12,14),具有环路频率选择输入,并包括可控振荡器(10),所述可控振荡 器(10)具有振荡器频率控制输入;-偏移控制电路(16,42,16a),与振荡器频率控制输入耦合,以将偏移施加到可控振荡 器(1 0)的控制信号,所述偏移控制电路(16,42,16a)包括偏移控制值确定电路(16,42), 偏移控制值确定电路(16,42)被配置用于至少部分彼此独立地确定至少第一和第二控制 偏移值;-控制电路(40),具有与环路频率选择输入耦合的控制电路输入、和与偏移控制电路 (16,42,16a)耦合的控制电路输出,所述控制电路(40)被配置用于响应于对所选择的频率 的修改,使偏移控制电路(44)在根据第二控制偏移值来施加偏移之前,在预定时间间隔期 间施加第一控制偏移值控制的偏移。
2.根据权利要求1所述的电子电路,其中,偏移控制值确定电路(16,42)包括用于存储 表示第一和第二偏移控制值的信息的存储电路(42),所述偏移是根据所述信息确定的。
3.根据权利要求1或2所述的电子电路,其中,锁相环(10,12,14)包括相位检测器 (14),所述相位检测器(14)具有第一输入,耦合到用于接收参考信号的输入;第二输入, 耦合到可控振荡器(10)的振荡器输出;以及输出,耦合到振荡器频率控制输入,所述控制 电路(40)具有耦合到针对参考信号的输入的输入,控制电路(40)被配置用于基于参考信 号的转变来选择所述预定时间间隔。
4.根据权利要求3所述的电子电路,其中,所述控制电路(40)被配置用于响应于在修 改所选择的频率之后影响相位检测器(14)检测到的相位的参考信号的最早转变来结束所 述预定时间间隔。
5.根据权利要求3所述的电子电路,其中,所述控制电路(40)被配置用于在触发修改 的第二转变之前,在参考信号的第一转变处开始所述预定时间间隔,所述预定时间间隔是 响应于所述第二转变而结束的。
6.根据前述权利要求之一所述的电子电路,其中,所述偏移控制电路(16,42,16a)包 括用于存储相应第一偏移控制值的多个存储电路,所述控制电路(40)被配置用于基于对 所选择的频率的修改,在所述时间间隔期间选择第一偏移控制值以控制偏移。
7.根据权利要求1所述的电子电路,其中,所述控制电路(40)被配置用于在对所选择 的频率的进一步修改之后,基于在具有所述预定时间间隔的持续时间的其它时间间隔之后 检测到的相位误差,来校准所述第一偏移控制值。
8.—种从锁相环(10,12,14)产生具有可选择频率的振荡信号的方法,所述方法包括-检测锁相环(10,12,14)的频率设置的修改;以及响应于检测-根据修改之前和之后的频率设置的组合来确定第一偏移控制值;_根据修改之后的频率设置来确定第二偏移控制值;-使用第一和第二偏移控制值来控制将偏移量施加于锁相环(10,12,14)的振荡器 (10)的频率控制信号,在施加由第二控制偏移值控制的偏移之前,在预定时间间隔期间施 加由第一控制偏移值控制的偏移。
全文摘要
本发明公开了利用锁相环(10,12,14)来产生具有可选择频率的振荡信号。环路的振荡器(10)接收反馈信号,向该反馈信号添加偏移以降低在做出频率修改时的瞬变效应。连续地使用第一和第二偏移控制值来控制偏移。第一偏移控制值是由修改之前和之后的频率设置的组合控制的。第二偏移控制值是由修改之后的频率设置控制的。使用第一和第二偏移控制值来控制将施加于偏移量施加于锁相环(10,12,14)的振荡器(10)的频率控制信号的偏移。在施加由第二控制偏移值控制的偏移之前的预定时间间隔期间施加由第一控制偏移值控制的偏移。
文档编号H03L7/08GK102098045SQ20101058657
公开日2011年6月15日 申请日期2010年12月9日 优先权日2009年12月10日
发明者约瑟夫·雷内鲁斯·玛丽亚·伯格威特, 雷默克·科内利斯·荷曼·范德贝克 申请人:Nxp股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1