接口电路的制作方法

文档序号:7540743阅读:300来源:国知局
接口电路的制作方法
【专利摘要】一种接口电路,包括接收器、第一终端电阻、第二终端电阻、开关电路及开关控制电路,且接收器包括第一通道及第二通道。第一通道接收一第一通道电压,而第二通道接收第二通道电压。开关控制电路根据第一通道电压及第二通道电压控制开关电路于第一终端电阻或第二终端电阻耦接共模电容前对共模电容进行放电。
【专利说明】接口电路
【技术领域】
[0001]本公开涉及一种电路,且特别涉及一种接口电路。
【背景技术】
[0002]请同时参照图1及图2,图1绘示为传统接口电路的电路图,图2绘示为传统接口电路的信号时序图。传统接口电路I包括接收器11、共模电容c_、终端电阻R1、终端电阻R2、开关SWl及开关SW2,且接收器11包括通道chi及通道ch2。开关SWl及开关SW2分别受控于开关控制信号Sswi及Ssw2将终端电阻Rl及终端电阻R2耦接至共模电容C。》。开关Sffl及开关SW2的导通瞬间将因共模电容Cram的瞬间放电而于通道chi及通道ch2上产生噪声Λ Vl及AV2。

【发明内容】

[0003]本公开涉及一种接口电路,其用以抑制通道上的噪声,进而防止接收器的错误判读。
[0004]根据本公开,提出一种接口电路。接口电路包括接收器、第一终端电阻、第二终端电阻、开关电路及开关控制电路,且接收器包括第一通道及第二通道。第一通道接收一第一通道电压,而第二通道接收第二通道电压。开关控制电路根据第一通道电压及第二通道电压控制开关电路于第一终端电阻或第二终端电阻耦接共模电容前对共模电容进行放电。
[0005]为了对本公开的上述及其他方面有更佳的了解,下文特举实施例,并配合附图,作详细说明如下:
【专利附图】

【附图说明】
[0006]图1绘示为传统接口电路的电路图。
[0007]图2绘示为传统接口电路的信号时序图。
[0008]图3绘示为依照下述实施例的一种接口电路的示意图。
[0009]图4绘示为依照第一实施例的接口电路的电路图。
[0010]图5绘不为一种依照第一实施例的一种信号时序图。
[0011]图6绘不为一种依照第二实施例的一种信号时序图。
[0012]图7绘示为一种依照第三实施例的一种信号时序图。
[0013]图8绘示为依照第四实施例的接口电路的电路图。
[0014]图9绘示为依照第五实施例的接口电路的电路图。
[0015]图10绘示为依照第六实施例的接口电路的电路图。
[0016]图11绘示为依照第七实施例的接口电路的电路图。
[0017]图12绘示为一种依照第七实施例的一种信号时序图。
[0018]【主要元件符号说明】
[0019] 1:传统接口电路[0020]3、3 (1),3 (2),3 (3),3 (4),3 (5):接口电路
[0021]11,31:接收器
[0022]32,32 (1),32 (2),32 (3),32 (4),32 (5):开关电路
[0023]33:开关控制电路
[0024]C_:共模电容
[0025]chl、ch2:通道
[0026]R1、R2:终端电阻
[0027]R3 ~R6:电阻
[0028]Sffl ~SW4:开关
[0029]Sswi至Ssw4:开关控制信号
[0030]VdllJdl2:通道电压
[0031]模电压
[0032]Δ V1、A V2、A ν?,、Δ V2,:噪声
【具体实施方式】
[0033]请同时参照图3,图3绘示为依照下述实施例的一种接口电路的示意图。接口电路3能操作于大电压摆幅的低速低功率信号模式或低电压摆幅的高速差动信号模式。接口电路3包括接收器31、共模电容Cram、终端电阻R1、终端电阻R2、开关电路32及开关控制电路33。在高速差动信号模式会需要将终端电阻Rl及终端电阻R2耦接至共模电容Cram以维持信号接收完整性。
[0034]接收器31包括通道chi及通道ch2。通道chi接收通道电压Vehl,而通道ch2接收通道电压VA2。在高速差动信号模式下,通道电压Vdll及通道电压Vdl2做为差动信号。开关控制电路33根据通道电压Vehl及通道电压Veh2控制开关电路32于终端电阻Rl或终端电阻R2耦接共模电容C_前对共模电容C.进行放电,以抑制终端电阻Rl或终端电阻R2耦接共模电容C。》的瞬间所产生的噪声。
[0035]第一实施例
[0036]请同时参照图4及图5,图4绘示为依照第一实施例的接口电路的电路图,图5绘不为一种依照第一实施例的一种信号时序图。前述接口电路3于第一实施例以接口电路3(1)为例说明,而开关电路32于第一实施例以开关电路32(1)为例说明。开关电路32(1)包括开关SWl至SW4。开关SW3的内阻例如大于开关SWl,而开关SW4的内阻例如大于开关SW2的内阻。开关SWl耦接终端电阻Rl与共模电容C_,开关SW2耦接终端电阻R2与共模电容C。》。开关SW3于共模电容Cram与通道chi之间提供一放电路径,而开关SW4于共模电容C_与通道ch2之间提供另一放电路径。
[0037]开关控制电路33根据通道电压Vdll及通道电压Vdl2产生开关控制信号Sswi至Ssw4,且开关SWl至SW4受控于开关控制信号Sswi至Ssw4。开关控制电路33于开关SWl及开关SW2导通(Turn On)前,控制开关SW3及开关SW4导通。开关SWl及开关SW2前,共模电容Ccoffl经由开关SW3及开关SW4进行放电,使得共模电压V.随之下降。如此一来,将能抑制开关SWl及开关SW2导通的瞬间于通道Chl及通道ch2上所产生的噪声Λ VI’及Λ V2’。
[0038]第二实施例[0039]请同时参照图4及图6,图6绘示为一种依照第二实施例的一种信号时序图。第二实施例与第一实施例主要不同之处在于第二实施例的开关控制信号Ssw3及Ssw4控制开关SW3及开关SW4的导通状态与第一实施例不同。在第二实施例中,开关控制电路331于通道电压Vdll由高电位转换为低电位后且通道电压Vdl2由高电位转换为低电位前,控制开关SW3及开关SW4导通。如此一来,第二实施例的共模电容Cram能较第一实施例的共模电容Cram更早地进行放电。
[0040]第三实施例
[0041]请同时参照图4及图7,图7绘示为一种依照第三实施例的一种信号时序图。第三实施例与第一实施例主要不同之处在于第三实施例的开关控制信号Ssn至Ssw4控制开关Sffl至开关SW4的导通状态与第一实施例不同。开关控制电路33于开关SWl至开关SW4完全导通前,分别控制开关SWl至开关SW4部分导通。换句话说,开关控制电路33能通过开关控制信号Sswi至Ssw4来控制开关SWl至开关SW4的导通或关闭速度,以分段导通或关闭开关SWl至开关SW4。
[0042]第四实施例
[0043]请参照图8,图8绘示为依照第四实施例的接口电路的电路图。前述接口电路3于第四实施例以接口电路3(2)为例说明,而开关电路32于第四实施例以开关电路32(2)为例说明。第四实施例与第一实施例主要不同之处在于开关电路32 (2)还包括电阻R3及R4。共模电容C_经电阻R3耦接至开关SW3,而共模电容Cram经电阻R4耦接至开关SM。
[0044]第五实施例
[0045]请参照图9,图9绘示为依照第五实施例的接口电路的电路图。前述接口电路3于第五实施例以接口电路3 (3)为例说明,而开关电路32于第五实施例以开关电路32(3)为例说明。第五实施例与第一实施例主要不同之处在于开关电路32 (3)还包括电阻R5及R6。共模电容C_经开关SW3耦接至电阻R5,而共模电容Cram经开关SW4耦接至电阻R6。
[0046]第六实施例
[0047]请参照图10,图10绘示为依照第六实施例的接口电路的电路图。前述接口电路3于第六实施例以接口电路3(4)为例说明,而开关电路32于第六实施例以开关电路32(4)为例说明。第六实施例与第四实施例主要不同之处在于开关电路32(4)还包括电阻R5及R6。开关SW3经电阻R5耦接至通道chI,而开关SW4经电阻R6耦接至通道ch2。
[0048]第七实施例
[0049]请同时参照图11及图12,图11绘示为依照第七实施例的接口电路的电路图,图12绘示为一种依照第七实施例的一种信号时序图。前述接口电路3于第七实施例以接口电路3(5)为例说明,而开关电路32于第七实施例以开关电路32(5)为例说明。开关电路32 (5)包括开关SWl及SW2。开关SWl及SW2受控于开关控制电路33根据通道电压Vehl及通道电压Veh2所产生的开关控制信号Sswi及Ssw2。开关SWl耦接终端电阻Rl与共模电容Ccom,而开关SW2耦接终端电阻R2与共模电容C_。开关控制电路33于开关SW2导通(TurnOn)前,控制开关SWl导通。
[0050]除此之外,在另一实施例中,开关控制电路33能于开关SWl及开关SW2完全导通前,分别控制开关SWl及开关SW2部分导通。换句话说,开关控制电路33能通过开关控制信号Sswi及Ssw2来控制开关SWl及开关SW2的导通或关闭速度,以分段导通或关闭开关SWl及开关SW2。
[0051]综上所述,虽然本公开已以实施例公开如上,然其并非用以限定本公开。本公开本领域技术人员在不脱离本公开的精神和范围内,当可作各种的更动与润饰。因此,本公开的保护范围当视所附权利要求书所界定者为准。
【权利要求】
1.一种接口电路,包括: 一接收器,包括: 一第一通道,用以接收一第一通道电压 '及 一第二通道,用以接收一第二通道电压; 一共模电容; 一第一终端电阻; 一第二终端电阻; 一开关电路;以及 一开关控制电路,用以根据该第一通道电压及该第二通道电压控制该开关电路于该第一终端电阻或该第二终端电阻耦接该共模电容前对该共模电容进行放电。
2.如权利要求1所述的接口电路,其中该开关电路包括: 一第一开关,用以耦接该第一终端电阻与该共模电容; 一第二开关,用以耦接该第二终端电阻与该共模电容; 一第三开关,用以于该共模电容与该第一通道之间提供一第一放电路径;以及 一第四开关,用以于该共模电容与该第二通道之间提供一第二放电路径。`
3.如权利要求2所述的接口电路,其中该开关控制电路于该第一开关及该第二开关导通(Turn On)前,控制该第三开关及该第四开关导通。
4.如权利要求2所述的接口电路,其中该开关控制电路于该第一通道电压由高电位转换为低电位后且该第二通道电压由高电位转换为低电位前,控制该第三开关及该第四开关导通。
5.如权利要求2所述的接口电路,其中该开关控制电路于该第一开关、该第二开关、该第三开关及该第四开关完全导通前,分别控制该第一开关、该第二开关、该第三开关及该第四开关部分导通。
6.如权利要求2所述的接口电路,其中该第三开关的内阻大于该第一开关的内阻,该第四开关的内阻大于该第二开关的内阻。
7.如权利要求2所述的接口电路,其中该开关电路还包括: 一第一电阻,该共模电容经该第一电阻耦接至该第三开关;以及 一第二电阻,该共模电容经该第二电阻耦接至该第四开关。
8.如权利要求7所述的接口电路,其中该开关电路还包括: 一第三电阻,该第三开关经该第三电阻耦接至该第一通道;以及 一第四电阻,该第四开关经该第四电阻耦接至该第二通道。
9.如权利要求2所述的接口电路,其中该开关电路还包括: 一第一电阻,该共模电容经该第三开关耦接至该第一电阻;以及 一第二电阻,该共模电容经该第四开关耦接至该第二电阻。
10.如权利要求1所述的接口电路,其中该开关电路包括: 一第一开关,用以耦接该第一终端电阻与该共模电容;以及 一第二开关,用以耦接该第二终端电阻与该共模电容,该开关控制电路于该第二开关导通(Turn On)前,控制该第一开关导通。
11.如权利要求10所述的接口电路,其中该开关控制电路于该第一开关及该第二开关完全导通前,分别控制该第一`开关及该第二开关部分导通。
【文档编号】H03K19/0175GK103684400SQ201210362045
【公开日】2014年3月26日 申请日期:2012年9月25日 优先权日:2012年9月25日
【发明者】吴泽宏 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1