一种应用于高速高精度电路的采样保持电路的制作方法

文档序号:7535775阅读:152来源:国知局
专利名称:一种应用于高速高精度电路的采样保持电路的制作方法
技术领域
本发明涉及数据采集领域,特别涉及一种模拟信号与数字信号转换装置。
背景技术
采样保持电路在模拟信号处理领域广泛应用,特别是在模拟信号与数字信号转换电路中,需要前端输入电压信号能够被采集,并保持一段时间,供后续电路对信号进行处理,要求采样保持电路能够快速反应,采样和保持精度足够高,能满足整个电路系统的要求,并且保持时间足够长,线性度好。传统的采样保持电路,如图1所示,通常是由一个运算放大器,一个采样电容,一个采样开关,两个选择开关组成,它的工作分为两个阶段,由一个两相时钟控制。其中,第一阶段,开关SI和开关S2导通,开关S3关闭,电路处于采样阶段,采样电容Cs对输入电压信号进行采样。第二阶段,开关SI和开关S2关闭,开关S3导通,电路处于保持阶段,采样电容Cs翻转,输出采样值。与采样精度和采样速度有关的主要部分有:采样开关,理想开关应该关断电阻为无穷大,导通电阻为零。开关的导通电阻大小,以及线性度会对输入电压信号造成很大的影响,导致采样电容采样得到的信号幅值不够或者产生二次谐波。采样电容,采样电容的大小,能够影响采样速度和精度,采样电容过小,会导致电荷泄放对采样信号幅值影响较大,采样电容过大,采样速度无法满足要求。运算放大器,当采样保持电路处于保持模式时,由运放有限的直流增益造成的输
出电压误差为一,其中,A为运放的直流增益。运算放大器的增益和带宽能够
影响采样的精度。传统的采样保持电路,存在的不足主要体现在以下几条:(I)由于电路采用单端结构,其输出摆幅小,共模信号影响大,易受二次谐波影响。(2)传统采样保持电路,输入电压信号与采样开关之间没有连接低通滤波电路,输入电压信号易受到后端驱动电路影响,产生瞬态尖峰。(3)采样开关常采用MOS开关或者CMOS开关,导通电阻大,且随输入电压信号幅值发生变化。导通电阻的变化,决定了采样保持电路输出电压建立速度不同,在采样电容上产生不同建立精度的电压,输出电压中会有偶次谐波干扰,降低采样保持电路的SNDR(无杂散动态范围)。(4)传统采样保持电路常采用普通折叠共源共栅运算放大器,放大器直流增益较小,实现精度有限。

发明内容
针对上述现有技术,本发明提供一种应用于高速高精度电路的采样保持电路,本发明采样保持电路在高速高精度电路中,可以实现对输入电压信号的采样,同时,能够对采样信号进行保持一段时间,方便后端电路对此信号进一步处理。为了解决上述技术问题,本发明一种应用于高速高精度电路的采样保持电路,包括一个全差分式运算放大器、两个采样电容Cs、两个采样开关SI和五个选择开关S2、S3和S4,由电阻Rl和电容Cl构成的低通滤波电路;所述全差分式运算放大器为增益增强型折叠共源共栅全差分式运算放大器;全差分式运算放大器正负输入端相连接的结构完全相同,信号输入端通过低通滤波电路与采样开关SI以及选择开关S3连接,采样开关SI的另一端连接采样电容Cs的下极板,选择开关S3实现采样电容Cs下极板与全差分式运算放大器输出端的连接;采样电容Cs的上极板连接选择开关S2和选择开关S4以及全差分式运算放大器的正负输入端,所述选择开关S4实现两个采样电容Cs上极板之间的连接,选择开关S3构成全差分式运算放大器输入与输出之间的连接;所述采样开关SI为栅压自举开关,包括5个电容C2、C3、C4、C5和C6,2个电阻R2和尺3,8个匪05管丽1、丽2、丽3、]\^4、丽5、]\^6、丽7、]\^8,4个?]\ )5管1^1、]\^2、]\^3、]\^4 ;其中:NM0S管丽I连接电源VDD与电容C2上极板,为电容C2提供充电通路,电容C2上极板与NMOS管丽2和丽3的栅极相连,用以控制NMOS管丽2和丽3的开启与关闭,电容C2的下极板与时钟信号CLK相连,NMOS管丽2连接电源VDD与电容C3的上极板,同时电容C3的上极板还与电阻R2和NMOS管丽I的栅极连接,电容C3的下极板连接NMOS管丽7的漏极,NMOS管MN7的栅极连时钟控制信号CLK,NMOS管MN7的源极与地GND相连;PM0S管MP2的栅极连接时钟控制信号CLK _,PMOS管MP2的源极和PMOS管MP2的漏接分别连接电源VDD和电容C6上极板,提供电容C6的充电通路,同时电容C6的上极板与PMOS管MP3的栅极连接,用以控制PMOS管MP3的开启与关闭,电容C6下极板连接时钟控制信号CLK ;NM0S管丽3的漏、源极分别连接电源VDD与电容C4的上极板,电容C4的下极板连接NMOS管MN8的漏极与NMOS管MN5的源极;电容C5上极板与电阻R3和NMOS管MN4栅极连接,NMOS管MN4的漏、源极分别连接NMOS管MN5、MN6的栅极,PMOS管MP3的漏极和时钟控制信号CLK_ ;PM0S管MP3的衬底与源极接在一起,并连接在电容C4的上极板;NM0S管丽5的漏极与NMOS管MN6的源极连在一起,接输入电压信号VIN,其中NMOS管MN6作为开关管,与采样电容Cs下极板相连;所述米样电容Cs对输入电压信号VIN进行米样,米样电容Cs上极板电荷为Qbottom=-Cs.VIN ;采样结束后,选择开关S2和选择开关S4低电平首先关闭,选择开关SI延迟短暂时间后关闭,同时选择开关S3开启,电路进入保持模式;采样电容Cs下极板与全差分式运算放大器输出短接,采样电容Cs上极板电荷为Qtottrail=-Cs.VIN ;在保持模式,Qbottom=-Cs.V0UT,输出电压信号VOUT与输入电压信号VIN相等。与现有技术相比,本发明的有益效果是:本发明采样保持电路整体采用全差分结构,如图2所示,具有更大的输出摆幅,而且能够有效抑制电路的共模信号,减小电路偶次谐波失真。采样保持电路前端,图2中的电阻Rl和电容Cl构成无源网路,在采样保持电路的输入端形成一个低通滤波器,对与输入电压信号不匹配的高频信号进行过滤,能够有效的减小由输出驱动源影响产生的瞬态尖峰,同时,并联小电容可以提供动态电荷,有效的提高了采样保持电路的精度。电路中采样开关,图2中的SI,采用栅压自举开关,结构如图3所示,有效的提高了开关管的栅源电压,使其达到电源电压VDD,明显降低导通电阻,提高了采样速度和精度。除此之外,开关管栅源电压保持不变,导通电阻不随输入电压信号变化,有效的减小了偶次谐波对信号的干扰。电路中采用的全差分式运算放大器为增益增强型折叠共源共栅运算放大器,图5所示,实现了两级放大器增益的叠加,得到了较高的直流增益,满足电路对高精度的要求,同时设计相应的共模反馈电路,图8所示,保证了运算放大器工作的稳定性。本发明的采样保持电路,能够实现50MSPS,最小分辨电压0.12mv,以在流水线模数转换器中的应用为例,可以实现50M采样率,最高精度可以达到14位。


图1是传统的采样保持电路原理图;图2是本发明采样保持电路原理图;图3是本发明中栅压自举开关结构示意图;图4是本发明中栅压自举开关控制时钟产生电路示意图;图5是本发明中增益增强型折叠共源共栅全差分式运算放大器结构示意图;图6是本发明中增益增强型折叠共源共栅全差分式运算放大器Al部分电路图;图7是本发明中增益增强型折叠共源共栅全差分式运算放大器A2部分电路图;图8是本发明中开关电容共模反馈电路图; 图9是本发明中采样电容对输入电压信号进行采样的时钟时序图。
具体实施例方式下面结合具体实施方式
对本发明作进一步详细地描述。如图2所示,本发明一种应用于高速高精度电路的采样保持电路,其特征在于,包括一个全差分式运算放大器、两个采样电容Cs、两个采样开关SI和五个选择开关两个S2、两个S3、一个S4和两个由电阻Rl和电容Cl构成的低通滤波电路;所述全差分式运算放大器为增益增强型折叠共源共栅全差分式运算放大器;本发明采样保持电路全差分式运算放大器正负输入端相连接的结构完全相同,以全差分式运算放大器一端输入端连接结构为例,信号输入端通过低通滤波电路与采样开关SI以及选择开关S3连接,采样开关SI的另一端连接采样电容Cs的下极板,选择开关S3实现采样电容Cs下极板与全差分式运算放大器输出端的连接;采样电容Cs的上极板连接选择开关S2和选择开关S4以及全差分式运算放大器的输入端,选择开关S4实现两个采样电容Cs上极板之间的连接,选择开关S3构成全差分式运算放大器输入端与输出端之间的连接。如图2所不,所述米样电容Cs对输入电压信号VIN进行米样,米样电容Cs上极板电荷为Qbrttran=-Cs -VIN ;采样结束后,选择开关S2和选择开关S4首先关闭,选择开关SI延迟短暂时间后关闭,同时选择开关S3开启,电路进入保持模式;采样电容Cs下极板与全差分式运算放大器输出端连接,采样电容Cs上极板电荷为Qbtrttom=-Cs.VIN,在保持模式,由于采样电容Cs上极板与地之间没有阻性通路,采样电容Cs上极板上电荷是恒定的。因此,Qbottom=-Cs.VOUT=-Cs.VIN,即,VOUT=VIN,输出电压信号与输入电压信号相等,完成采样保持功能。图3所示,所述采样开关SI为栅压自举开关,包括5个电容C2、C3、C4、C5和C6,2个电阻R2和1 3,8个匪05管丽1、丽2、丽3、丽4、丽5、丽6、丽7、丽8,4个?]\ )5管1^1、]\^2、MP3,MP4 ;其中:NMOS管丽I连接电源VDD与电容C2上极板,为电容C2提供充电通路,电容C2上极板与NMOS管丽2和丽3的栅极相连,用以控制NMOS管丽2和丽3的开启与关闭,电容C2的下极板与时钟信号CLK相连,NMOS管丽2连接电源VDD与电容C3的上极板,同时电容C3的上极板还与电阻R2和NMOS管丽I的栅极连接,电容C3的下极板连接NMOS管丽7的漏极,NMOS管丽7的栅极连时钟控制信号CLK,NMOS管丽7的源极与地GND相连;PM0S管MP2的栅极连接时钟控制信号CLK_,PMOS管MP2的源极和PMOS管MP2的漏接分别连接电源VDD和电容C6上极板,提供电容C6的充电通路,同时电容C6的上极板与PMOS管MP3的栅极连接,用以控制PMOS管MP3的开启与关闭,电容C6下极板连接时钟控制信号CLK ;NMOS管丽3的漏、源极分别连接电源VDD与电容C4的上极板,电容C4的下极板连接NMOS管MN8的漏极与匪OS管丽5的源极;电容C5上极板与电阻R3和NMOS管MN4栅极连接,NMOS管MN4的漏、源极分别连接NMOS管MN5、MN6的栅极,PMOS管MP3的漏极和时钟控制信号CLK_ ;PM0S管MP3的衬底与源极接在一起,并连接在电容C4的上极板;NM0S管MN5的漏极与NMOS管MN6的源极连在一起,接输入电压信号VIN,其中NMOS管MN6作为开关管,与采样电容Cs下极板相连。如图3所示,在钟信号控制下,假设开始时,时钟信号CLK为高电平,则CLK_为低电平,电容C2下极板接CLK信号,电容C2上极板电压会瞬时被抬升为2VDD,NM0S管丽2和丽3管导通,给电容C3、C4上极板进行充电,电容C4上极板电压为VDD。PMOS管MP2导通,电容C6上下极板电压均为VDD,则PMOS管MP3截止。电容C5上极板电压从2VDD逐渐降为VDD,在此期间,NMOS管MN4 —直导通,CLK_信号通过NMOS管MN4传输到NMOS管MN5和MN6栅极,NMOS管MN5和MN6截止,VIN输入电压信号,不能对采样电容Cs进行充电,此时电路处于保持模式。当CLK信号转变为低电平,CLK_变为高电平,电容C2上极板电压为VDD,NMOS管丽2和丽3导通,PMOS管MPl导通,电容C3下极板被充电到VDD,则电容C3上极板电压暂时抬升为2VDD,PM0S管MP2截止,电容C6上下极板均为VSS,PMOS管MP3导通,NMOS管MN8截止,电容C4上极板电压暂时仍为VDD,NMOS管MN4导通,CLK_高电平信号通过NMOS管MN4传输至NMOS管MN5和MN6的栅 极,NMOS管MN5和MN6导通,输入电压信号VIN通过NMOS管丽5传输至电容C4下极板,则电容C4上极板变为VDD+VIN,上极板电压通过导通的PMOS管MP3,传回NMOS管MN5和MN6栅极,则NMOS管MN6栅极电压变为VDD+VIN,NMOS管MN6的栅
I
源电压Vgs=VDD+VIN-VIN=VDD。由导通电阻的公式 ^s(Wa)CFgs-VA)(其中Ron为
Ron=,
导通电阻,单位为Ω, μ为MOS管沟道迁移率,单位为cm2/V/s,CmS单位面积的栅氧化层
电容,单位为fF/um2,Vgs为栅源电压,单位为V, Vth为阈值电压,单位为V)。可以得出,NMOS管导通电阻Ron保持不变,且由于Vgs=VDD, NMOS管导通电阻Ron保持最小值,满足电路系统对采样开关的要求。电容C5上极板电压控制NMOS管MN4的开启与关闭,NMOS管MN4的源极接时钟信号,能够保证在保持阶段,NMOS管MN5和MN6保持关闭状态。电阻R2和R3充电电路,也可以有效防止高频振荡,保护MOS管栅极。栅压自举开关中的NMOS管MN6导通电阻不随输入电压信号的幅值变化,且保持为最小值,在输入电压信号变化过程中,能够将NMOS管的导通电阻控制在10Ω左右,导通电阻变化控制在2 Ω以内。由于体效应会影响阈值电压,寄生电容存在等非理想因素,会导致开关管的导通电阻随输入电压信号发生微小的变化,但是,NMOS管的性能已经能够满足高速高精度采样保持电路要求。本发明采样保持电路,采样开关SI对时钟的要求比较高,本发明中栅压自举开关采用的时钟产生电路如图4所示,主时钟CK(即图9中的Θ I)信号通过反相器产生反相信号时,由于反相器的时间延迟,可能导致CK_信号和0(_信号到达控制开关的时间不同,造成影响。采用图4电路,CK信号通过一个CMOS传输门在经过反相器产生的CLK_与通过两个反相器产生的CLK信号,这样可以保证CLK和CLK_延迟时间基本一致,能够有效避免采样值得不确定性。本发明采样保持电路,所述全差分式运算放大器为增益增强型折叠共源共栅全差分式运算放大器,如图5所示,其中该运算放大器中的Al部分结构和A2部分结构分别在图6和图7中给出,其中Al部分结构和A2部分结构分别是以NMOS作为输入管的折叠共源共栅放大器和以PMOS为输入管的折叠共源共栅放大器;A1部分结构的输出连接在运算放大器中PMOS管MP9和MPlO的栅极,A2部分结构的输出连接在运算放大器中NMOS管MN9和丽10的栅极,图5中IN+和IN-是输入端,VCMFB是共模反馈电压,VOUT+和VOUT-是输出端,VBP, VBPAl、VBPA2、VCPAl、VCPA2 是 PMOS 管的偏置电压,VBNAl、VBNA2、VCNAl、VCNA2 是NMOS管偏置电压,上述结构的全差分式运算放大器能有效地消除了偶数阶的增益误差,相比于单端放大器,误差更小。该全差分式运算放大器采用PMOS管作为输入管,可以降低放大器的噪声,保证噪声对于信号转换精度的影响最小。本发明中的全差分式运算放大器需要共模反馈电路,以保证放大器的稳定,共模反馈电路采用的是开关电容共模反馈电路,如图8所示。图中VCMFB为共模反馈输出,VOUT+和VOUT-是运放正负输出端,VBIAS是偏置电压,VCMREF是输出共模电平标准值,CLKl和CLK2是控制开关时钟信号,其中高电平开启,低电平断开。当CLKl为高电平,CLK2为低电平时,有:Q=2C8* (VBIAS-VCMREF);当CLKl为低电平,CLK2 为高电平时,有:Q=2C7* (VCMFB-VCM),(其中 VCM= (V0UT++V0UT-) /2);因此最终得到:VCMFb=VCM+ (C8/C7) *(VBIAS-VCMREF)。当 VCM 增大,VCMFB 也跟随增大,又因为VCMFB作为偏置电压,调节NMOS管丽11和丽12的栅极电压,导致VCM下降,实现稳定放大器输出共模电平的作用。图9为本发明采样保持电路工作时钟时序,其中Φ1是控制采样开关SI的时序,Φ2、Φ3、Φ4分别是控制相应的选择开关S2、S3、S4的时序,CLKl和CLK2是控制共模反馈电路的时序。在图9时序控制下,本发明采样保持电路的工作过程如下:开关时序Φ1、Φ2、Φ4高电平,开关时序φ3为低电平,米样开关SI导通,电路处于米样模式,由米样电容Cs对输入电压信号进行采样,采样电容上极板电荷为Qbrttom=-Cs -VIN0采样结束后,开关时序Φ1、Φ2、Φ4变为低电平,开关时序Φ3变为高电平,选择开关S2和选择开关S4首先关闭,采样开关SI延迟短暂时间后关闭,同时选择开关S3开启,电路进入保持模式。采样电容Cs下极板与全差分式运算放大器的输出端连接,采样电容Cs上极板电荷为Qbottom=-Cs.VIN,在保持模式,由于采样电容Cs上极板与地之间没有阻性通路,采样电容Cs上极板上电荷是恒定的。因此,Qbottom=-Cs.VOUT=-Cs.VIN,即,VOUT=VIN,输出电压信号与输入电压信号相等,至此完成采样保持功能。
尽管上面结合图对本发明进行了描述,但是本发明并不局限于上述的具体实施方式
,上述的具体实施方式
仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨的情况下,还可以作出很多变形,这些均属于本发明的保护之内。
权利要求
1.一种应用于高速高精度电路的采样保持电路,其特征在于,包括一个全差分式运算放大器、两个采样电容Cs、两个采样开关SI和五个选择开关S2,S3,S4,由电阻Rl和电容Cl构成的低通滤波电路;所述全差分式运算放大器为增益增强型折叠共源共栅全差分式运算放大器;全差分式运算放大器正负输入端相连接的结构完全相同,信号输入端通过低通滤波电路与采样开关SI以及选择开关S3连接,采样开关SI的另一端连接采样电容Cs的下极板,选择开关S3实现采样电容Cs下极板与全差分式运算放大器输出端的连接;采样电容Cs的上极板连接选择开关S2和选择开关S4以及全差分式运算放大器的输入端,选择开关S4实现两个采样电容Cs上极板之间的连接,选择开关S3连接全差分式运算放大器输入端与输出端; 所述采样开关 SI为栅压自举开关,包括5个电容C2、C3、C4、C5和C6,2个电阻R2和尺3,8个匪05管丽1、丽2、丽3、]\^4、丽5、]\^6、丽7、]\^8,4个?]\ )5管1^1、]\^2、]\^3、]\^4 ;其中:NMOS管丽I连接电源VDD与电容C2上极板,为电容C2提供充电通路,电容C2上极板与NMOS管MN2和MN3的栅极相连,用以控制NMOS管MN2和MN3的开启与关闭,电容C2的下极板与时钟信号CLK相连,NMOS管丽2连接电源VDD与电容C3的上极板,同时电容C3的上极板还与电阻R2和NMOS管MNl的栅极连接,电容C3的下极板连接NMOS管MN7的漏极,NMOS管丽7的栅极连时钟控制信号CLK,NMOS管丽7的源极与地GND相连;PM0S管MP2的栅极连接时钟控制信号CLK_,PMOS管MP2的源极和PMOS管MP2的漏接分别连接电源VDD和电容C6上极板,提供电容C6的充电通路,同时电容C6的上极板与PMOS管MP3的栅极连接,用以控制PMOS管MP3的开启与关闭,电容C6下极板连接时钟控制信号CLK ;NM0S管丽3的漏、源极分别连接电源VDD与电容C4的上极板,电容C4的下极板连接NMOS管MN8的漏极与NMOS管MN5的源极;电容C5上极板与电阻R3和NMOS管MN4栅极连接,NMOS管MN4的漏、源极分别连接NMOS管MN5、MN6的栅极,PMOS管MP3的漏极和时钟控制信号CLK_ ;PM0S管MP3的衬底与源极接在一起,并连接在电容C4的上极板;NM0S管丽5的漏极与NMOS管MN6的源极连在一起,接输入电压信号VIN,其中NMOS管MN6作为开关管,与采样电容Cs下极板相连; 所述米样电容Cs对输入电压信号VIN进行米样,米样电容Cs上极板电荷为Qbottom=-Cs.VIN ;采样结束后,选择开关S2和选择开关S4首先关闭,选择开关SI延迟短暂时间后关闭,同时选择开关S3开启,电路进入保持模式;采样电容Cs下极板与全差分式运算放大器输出端连接,采样电容Cs上极板电荷为Qtottrail=-Cs.VIN;在保持模式,Qbottom=-Cs.V0UT,输出电压信号VOUT与输入电压信号VIN相等。
全文摘要
本发明公开了一种应用于高速高精度电路的采样保持电路,包括一个全差分式运算放大器、两个采样电容Cs、两个采样开关S1和五个选择开关,电阻R1和电容C1构成的低通滤波电路;全差分式运算放大器为增益增强型折叠共源共栅全差分式运算放大器,采样开关S1为栅压自举开关;全差分式运算放大器正负输入端相连接的结构完全相同,信号输入端经过低通滤波电路,由采样开关S1连接到采样电容Cs的下极板;选择开关S3连接采样电容Cs下极板与全差分式运算放大器输出端;采样电容Cs的上极板连接全差分式运算放大器的输入端;选择开关S4连接两个采样电容Cs上极板;选择开关S2连接全差分式运算放大器输入端与输出端。本发明采样保持电路在高速高精度电路中,可以实现对输入信号的采样保持。
文档编号H03M1/54GK103095302SQ20121055569
公开日2013年5月8日 申请日期2012年12月19日 优先权日2012年12月19日
发明者赵毅强, 岳森, 张杨, 庞瑞龙, 夏璠 申请人:天津大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1