一种用于采样时钟的相位延迟装置制造方法

文档序号:7543631阅读:238来源:国知局
一种用于采样时钟的相位延迟装置制造方法
【专利摘要】本实用新型披露了一种用于采样时钟的相位延迟装置,包括:全数字锁相环装置含依次连接的数字环路滤波模块、数字控制振荡模块、第一分频模块、第二分频模块以及时间-数字转换模块;该时间-数字转换模块的一个输入端为时钟输入信号,该时间-数字转换模块的另一输入端连接第二分频器的输出端,该时间-数字转换模块的输出端连接加法器的第一输入端,该加法器的第二输入端为数字控制字信号,该加法器的输出端连接所述数字环路滤波模块的输入端;第一分频器的输出端为时钟输出端。本实用新型通过相位补偿使输出输入时钟之间产生高精确度高线性度的相位延迟。
【专利说明】—种用于采样时钟的相位延迟装置
【技术领域】
[0001]本实用新型涉及采样时钟的全数字锁相环技术,尤其涉及用于采样时钟的相位延
迟装置。
【背景技术】
[0002]在多媒体技术应用(例如视频应用)中,锁相环恢复的像素时钟(pixel clock)在提供给模数转换器(ADC)作为采样时钟(sample clock)前,需要进行相位延迟(Phasedelay),以确保ADC采样到的信号正确无误。通常的作法,是在锁相环(PLL,Phase LockingLoop)电路的输出后加上延迟锁定环(DLL, Delay Locking Loop)电路(PLL+DLL)来实现相位延迟,如图1所示。
[0003]这种传统的(PLL+DLL)实现相位延迟的方式存在诸多缺陷:一是会引入新的噪声,不利于减小时钟抖动(jitter) ; 二是相位延迟的分辨率不够,且线性度不好;三是增加了电路的功耗和面积。

【发明内容】

[0004]本实用新型所要解决的技术问题是提供一种用于采样时钟的相位延迟装置,能够在保证相位延迟精确度要求的前提下减少电路的功耗和面积。
[0005]为了解决上述技术问题,本实用新型提供了一种用于采样时钟的相位延迟装置,包括全数字锁相环装置和加法器,其中:
[0006]全数字锁相环装置包括依次连接的数字环路滤波模块、数字控制振荡模块、第一分频模块、第二分频模块以及时间-数字转换模块;该时间-数字转换模块的一个输入端为时钟输入信号,该时间-数字转换模块的另一输入端连接第二分频器的输出端,该时间-数字转换模块的输出端连接加法器的第一输入端,该加法器的第二输入端为数字控制字信号,该加法器的输出端连接所述数字环路滤波模块的输入端;第一分频器的输出端为时钟输出端。
[0007]进一步地,数字控制字信号的大小与时间-数字转换模块的增益相关,即:设该时间-数字转换模块的精度为Tu,时钟输出端的信号周期为To,所要产生的时钟输入信号和第二分频器输出端的信号之间存在的相位差是Tdly ;则数字控制字信号的数值为Tdly/Tu0
[0008]本实用新型在全数字锁相环电路中添加相位补偿,使输出时钟和输入时钟之间产生精确度可控制且线性度高的相位延迟。由于相位补偿直接添加到数字电路中,因而电路具有功耗低/面积小的优点,且不会将新的噪声引入电路。
【专利附图】

【附图说明】
[0009]图1为现有的用于采样时钟的相位延迟装置电路结构示意图;
[0010]图2为本实用新型的用于采样时钟的相位延迟装置实施例的电路结构示意图。【具体实施方式】
[0011]以下结合附图和优选实施例对本实用新型的技术方案进行详细地阐述。应该理解,以下列举的实施例仅用于说明和解释本实用新型,而不构成对本实用新型技术方案的限制。
[0012]本实用新型提供的锁相环相位延迟装置实施例的电路结构如图2所示,包括全数字锁相环装置I (ADPLLl)和加法器2,其中:ADPLL1包括依次连接的数字环路滤波模块(DLF )、数字控制振荡模块(DCO )、第一分频模块(/NI)、第二分频模块(/N2 )以及时间-数字转换模块(T2D);T2D的一个输入端为时钟输入信号CK_IN,T2D的另一输入端连接第二分频器的输出端,T2D的输出端连接加法器2的第一输入端,加法器2的第二输入端为数字控制字(DP_SET)信号,加法器2的输出端连接数字环路滤波模块的输入端;第一分频器的输出端为时钟输出端CK_0UT。
[0013]在上述装置实施例中,
[0014]T2D将CK_IN与CK_FB的相位差(Phase error)转化为数字的相位差信号,DLF对数字的相位差进行数字滤波,输出一个数字控制字(DCW,Digital Control Word)信号来控制DCO,DCO输出的CK_VC0信号,经过第一分频器N1、第二分频器N2,则输出CK_FB信号。
[0015]当DP_SET信号为0时,ADPLLl根据CK_IN和CK_FB的相位差进入捕获过程,由于ADPLLl是一个开环高增益的负反馈系统,所以当环路稳定后(调整CK_IN和CK_FB为同相位)后,则CK_IN和CK_FB的相位差为0),使得ADPLL为锁定状态,则CK_FB信号与CK_IN信号具有相同的频率,CK_IN和CK_FB具有相同固定的相位,即锁定了相位。
[0016]当改变DP_SET信号后,环路因失去平衡而重新进入捕获过程。T2D原来输出的信号经过加法器2,与输入的DP_SET信号相加,形成和信号,和信号经过滤波器输出DCW信号,该DCW信号控制DCO的输出信号CK_VC0。最终,CK_IN和CK_FB的相位差信号在DP_SET信号的控制下,得到精确的相位延迟信号,即时钟输出信号CK_FB与时钟输入信号CK_IN的相位延迟。
[0017]在上述装置实施例中,
[0018]DP_SET信号的大小与T2D增益相关。下面通过推导说明了二者之间的关系。
[0019]根据开环高增益的负反馈系统的原理,假如令
[0020]H (s) = KdcoHdlf (s) /s, N = N1N2
[0021]其中:
[0022]Kdco是DCO的增益,Kdco/s表示DCO的传输函数,Hdlf (s)是DLF的传输函数;
[0023]N1是第一分频器的分频数,N2是第二分频器的分频数,N表示环路总共的分频数。
[0024]由于T2D的传输函数表示为减法,所以环路的开环传输函数表示为:
[0025]( 9 CK—IN- 9 CK—FB+ 9 DP—SET) H (s) /N ;
[0026]则环路的闭环等式表示为:
[0027]( 9 CK—IN- 9 CK—FB+ 9 DP—SET) H (s) /N- 9 CK_FB ;
[0028]即是:(0CKJN+ 0 DP—SET) H (s) /N = e CK FB (H (s) /N+l);
[0029]由于H(s)的稳态增益为无穷大,故有H(s)/N?H(s)/N+l,所以上式简化为:
[0030]0 CK FB- 9 CK—IN+ 9 DP—SET ( I )[0031 ] 由式(I)可见,CK_IN和CK_FB之间存在的相位差由DP_SET决定,又由于CK_0UT经过第二分频器得到信号CK_FB,于是信号CK_0UT相对于CK_FB的相位延迟(Phase delay)是固定值,所以CK_IN和CK_0UT存在的相位差即由DP_SET决定。
[0032]假设T2D的精度是Tu,时钟输出端CK_0UT的信号周期是To,要产生的CK_IN和CK_FB存在的相位差是Tdly ;则DP_SET的数值是Tdly/Tu,此时产生相对的相位差是2*Pi*(Tdly/To),式中Pi为圆周率。
[0033]改变不同的DP_SET数值即将得到不同的输出相位。产生的相位差(相位延迟)精度理论上可以达到T2D的精度,通常在IOps到IOOps之间,如果T2D有较高的精度,就能得到非常精准的相位差控制,所以这种方式的相位控制会比现有的DLL方式更加精细。
【权利要求】
1.一种用于采样时钟的相位延迟装置,其特征在于,包括全数字锁相环装置和加法器,其中: 全数字锁相环装置包括依次连接的数字环路滤波模块、数字控制振荡模块、第一分频模块、第二分频模块以及时间-数字转换模块;该时间-数字转换模块的一个输入端为时钟输入信号,该时间-数字转换模块的另一输入端连接第二分频器的输出端,该时间-数字转换模块的输出端连接所述加法器的第一输入端,该加法器的第二输入端为数字控制字信号,该加法器的输出端连接所述数字环路滤波模块的输入端;第一分频器的输出端为时钟输出端。
2.按照权利要求1所述的装置,其特征在于,所述数字控制字信号的大小与所述时间-数字转换模块的增益相关,即:设该时间-数字转换模块的精度为Tu,所述时钟输出端的信号周期为To,所要产生的时钟输入信号和第二分频器输出端的信号之间存在的相位差是Tdly ;则所述数字控制字信号的数值为Tdly/Tu。
【文档编号】H03L7/085GK203434964SQ201320409667
【公开日】2014年2月12日 申请日期:2013年7月10日 优先权日:2013年7月10日
【发明者】王博, 梅丁蕾, 司龙 申请人:上海凌阳科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1