晶体滤波器的制造方法

文档序号:7544124阅读:173来源:国知局
晶体滤波器的制造方法
【专利摘要】本实用新型提供了一种晶体滤波器,包括差接桥型电路及电路基板,所述差接桥型电路设置于电路基板上,所述差接桥型电路包括若干晶体谐振器,所述若干晶体谐振器中的一个或多个的非公共端引脚焊盘上各焊接有一高频耦合线,所述高频耦合线的另一端固定连接于电路基板上且与所述电路基板相绝缘。上述晶体滤波器可在不增大体积及提高成本的前提下提高矩形系数和阻带抑制。
【专利说明】晶体滤波器
【技术领域】
[0001]本实用新型涉及一种晶体滤波器。
【背景技术】
[0002]晶体滤波器是电子设备中一个重要的元件,用于选取通带内的有用信号以及滤除通带外的无用信号,包括干扰、混频组合杂散分量等,以提高设备的选择性和抗干扰能力。随着科学技术发展,除需要满足良好的电性能指标外,电子设备对晶体滤波器的体积、阻带抑制和矩形系数等要求也越来越高。要提高晶体滤波器的阻带抑制和矩形系数,一般通过增加晶体谐振器的数目来实现,但是带来了器件的体积增大、成本的提高以及可生产性和可靠性的降低。
实用新型内容
[0003]有鉴于此,本实用新型提供一种在不增大体积及提高成本的前提下提高矩形系数和阻带抑制的晶体滤波器。
[0004]一种晶体滤波器,包括差接桥型电路及电路基板,所述差接桥型电路设置于电路基板上,所述差接桥型电路包括若干晶体谐振器,所述若干晶体谐振器中的一个或多个的非公共端引脚焊盘上各焊接有一高频耦合线,所述高频耦合线的另一端固定连接于电路基板上且与所述电路基板相绝缘。
[0005]其中,所述高频耦合线为漆包线。
[0006]其中,所述高频耦合线的另一端通过弹性胶固定连接于电路基板上。
[0007]其中,通过调节高频耦合线的另一端与电路基板固定连接的位置可调节晶体滤波器的矩形系数以及阻带抑制。
[0008]其中,所述差接桥型电路包括第一至第四晶体谐振器、第一及第二变量器、第一至第三电容以及电感,所述第一变量器的初级线圈的两端作为晶体滤波器的输入端,所述第一变量器的次级线圈的两端分别与第一及第三晶体谐振器的第一端相连,所述第一变量器的次级线圈的中间端接地,所述第一晶体谐振器的第二端直接与第三晶体谐振器的第二端相连,所述第一晶体谐振器的第二端还直接通过第二晶体谐振器之后与第二变量器的次级线圈的第一端相连,所述第三晶体谐振器的第二端还直接通过第四晶体谐振器之后与第二变量器的次级线圈的第二端相连,所述第二变量器的次级线圈的中间端接地,所述第三晶体谐振器的第二端还直接通过电感接地,所述第三电容与电感并联连接,所述第二变量器的初级线圈的两端则作为晶体滤波器的输出端。
[0009]其中,所述第一至第四晶体谐振器均为石英晶体谐振器,其谐振频率分别为:fl=f2=70.021MHz, f3=f4=69.905MHz。
[0010]其中,所述第一及第二变量器的次级线圈均为双线并绕十圈、初级线圈单绕三圈。
[0011]其中,所述电感单绕十五圈。
[0012]其中,所述高频耦合线的直径为0.35mm、长度为2?3mm。[0013]其中,所述差接桥型电路包括第一至第八晶体谐振器、第一至第五电容、第一及第二变量器、电感,所述第一及第二变量器对称设置,其中第一变量器的初级线圈为晶体滤波器的输入端,所述第二变量器的初级线圈为晶体滤波器的输出端,所述第一变量器的次级线圈的两端分别连接第一晶体谐振器和第五晶体谐振器,所述第一变量器的次级线圈的中间端接地,所述第二变量器的次级线圈的两端分别连接第四晶体谐振器和第八晶体谐振器,所述第二变量器的次级线圈的中间端接地,所述电感的一端与第二晶体谐振器和第三晶体谐振器的第一端连接,所述电感的另一端与第六晶体谐振器和第七晶体谐振器的一端连接,所述电感的线圈的中间端接地;所述第一晶体谐振器、第二晶体谐振器、第五晶体谐振器和第六晶体谐振器的另一端分别与第四电容的一端连接,所述第四电容的另一端接地,所述第三晶体谐振器、第四晶体谐振器、第七晶体谐振器和第八晶体谐振器的另一端分别与第五电容的一端连接,所述第五电容的另一端接地,所述第一电容与第一变量器的次级线圈并联设置,所述第二电容与第二变量器的次级线圈并联设置,所述第三电容与电感并联连接。
[0014]上述晶体滤波器中通过拨动该高频耦合线的方向(即高频耦合线的另一端与电路基板所粘接的位置),即可改变整个晶体滤波器的阻带上的衰耗峰的位置,衰耗峰的位置越远离通带,则阻带抑制越高,衰耗峰的位置越接近通带,则矩形系数越高,根据指标要求调整好高频耦合线的位置,用少量的弹性胶将其粘接在电路基板上固定即可。
【专利附图】

【附图说明】
[0015]图1为本实用新型晶体滤波器的第一较佳实施例的电路图;
[0016]图2为不包括高频耦合线的晶体滤波器的幅频特性效果图;
[0017]图3为包括高频耦合线的晶体滤波器的幅频特性效果图;
[0018]图4为本实用新型晶体滤波器的第二较佳实施方式的电路图。
【具体实施方式】
[0019]下面结合附图和实施例,对本实用新型的【具体实施方式】作进一步详细描述。
[0020]请参阅图1,本实用新型晶体滤波器的第一较佳实施方式以一四极点晶体滤波器为例进行说明。所述晶体滤波器包括四个晶体谐振器fl_f4、两个变量器L1、L2、三个电容C1-C3以及电感L3。
[0021]所述变量器LI的初级线圈的两端作为晶体滤波器的输入端,所述变量器LI的次级线圈的两端分别与晶体谐振器fl及f3的一端相连,所述变量器LI的次级线圈的中间端接地。所述晶体谐振器Π的另一端直接与晶体谐振器f3的另一端相连。所述晶体谐振器fl的另一端还直接通过晶体谐振器f2之后与变量器L2的次级线圈的第一端相连,所述晶体谐振器f3的另一端还直接通过晶体谐振器f4之后与变量器L2的次级线圈的第二端相连,所述变量器L2的次级线圈的中间端接地。所述晶体谐振器f3的另一端还直接通过电感L3接地,所述电容C3与电感L3并联连接。所述变量器L2的初级线圈的两端则作为晶体滤波器的输出端。
[0022]所述晶体谐振器fl、f2、f3及f4中的一个或多个的非公共端引脚焊盘上各焊接有一根高频耦合线(图未示),所述高频耦合线的另一端使用少量弹性胶固定连接于电路基板上。所述电路基板用于放置上述电路。本较佳实施方式中,所述高频耦合线的一端焊接至晶体谐振器f2上与变量器L2相连的一端,所述高频耦合线的另一端通过弹性胶粘接固定在电路基板上。其中,所述高频耦合线为漆包线。
[0023]为了验证本实用新型晶体滤波器的有益效果,现假定整个晶体滤波器的主要技术指标如下:中心频率:70MHz±lkHz ;-3dB带宽:150±5kHz ;群延时波动(us):≤3(@70ΜΗζ ±50kHz范围内);矩形系数(Λ f-50dB/Λ f-3dB):≤2.8 ;阻带抑制:≥55dB。本较佳实施方式中,所述四个晶体谐振器均为石英晶体谐振器,其采用基频工作模式、UM-1封装形式,其谐振频率分别为:fl=f2=70.021MHz, f3=f4=69.905MHz。所述变量器LI及L2采用NX0-10磁芯绕制,次级线圈为双线并绕10圈,初级线圈单绕3圈,所述电感L3采用NX0-10磁芯绕制,单绕15圈。所述电容C1-C3均为0805封装的多层瓷介质电容器。所述漆包线(即高频耦合线)的型号为QY-1,直径为0.35mm,长度为2~3mm,拨动该高频耦合线的方向(即高频耦合线的另一端与电路基板所粘接的位置),即可改变整个晶体滤波器的阻带上的衰耗峰的位置,衰耗峰的位置越远离通带,则阻带抑制越高,衰耗峰的位置越接近通带,则矩形系数越高,根据指标要求调整好高频耦合线的位置,用少量的弹性胶将其粘接在电路基板上固定即可。
[0024]图2及图3为本实施例的晶体滤波器的幅频特性效果图,其中图2为未加入高频耦合线的晶体滤波器的幅频特性曲线图,图3为加入了高频耦合线的晶体滤波器的幅频特性曲线图,图2及图3中,其中横轴为频率轴,横轴单位:50kHz/div,Al及BI表示幅频特性曲线图(纵轴单位:10dB/div),A2及B2表示幅频特性曲线图(纵轴单位:ldB/div),A3及B3表不延时曲线图(纵轴单位:1p s/div)。可见加入闻频稱合线后晶体滤波器的幅频特性有了明显变化,在高端产生了一个明显的衰耗峰,从而使得该晶体滤波器的_50dB带宽大大减小而_3dB带宽没有多大变化,从而减小了矩形系数,同时晶体滤波器的其他指标如通带带内波动、带宽以及时域上的延时特性也没有变化。以下为晶体滤波器实测指标,见表1。编号I为未加高频耦合线的晶体滤波器技术指标,编号2为加入高频耦合线的晶体滤波器技术指标。
[0025]
【权利要求】
1.一种晶体滤波器,包括差接桥型电路及电路基板,所述差接桥型电路设置于电路基板上,所述差接桥型电路包括若干晶体谐振器,其特征在于:所述若干晶体谐振器中的一个或多个的非公共端引脚焊盘上各焊接有一高频耦合线,所述高频耦合线的另一端固定连接于电路基板上且与所述电路基板相绝缘。
2.如权利要求1所述的晶体滤波器,其特征在于:所述高频耦合线为漆包线。
3.如权利要求1所述的晶体滤波器,其特征在于:所述高频耦合线的另一端通过弹性胶固定连接于电路基板上。
4.如权利要求1所述的晶体滤波器,其特征在于:通过调节高频耦合线的另一端与电路基板固定连接的位置可调节晶体滤波器的矩形系数以及阻带抑制。
5.如权利要求1所述的晶体滤波器,其特征在于:所述差接桥型电路包括第一至第四晶体谐振器、第一及第二变量器、第一至第三电容以及电感,所述第一变量器的初级线圈的两端作为晶体滤波器的输入端,所述第一变量器的次级线圈的两端分别与第一及第三晶体谐振器的第一端相连,所述第一变量器的次级线圈的中间端接地,所述第一晶体谐振器的第二端直接与第三晶体谐振器的第二端相连,所述第一晶体谐振器的第二端还直接通过第二晶体谐振器之后与第二变量器的次级线圈的第一端相连,所述第三晶体谐振器的第二端还直接通过第四晶体谐振器之后与第二变量器的次级线圈的第二端相连,所述第二变量器的次级线圈的中间端接地,所述第三晶体谐振器的第二端还直接通过电感接地,所述第三电容与电感并联连接,所述第二变量器的初级线圈的两端则作为晶体滤波器的输出端。
6.如权利要求5所述的晶体滤波器,其特征在于:所述第一至第四晶体谐振器均为石英晶体谐振器,其谐振频率分别为:fl=f2=70.021MHz, f3=f4=69.905MHz。
7.如权利要求5所述的晶体滤波器,其特征在于:所述第一及第二变量器的次级线圈均为双线并绕十圈、初级线圈单绕三圈。
8.如权利要求5所述的晶体滤波器,其特征在于:所述电感单绕十五圈。
9.如权利要求5所述的晶体滤波器,其特征在于:所述高频耦合线的直径为0.35mm、长度为2?3mm。
10.如权利要求1所述的晶体滤波器,其特征在于:所述差接桥型电路包括第一至第八晶体谐振器、第一至第五电容、第一及第二变量器、电感,所述第一及第二变量器对称设置,其中第一变量器的初级线圈为晶体滤波器的输入端,所述第二变量器的初级线圈为晶体滤波器的输出端,所述第一变量器的次级线圈的两端分别连接第一晶体谐振器和第五晶体谐振器,所述第一变量器的次级线圈的中间端接地,所述第二变量器的次级线圈的两端分别连接第四晶体谐振器和第八晶体谐振器,所述第二变量器的次级线圈的中间端接地,所述电感的一端与第二晶体谐振器和第三晶体谐振器的第一端连接,所述电感的另一端与第六晶体谐振器和第七晶体谐振器的一端连接,所述电感的线圈的中间端接地;所述第一晶体谐振器、第二晶体谐振器、第五晶体谐振器和第六晶体谐振器的另一端分别与第四电容的一端连接,所述第四电容的另一端接地,所述第三晶体谐振器、第四晶体谐振器、第七晶体谐振器和第八晶体谐振器的另一端分别与第五电容的一端连接,所述第五电容的另一端接地,所述第一电容与第一变量器的次级线圈并联设置,所述第二电容与第二变量器的次级线圈并联设置,所述第三电容与电感并联连接。
【文档编号】H03H9/58GK203537348SQ201320701068
【公开日】2014年4月9日 申请日期:2013年11月7日 优先权日:2013年11月7日
【发明者】彭胜春, 阳皓, 周哲, 杨莉, 陈仲涛, 许卫群 申请人:中国电子科技集团公司第二十六研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1