一种基于阻变器件的模数转换电路的制作方法

文档序号:7546558阅读:179来源:国知局
一种基于阻变器件的模数转换电路的制作方法
【专利摘要】本发明公开了一种基于阻变器件的模数转换电路,属于半导体集成电路领域。包括电压比较电路、状态控制电路和读取数字输出电路,所述电压比较电路由阻变器件和电阻串联组成,所述电压比较电路用于将输入电压转换为用阻变器件的高或低阻态来表示,所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作,所述读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号。本发明提出的电路结构简单,可实现模拟信号在低功耗下快速转换为数字信号。
【专利说明】—种基于阻变器件的模数转换电路

【技术领域】
[0001]本发明属于半导体集成电路领域,具体涉及一种基于阻变器件的模数转换电路。

【背景技术】
[0002]随着电子技术的飞速发展以及计算机、通讯等高新【技术领域】的数字化进程不断加快,实现模拟信号向数字信号转换具有非常重要的意义。实际应用中大多是遇到连续变化的模拟量,模拟量经传感器转换成为电信号的模拟信号后,需经模数转换变成数字信号才可输入到数字系统中进行处理和控制,而模数转换电路作为把模拟信号转换成数字信号输出的转换电路,成为现实世界中模拟信号通向数字信号的桥梁。
[0003]目前,世界上有很多种类型的模数转换器,主要包括并行模数转换器、逐次逼近型模数转换器、积分型模数转换器等,不同类型的模数转换器适用于不同的应用,现在模数转换器在结构、性能、工艺上都有了显著进步,正不断地朝着低功耗、高速、高分辨率的方向发展,进一步推进了现代数字电子技术的飞速发展。
[0004]另一方面,阻变器件是一种新型的二端器件,由于具有单元结构简单、工作速度快、功耗低等优点,在新一代存储技术中受到广泛青睐。在阻变器件两端加一定幅度的电压,可以使器件在高阻态、低阻态两个稳定阻态之间发生相互切换。若阻变器件两端所加电压小于其阈值电压时,器件阻态变化很小甚至不变。若阻变器件两端所加电压大于其阈值电压时,器件阻态发生显著变化:当施加一定电压,阻变器件由高阻态转变为低阻态,该过程称为置位(SET);当施加一定电压,阻变器件由低阻态转变为高阻态,该过程称为复位(RESET)。阻变器件主要分为单极型和双极型两大类。双极型阻变器件的置位和复位电压具有不同极性,而单极型阻变器件的置位和复位电压具有相同极性。一般来说,阻变器件的高阻态和低阻态的阻态转变时间可低至纳秒量级。
[0005]阻变器件在很多性能方面都具有显著优势,是新一代存储技术的有力竞争者,从而如何利用该新型器件的优点设计出一种高速、低功耗的模数转换电路已然成为现在研究的热点。


【发明内容】

[0006]本发明提出了一种基于阻变器件的模数转换电路,该电路结构简单,可实现模拟信号在低功耗下快速转换为数字信号。
[0007]本发明的技术方案如下:
[0008]一种基于阻变器件的模数转换电路,包括电压比较电路、状态控制电路和读取数字输出电路,所述电压比较电路由阻变器件和电阻串联组成,所述电压比较电路用于将输入电压转换为用阻变器件的高或低阻态来表示,所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作,所述读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号。
[0009]根据读取数字输出电路的读取方式不同,可以分为电压读取模数转换电路和电流读取模数转换电路。
[0010]基于阻变器件的电压读取模数转换电路,包括电压比较电路、状态控制电路和电压读取数字输出电路,所述电压比较电路用于将输入电压转换为用阻变器件高或低阻态来表征;所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作;所述电压读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号。
[0011]进一步地,所述电压比较电路包括第一分压电阻、第二分压电阻及阻变器件M1,所述阻变器件Ml的顶电极(TE)与所述第一分压电阻的一端相连,其底电极(BE)与所述第二分压电阻的一端相连,第二分压电阻的另一端接地。
[0012]进一步地,所述状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5 ;所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml的顶电极(TE),所述第二开关S2连接输入电压信号Vin和第一分压电阻的另一端,所述第三开关S3连接读取电压Vkead与阻变器件Ml的顶电极(TE),所述第四开关S4连接第二分压电阻的两端,所述第五开关S5连接阻变器件Ml的底电极(BE)与电压读取数字输出电路的输入端,所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5的开关。
[0013]进一步地,所述电压读取数字输出电路包括两个串联的反相器。
[0014]更进一步地,各个开关的开关状态由时序控制电路来控制,所述状态控制电路中第一开关SI和第四开关S4受同一时序控制,第三开关S3和第五开关S5受同一时序控制。
[0015]基于阻变器件的电流读取模数转换电路,包括电压比较电路、状态控制电路和电流读取数字输出电路,所述电压比较电路用于将输入电压转换为用阻变器件高或低阻态来表示;所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作;所述电流读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号。
[0016]进一步地,所述电压比较电路包括第一分压电阻、第二分压电阻及阻变器件M1,所述第一分压电阻的一端与第二分压电阻的一端相连,阻变器件Ml的顶电极(TE)与第二分压电阻的另一端相连。
[0017]进一步地,所述电流读取数字输出电路包括一个电流源和一个反相器,电流源的输出端与反相器的输入端相连。
[0018]进一步地,所述状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6 ;所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml顶电极(TE),所述第二开关S2连接输入信号Vin和第一分压电阻的另一端,所述第三开关S3连接阻变器件Ml的底电极(BE)和电流读取数字输出电路中反相器的输入端,所述第四开关S4连接阻变器件Ml的底电极(BE)与地;所述第五开关S5连接阻变器件Ml的底电极(BE)和地,所述第六开关S6连接阻变器件Ml的顶电极(TE)和地,所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6的开关。
[0019]更进一步地,各个开关的开关状态由时序控制电路来控制,所述状态控制电路中第一开关SI和第五开关S5受同一时序控制,第二开关S2和第四开关S4受同一时序控制,第三开关S3和第六开关S6受同一时序控制。
[0020]本发明的有益效果为:本发明提供的基于阻变器件的模数转换电路可以实现模拟信号在低功耗下快速转换为数字信号,且电路结构简单,大大减小了功耗和电路实现面积,降低了电路成本,同时具有易于控制、易于实现和非挥发存储的特点。

【专利附图】

【附图说明】
[0021]图1为本发明中基于阻变器件的电压读取模数转换电路单元原理图;
[0022]图2为本发明中基于阻变器件的电流读取模数转换电路单元原理图;
[0023]图3为时序控制电路的电路原理示意图。
[0024]图4为实施例1的基于阻变器件的电压读取模数转换电路原理图;
[0025]图5为实施例2的基于阻变器件的电流读取模数转换电路原理图;
[0026]图6为时序控制信号的波形图;
[0027]图7为频率为50kHz电压范围为1.95?3.55V的输入正弦波示意图;
[0028]图8为实施例1的基于阻变器件的电压读取模数转换电路的仿真结果示意图;
[0029]图9为实施例2的基于阻变器件的电流读取模数转换电路的仿真结果示意图。

【具体实施方式】
[0030]下面根据附图和实施例,对本发明做进一步的说明。
[0031]图1为本发明中的基于阻变器件的电压读取模数转换电路单元,包括电压比较电路、状态控制电路和电压读取数字输出电路。电压比较电路包括第一分压电阻Rla、第二分压电阻Rlb及阻变器件M1,所述阻变器件Ml的顶电极(TE)与所述第一分压电阻Rla的一端相连,其底电极(BE)与所述的第二分压电阻Rlb的一端相连,第二分压电阻Rlb的另一端接地。状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4以及第五开关S5,所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml顶电极(TE);所述第二开关S2连接输入电压信号Vin和第一分压电阻的另一端;所述第三开关S3连接读取电压¥_与阻变器件Ml的顶电极(TE);所述第四开关S4连接第二分压电阻的两端;所述第五开关S5连接阻变器件Ml的底电极(BE)与电压读取数字输出电路的输入端,所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4和第五开关S5的开关。电压读取数字输出电路包括两个串联的反相器。各个开关的开关状态由时序控制电路来控制,其中,第一开关SI和第四开关S4受同一时序控制,第三开关S3和第五开关S5受同一时序控制。
[0032]所述基于阻变器件的电压读取模数转换电路的工作原理是:首先,由第一开关SI和第四开关S4闭合,其余开关关断,Veeset对阻变器件Ml进行复位,使其初始态为高阻态;然后,由第二开关S2闭合,其余开关关断,输入信号Vin作用于电压比较电路模块,阻变器件Ml上的分压Vmi由VIN,Rla, Rlb以及其阻变器件自身阻值Rmi的大小决定:
[0033]?I=—匕、^1/1~(I)
L 圓」./I Rui+R\a + R\b
[0034]当Vmi大于阻变器件Ml的阈值电压Vth时,Ml阻值降低,当Vmi小于Ml的阈值电压Vth时,Ml阻值基本保持不变;最后,由第三开关S3和第五开关S5闭合,其余开关关断,此时若阻变器件Ml为低阻态输出为高电平,若Ml为高阻态输出为低电平。
[0035]图2为本发明中的基于阻变器件的电流读取模数转换电路单元,包括电压比较电路、状态控制电路和电流读取数字输出电路。电压比较电路模块包括第一分压电阻Rla、第二分压电阻Rlb及阻变器件M1,所述阻变器件Ml的顶电极(TE)与所述第二分压电阻Rlb的一端相连,第二分压电阻Rlb的另一端与第一分压电阻Rla的一端相连。状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6,所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml顶电极(TE);所述第二开关S2连接输入信号Vin和第一分压电阻Rla的另一端;所述第三开关S3连接阻变器件Ml的底电极(BE)和电流读取数字输出电路中反相器的输入端;所述第四开关S4连接阻变器件Ml的底电极(BE)与地;所述第五开关S5连接阻变器件Ml的底电极(BE)和地;所述第六开关S6连接阻变器件Ml的顶电极(TE)和地;所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5和第六开关S6的开关。电流读取数字输出电路包括一个电流源和一个反相器,电流源的输出端与反相器的输入端相连。
[0036]各个开关的开关状态由时序控制电路来控制,其中,第一开关SI和第五开关S5受同一时序控制,第二开关S2和第四开关S4受同一时序控制,第三开关S3和第六开关S6受同一时序控制。
[0037]所述基于阻变器件的电流读取模数转换电路工作原理是:首先,第一开关SI和第五开关S5闭合,其余开关关断,Vkeset对阻变器件Ml进行复位,使其初始态为高阻态;然后,由第二开关S2和第四开关S4控制输入信号Vin产生模拟信号作用于电压比较电路,阻变器件Ml两端获得的电压Vmi由VIN,Rla,
[0038]Rlb以及其阻变器件自身阻值Rmi的大小决定:

V * R
「00391 ^ =~~(I)
L 」 …Rxn + R\a + R\b
[0040]当Vmi大于阻变器件Ml的阈值电压Vth时,Ml阻值降低,当Vmi小于Ml的阈值电压Vth时,Ml阻值基本保持不变;最后,由第三开关S3和第六开关S6闭合,其余开关关断,此时若Ml为低阻态输出为高电平,若Ml为高阻态输出为低电平。
[0041]本发明有效合理的利用了阻变器件高低阻态的转变,根据阻变器件的非挥发特点,通过状态控制电路对由分压电阻和阻变器件构成的电压比较电路进行精确控制,从而实现了模拟信号在低功耗下快速的转换为数字信号的过程。
[0042]为了对本专利所述模数转换电路进行仿真验证,使用了 “Huan-LinChang,Hsuan-Chih Li, C.W.Liuj et al., A Parameterized SPICE Macromodel ofResistive Random Access Memory and Circuit Demonstrat1n, 2011 Internat1nalConference on Simulat1n of Semiconductor Processes and Devices (SISPAD), pp.163—166, Sept.2011”中所建的阻变器件的SPICE模型。仿真中所用控制时序产生电路如图3所示,电路包括第一 D触发器D1、第二 D触发器D2、第一与门电路N1、第二与门电路N2、第三与门电路N3、第四与门电路N4、第五与门电路N5 ;所述第一 D触发器Dl的输入端接第四与门电路N4的输出端,其输出端Q接第二与门电路N2的一个输入端,其另一输出端接第一与门电路NI的一个输入端、第三与门电路N3的一个输入端、第四与门电路N4的一个输入端、第五与门电路N5的一个输入端;所述第二 D触发器D2的输入端接第五与门电路N5的输出端,其输出端Q接第一与门电路NI的另一个输入端、第四与门电路N4的另一个输入端,其另一输出端接第二与门电路N2的另一个输入端、第三与门电路N3的另一个输入端、第五与门电路N5的另一个输入端;所述第一 D触发器Dl和第二 D触发器D2的脉冲控制端均接时钟信号CLK。用作时序控制的三个不交叠的方波信号CLKO,CLKl和CLK2及系统时钟信号CLK的示意图如图6所示,其中CLK0,CLK1和CLK2的周期都是系统时钟信号CLK的三倍,CLKO与CLKl之间以及CLKl与CLK2之间的相位差都是120度。
[0043]实施例1
[0044]图4为由基于阻变器件的电压读取模数转换电路单元实现的模数转换装置,包括16个电压读取模数转换电路单元,实现分辨率为4位,系统时钟CLK的频率为1MHz的模数转换装置。
[0045]本实施例中电压源Vkeset为-2V,Veead为0.8V,阻变器件的reset (复位)电压为-1.5V,set (置位)过程阈值电压Vth = IV。输入模拟信号Vin的频率为50kHz电压范围为1.95?3.55V的正弦波,阻变器件Mi (i = I, 2,- ,16)高阻态阻值为1kOhm,低阻态阻值为lOOOhm,第一分压电阻Ria(i = 1,2, - ,16)阻值为(i_l) kOhm,第二分压电阻Rib (i=1,2,…,16)阻值为10k0hm。当输入模拟信号Vin接入电压比较电路后,若Mi两端分得的电压VMi>VTH时,Mi由初始的高阻态变为低阻态,若Mi两端分得的电压VMi〈VTH时,Mi依然为高阻态;当Vkead接入电路后,若Mi为高阻态,则输出电压为低电平0,若Mi为低阻态,则电压几乎全部降落在Rib上,输出高电平I。因为各个支路的Ria电阻大小不一样,所以各个支路中的阻变器件Mi的阻态也会不一样,从而由每一支路经过反相器后读出的二进制数的大小可以表征输入电压的大小,实现模数转换。
[0046]用作时序控制的三个不交叠的方波信号CLK0,CLKl和CLK2及系统时钟信号CLK如图6所示,其中CLKO,CLKl和CLK2的周期都是系统时钟信号CLK的三倍,CLKO与CLKl之间以及CLKl与CLK2之间的相位差都是120度。CLK0,CLKl和CLK2用来控制开关S1、S2、S3、S4和S5的关断,其中CLKO控制开关SI和S4,CLKl控制开关S2,CLK2控制开关S3和S5。
[0047]下面以该模数转换装置中的最低位电路为例,结合如图6所示的时序控制信号来说明其工作过程:
[0048]第一个时钟周期时,CLKO为高电平,CLKl和CLK2为低电平,从而第一开关SI和第四开关S4闭合,其余开关关断,阻变器件Ml的顶电极(TE)接Vkeset,其底电极(BE)接零电位,实现阻变器件Ml复位,呈初始态时高阻态阻值。
[0049]第二个时钟周期时,CLKl为高电平,CLKO和CLK2为低电平,从而开关S2导通,其余开关关断,输入模拟信号Vin接入电压比较电路,模块中呈高阻态的阻变器件Ml与分压电阻Rla、Rlb对所加模拟电压信号分压。
[0050]第三个时钟周期时,CLK2为高电平,开关S3和开关S5闭合,其余开关关断,读取电压Vkead接入电压比较电路,根据Ml两端得到的电压得出两个串联反相器的输出,高阻态输出电平为0,低阻态输出电平为1,最终实现了模拟信号到数字信号的转换。
[0051]输入图7所示的频率为50kHz电压范围为1.95?3.55V的正弦波,经过模数转换产生的数字信号如图8所示,从图8中可以看出输出为一个阶梯状正弦波,从而完成了模拟信号到数字信号的转换。
[0052]实施例二:
[0053]图5为由基于阻变器件的电流读取模数转换电路单元实现的模数转换装置,包括16个电流读取模数转换电路单元,实现分辨率为4位,系统时钟CLK的频率为5MHz的模数转换装置。
[0054]本实施例中电压源Veeset为-2V,电流源Ieeam (i = I, 2,...,16)为1uA,阻变器件的reset (复位)电压为-1.5V,set (置位)过程的阈值电压VTH = IV。输入模拟信号VIN的频率为50kHz电压范围为1.95?3.55V的正弦波,阻变器件Mi (i = I, 2,…,16)高阻态阻值RHS为1kOhm,低阻态阻值RLS为lOOOhm,第一分压电阻Ria (i = 1,2,…,16)阻值为(1-l)kOhm,第二分压电阻Rib(i = 1,2,…,16)阻值为10k0hm。当输入模拟信号Vin接入电压比较电路后,若Mi两端分得的电压VMi>VTH时,Mi由初始的高阻态变为低阻态,若Mi两端分得的电压VMi〈VTH时,Mi依然为高阻态;当Ikeam接入电路后,若Mi为高阻态,则输出电压为低电平0,若Mi为低阻态,则电压几乎全部降落在Rib上,输出高电平I。因为各个支路的Ria电阻大小不一样,所以各个支路中的阻变器件Mi的阻态也会不一样,从而由每一支路经过反相器后读出的二进制数大小可以表征输入电压的大小,从而实现模数转换。
[0055]用作时序控制的三个不交叠的方波信号CLK0,CLKl和CLK2及系统时钟信号CLK如图6所示,其中CLKO,CLKl和CLK2的周期都是系统时钟信号CLK的三倍,CLKO与CLKl之间以及CLKl与CLK2之间的相位差都是120度。CLK0,CLKl和CLK2用来控制开关S1、S2、S3、S4、S5和S6的关断,其中CLKO控制开关SI和S5,CLK1控制开关S2和S4,CLK2控制开关S3和S6。
[0056]下面以该模数转换装置中的最低位电路为例,结合如图6所示的时序控制信号来说明其工作过程:
[0057]第一个时钟周期时,CLKO为高电平,CLKl和CLK2为低电平,从而第一开关SI和第五开关S5闭合,其余开关关断,阻变器件Ml的顶电极(TE)接Vkeset,其底电极(BE)接零电位,实现阻变器件Ml复位,呈初始态时高阻态阻值。
[0058]第二个时钟周期时,CLKl为高电平,CLKO和CLK2为低电平,从而第二开关S2和第四开关S4导通,其余开关关断,输入模拟信号Vin接入电压比较电路,模块中呈高阻态的阻变器件Ml与分压电阻Rla、Rlb对所加模拟电压信号分压。
[0059]第三个时钟周期时,CLK2为高电平,开关S3和开关S6闭合,其余开关关断,读取电流Ικ_接入电压比较电路,根据Ml的电压得出反相器的输出,高阻态输出电平为0,低阻态输出电平为1,最终实现了模拟信号到数字信号的转换。
[0060]输入图7所示的频率为50kHz电压范围为1.95?3.55V的正弦波,经过模数转换产生的数字信号如图9所示,从图9中可以看出输出为一个阶梯状正弦波,从而完成了模拟信号到数字信号的转换。
【权利要求】
1.一种基于阻变器件的模数转换电路,包括电压比较电路、状态控制电路和读取数字输出电路,所述电压比较电路由阻变器件和电阻串联组成,所述电压比较电路用于将输入电压转换为用阻变器件的高或低阻态来表示,所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作,所述读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号。
2.基于阻变器件的电压读取模数转换电路,包括电压比较电路、状态控制电路和电压读取数字输出电路,所述电压比较电路用于将输入电压转换为用阻变器件高或低阻态来表征;所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作;所述电压读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号; 所述电压比较电路包括第一分压电阻、第二分压电阻及阻变器件M1,所述阻变器件Ml的顶电极与所述第一分压电阻的一端相连,其底电极与所述第二分压电阻的一端相连,第二分压电阻的另一端接地; 所述状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5 ;所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml的顶电极,所述第二开关S2连接输入电压信号Vin和第一分压电阻的另一端,所述第三开关S3连接读取电压Vkead与阻变器件Ml的顶电极,所述第四开关S4连接第二分压电阻的两端,所述第五开关S5连接阻变器件Ml的底电极(BE)与电压读取数字输出电路的输入端,所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5的开关; 所述电压读取数字输出电路包括两个串联的反相器。
3.根据权利要求2所述的基于阻变器件的电压读取模数转换电路,其特征在于,所述状态控制电路中第一开关SI和第四开关S4受同一时序控制,第三开关S3和第五开关S5受同一时序控制。
4.基于阻变器件的电流读取模数转换电路,包括电压比较电路、状态控制电路和电流读取数字输出电路,所述电压比较电路用于将输入电压转换为用阻变器件高或低阻态来表示;所述状态控制电路用于按照一定时序控制对所述电压比较电路的编程、状态读取和阻变器件复位操作;所述电流读取数字输出电路用于读取和输出电压比较电路中阻变器件的高或低阻态所代表的数字信号; 所述电压比较电路包括第一分压电阻、第二分压电阻及阻变器件M1,所述第一分压电阻的一端与第二分压电阻的一端相连,阻变器件Ml的顶电极与第二分压电阻的另一端相连; 所述电流读取数字输出电路包括一个电流源和一个反相器,电流源的输出端与反相器的输入端相连; 所述状态控制电路包括时序控制电路、第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6 ;所述第一开关SI连接复位电压信号Vkeset和阻变器件Ml顶电极(TE),所述第二开关S2连接输入信号Vin和第一分压电阻的另一端,所述第三开关S3连接阻变器件Ml的底电极(BE)和电流读取数字输出电路中反相器的输入端,所述第四开关S4连接阻变器件Ml的底电极(BE)与地;所述第五开关S5连接阻变器件Ml的底电极(BE)和地,所述第六开关S6连接阻变器件Ml的顶电极(TE)和地,所述时序控制电路用于产生控制时序控制第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6的开关。
5.根据权利要求4所述的基于阻变器件的电流读取模数转换电路,其特征在于,所述状态控制电路中第一开关SI和第五开关S5受同一时序控制,第二开关S2和第四开关S4受同一时序控制,第三开关S3和第六开关S6受同一时序控制。
【文档编号】H03M1/12GK104184475SQ201410427731
【公开日】2014年12月3日 申请日期:2014年8月27日 优先权日:2014年8月27日
【发明者】刘洋, 顾野, 贾旺旺, 段敏, 张铎, 王俊杰, 胡绍刚, 徐艳飞, 于奇 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1