提高模数转换动态范围的电路的制作方法

文档序号:8447226阅读:529来源:国知局
提高模数转换动态范围的电路的制作方法
【技术领域】
[0001]本发明设及模数转换技术领域,尤其设及直接应用在中频的模数转换技术领域, 具体是指一种提高模数转换动态范围的电路。
【背景技术】
[000引众所周知,ADC(Analog-t0-DigitalConverter,模拟数字转换器)被用于将一定 带宽之内的模拟信号转换成数字信号,根据Nyquist(巧奎斯特)定律的要求,在采样过程 当中采样率需要达到采样带宽的两倍W上,通过ADC可W采样得到固定位宽的数字信号。 随着采样率的提高,ADC采样的输出数字位宽变小,信号的分辨率和功率动态范围降低。

【发明内容】

[0003] 本发明的目的是克服了上述现有技术的缺点,提供了一种通过自动控制通道增 益,增加ADC采样前端的功率动态范围,提高模拟信号采样的分辨率,从而实现对前端更高 动态范围内的模拟信号进行采样的提高模数转换动态范围的电路。
[0004] 为了实现上述目的,本发明的提高模数转换动态范围的电路具有如下构成:
[0005] 该提高模数转换动态范围的电路,其主要特点是,所述的电路包括禪合器、增益规 则判别电路、第一中频放大器、第二中频放大器、可控增益衰减器、模数转换模块和控制模 块,其中:
[0006] 所述的禪合器接收中频信号,并将禪合中频信号输出至所述的增益规则判别电路 和第一中频放大器;
[0007] 所述的禪合中频信号依次通过所述的第一中频放大器、可控增益衰减器和第二中 频放大器输入至所述的模数转换模块,所述的模数转换模块对所述的禪合中频信号进行采 样并将采样得到的采样数据发送至所述的控制模块;
[000引所述的增益规则判别电路检测得出所述的禪合中频信号对应的检波输出电压值, 且与所述的控制模块发送的增益判别规则数据进行比较得到增益判别数据,并将所述的增 益判别数据发送至所述的控制模块;
[0009] 所述的控制模块根据接收到的增益判别数据产生对应的衰减控制数据和移位控 制数据,且将所述的衰减控制数据发送至所述的可控增益衰减器,并根据所述的移位控制 数据对所述的模数转换模块发送的采样数据进行移位控制;
[0010] 所述的可控增益衰减器根据接收到的衰减控制数据调节自身的衰减值。
[0011] 进一步地,所述的增益规则判别电路包括检波器、电压比较电路和增益规则设定 电路,其中:
[0012] 所述的检波器对接收的禪合中频信号进行检波得到对应的检波输出电压值;
[0013] 所述的增益规则设定电路接收所述的控制模块发送的增益判别规则数据得到相 应的电压参考值;
[0014] 所述的电压比较电路将所述的检波输出电压值与所述的电压参考值进行比较得 到所述的增益判别数据。
[0015] 更进一步地,所述的增益规则设定电路包括数个数模转换单元,所述的电压比较 电路包括数个比较器,所述的数模转换单元与所述的比较器一一对应,所述的数模转换单 元的输入端均接收所述的增益判别规则数据,所述的数模转换单元的输出端分别连接相应 的比较器的第一输入端,所述的比较器的第二输入端均连接所述的检波器的输出端,所述 的比较器的输出端连接所述的控制模块。
[0016] 进一步地,所述的控制模块包括移位寄存器和判别逻辑单元,所述的移位寄存器 用W存储所述的采样数据,所述的判别逻辑单元用W根据接收到的增益判别数据产生对 应的衰减控制数据和移位控制数据,且将所述的衰减控制数据发送至所述的可控增益衰减 器,并根据所述的移位控制数据对所述的移位寄存器进行移位控制。
[0017] 进一步地,所述的电路还包括位于所述的第一中频放大器和所述的可控增益衰减 器之间的抗混叠滤波器,所述的电路还包括用于输出采样信号至所述的模数转换模块的采 样时钟电路。
[0018] 其中,所述的控制模块为FPGA模块。
[0019] 采用本发明的提高模数转换动态范围的电路,通过跟踪ADC前端模拟中频(IF, intermediate化equency)的功率大小,通过控制模块(如现场可编程口阵列FPGA)控制信 号通道中的可控增益衰减器(PGA,programm油leGainAttenuator)的衰减值,使通道中增 益中频信号增益改变,并在控制模块中通过算法处理ADC对应时刻的采样值,从而实现ADC 动态范围的提高,实现模拟信号采样的更高分辨率,本发明的应用可W使低位宽ADC达到 与高位宽一样的采样效果,可W利用较低性能的元件实现本发明的电路结构,结构简单,易 于实现,适用于更广泛的应用领域。
【附图说明】
[0020] 图1为本发明的提高模数转换动态范围的电路的结构图。
[0021] 图2为本发明的电压比较电路的结构图。
[0022] 图3为本发明的控制模块的结构图。
【具体实施方式】
[0023] 为了能够更清楚地描述本发明的技术内容,下面结合具体实施例来进行进一步的 描述。
[0024] 如图1至3所示,在一种实施方式中,所述的提高模数转换动态范围的电路包括:
[0025] 1、禪合器;将中频信号一分为二,一路为中频信号通路,一路为中频信号功率范围 判别通路。
[0026] 2、增益规则判别电路泡括由检波器、电压比较电路、增益规则设定电路,其中:
[0027] 1)检波器对中频信号功率进行检波,将中频信号的功率值转换为电压值输出;
[002引 2)电压比较电路将检波器输出的电压值与增益规则设定电路生成的电压参考值 进行比较,得到增益判别数据,并将该数据发送给控制模块;
[0029] 3)增益规则设定电路;由控制模块发送的增益判别规则数据,并得到电压参考 值,增益比较规则是用户根据实际需要和调试之后通过上位机设定,此规则规定的数据通 过FPGA设定到DAC当中。。
[0030] 3、第一中频放大器:对中频信号通道增益进行放大,此中频放大器为小增益放大, 防止中频压缩。
[0031] 4、第二中频放大器;对中频信号通道增益进行放大,此中频放大器放大实现对通 道增益补偿。
[0032] 5、抗混叠滤波器:对中频信号进行滤波器,滤除混叠信号。
[0033] 6、可控增益衰减器;对中频信号进行衰减,衰减值由控制模块控制。
[0034] 7、模数转换模块(ADC);对中频信号进行模数转换和数据采样。
[0035] 8、采样时钟电路:生成模数转换模块的采样时钟
[0036] 9、控制模块:生成增益判别规则数据、控制衰减器衰减值W及处理模数转换模 块的采样数据,其控制巧片为任意可W实现上述功能的可编程巧片,例如FPGA(field programm油legatearray,现场可编程逻辑口阵列)巧片、DSP值igitalSi即al Processing,数字信号处理)巧片、ARM(AdvancedRISCMachines)巧片等。
[0037] W FPGA巧片为例,控制模块为FPGA模块,工作原理如下;
[003引前端中频信号通过禪合器分为两路,包括信号通道和检波通道,禪合至检波通道 的中频信号通过检波器进行检波,得到与功率值相对应的电压值,将检波得到的电压值与 通过FPGA模块、数模转换单元值AC)产生的电压参考值通过比较器进行比较,得到增益判 别数据,FPGA模块读取得到的增益判别数据通过内部的判别逻辑单元产生衰减控制数据, 控制信号通道中的可控增益衰减器,调节模数转换模块(ADC)前端的信号幅度,并且根据 FPGA模块的判别逻辑单元生成移位控制数据对ADC的采样数据的进行移位控制,实现ADC 动态范围的提高。
[0039] 基于上述工作原理,本发明的提
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1