用于LED控制器的自适应性关断延迟时间补偿的制作方法

文档序号:18220893发布日期:2019-07-19 22:59阅读:362来源:国知局
用于LED控制器的自适应性关断延迟时间补偿的制作方法

发光二极管(led)在电流流动通过其时发射光,且在无电流流动通过其时不发射光。led需要控制流动通过其的电流以获得所要亮度。控制此电流及亮度的一种方式是通过响应于脉冲宽度调制(pwm)控制信号而提供电流通过led及阻止电流通过led。交流电流的百分比可被描述为电流的占空比。

百分之五十(50%)占空比描述50%的时间电流通过led且另一50%的时间无电流通过led。10%占空比描述10%的时间电流通过led且90%的时间无电流。90%占空比描述90%的时间电流通过led且10%的时间无电流。pwm信号可具有控制led的电流和亮度的占空比。

尽管控制脉冲宽度调制信号可具有明确界定的50%占空比的接通和断开时间,但实施电流流动通过led的电路中的不相等电容可引起电流的不相等的开启和关断时间且造成led的占空比不是50%。

虽然一些集成电路led控制器含有集成功率晶体管来将外部功率驱动到led,但一些应用使用集成电路来驱动外部功率晶体管以将外部功率驱动到led。

在图1中,电路10在供应例如来自电池的电压vbat的电源引线12与电流感测电阻器16、功率场效应晶体管(fet)18及三个led20、22以及24的场接地引线14之间提供串联连接。晶体管18具有漏极26、栅极28及源极30。晶体管18还呈现栅极到漏极电容cgd32和栅极到源极电容cgs34,两者都以虚线指示。

集成电路控制器36包含栅极驱动器电路38、idrive输出引脚40及pwm输入引脚42。idrive输出引脚40通过外部引线41连接到晶体管18的栅极30。栅极驱动器38包含连接于电源与接地之间的切换电路44,且在引脚42处接收的pwm信号的控制下操作以通过将电荷提供到晶体管18的栅极30而开启晶体管18且通过从栅极30去除电荷而关断晶体管18。开启晶体管18将电流iled从电源引线12传导通过电阻器16及led20、22以及24到接地引线14。关断晶体管18阻断来自电源引线12的电流通过电阻器16及led20、22以及24到接地引线14。

在例如汽车应用的一些应用中,电阻器16、功率晶体管18、led20、22及24与集成电路控制器36分离。在这些应用中,在pwm信号中的状态改变之后在相等时间段中开启和关断通过晶体管18的电流iled存在问题。在较大功率fet晶体管中,电容cgd及cgs通常非常大。

功率fet晶体管中的电流取决于过激励电压vov,其为vgs与晶体管栅极-源极阈值电压vth之间的电压差。vov_10%是led电流达到全电流的10%时的过激励电压,vov_90%是led电流达到全电流的90%时的过激励电压,vov_full是led具有全电流时的过激励电压。开启延迟时间ton_delay取决于将电容cgs从0v充电到vth+vov_10%所需的时间。关断延迟时间toff_delay取决于将电容cgs从vov_full放电到vov_90%所需的时间。通常vov_full与vov_90%之间的电压差比vth+vov_10%与0v之间的差小得多。这意味着,即使具有相等的idrive栅极电流,晶体管18的开启延迟时间ton_delay时间和toff_delay时间也将不同。

在图2中,pwm信号在时间46处开启且在时间48处关断。idrive电流在时间46处开启且在时间48处关断。归因于电容cgs34,栅极上的电压vgs缓慢增加以在时间50处开启晶体管18,从而实现时间46与50之间的ton_delay。在时间48处,pwm信号关断且idrive信号从栅极18去除电荷以在时间52处关断晶体管18,从而实现时间48与52之间的toff_delay。

恒定电流idrive用于驱动晶体管18以便在上升阶段和下降阶段期间控制led电流转换速率。出于电磁兼容性(emc)考虑,led电流的低转换速率(1~10ma/us)为优选的。这意味着驱动电流不能非常大。此会导致ton_delay归因于有限驱动电流及晶体管18的较大cgs而长达约数百微秒。toff_delay在时间上极小,约若干微秒。ton_delay与toff_delay之间存在大的间隙,这会引起iled电流占空比损失。



技术实现要素:

一种发光二极管控制器集成电路包括:检测器电路,其具有经调适以耦合到与发光二极管串联连接的感测电阻器的感测输入、参考电压输入及比较器输出;补偿定时器电路,其具有连接到所述比较器输出的比较器输入、耦合到脉冲宽度调制输入信号的输入、时钟信号输入及计数输出;驱动器控制电路,其具有连接到所述计数输出的输入、耦合到所述脉冲宽度调制输入信号的输入及驱动器输出;及驱动器电路,其具有输入,所述输入与所述驱动器输出连接且具有经调适以耦合到与所述发光二极管串联连接的功率晶体管的控制输入的控制输出信号。

一种集成电路包括:时钟信号输入引脚;脉冲宽度调制信号输入引脚;栅极驱动信号输出引脚;及感测输入引脚。所述集成电路耦合到供应电压的电源引线与感测电阻器、具有控制输入的功率场效应晶体管及发光二极管的场接地引线之间的串联连接。所述感测输入引脚耦合到所述电阻器与所述晶体管之间的所述串联连接,且所述栅极驱动信号输出引脚耦合到所述晶体管的所述控制输入。

一种操作发光二极管控制器的方法包括:在脉冲宽度调制信号的第一状态改变时使计数器从起始计数递增;在检测到电流流动通过与发光二极管串联连接的功率晶体管后使所述计数器在停止计数处停止;在所述脉冲宽度调制信号的第二状态改变后,使所述计数器从所述停止计数递减;及当所述计数器递减到所述起始计数时停止所述电流。

附图说明

图1是已知led控制器电路的框图。

图2是图1的电路的电流及电压的时序图。

图3是新的led控制器电路的框图。

图4是图3的电路的电流及电压的时序图。

具体实施方式

在图3中,电路60包含电源引线12与充当感测电阻器rsns的电流感测电阻器16、功率场效应晶体管(fet)18及三个led20、22以及24的场接地引线14之间的串联连接。电路60还包含集成电路控制器62。

控制器62具有idrive或栅极输出引脚40、pwm信号输入引脚42、由外部引线65连接在晶体管18的电阻器16与漏极26之间的isn感测输入引脚64、时钟输入引脚66及具有连接到idrive引脚40的输出的切换电路44。

检测器电路68包含比较器,其具有连接到参考电压vbat到vref的非反相输入、连接到isn感测引脚64的反相输入及vcomp输出。

补偿定时器电路72包含反相器74,其具有连接到比较器70的vcomp输出的输入,和输出。and门76具有连接到反相器的输出的输入、连接到pwm引脚42的输入,和输出。反相器78具有连接到pwm引脚42的输入,和输出。计数器79具有连接到时钟引脚66的输入、连接到and门76的输出的启用+1输入、连接到反相器78的输出的启用-1输入,和在引线80上提供计数信号的计数输出81。

驱动控制电路82具有内部逻辑电路86,所述内部逻辑电路具有连接到引线80上的计数输出81的输入,和输出83。逻辑电路86在来自计数器79的计数信号大于0的情况下提供逻辑1状态输出信号且在来自计数器79的计数信号等于0的情况下提供逻辑状态输出信号。or门88具有连接到逻辑电路86的输出83的一个输入、连接到pwm引脚42的输入,及引线84上的启用信道输出。驱动器电路38中的切换电路44具有连接到引线84的输入及通过引线41连接到晶体管18的栅极的输出。

同样参看图4,在操作中,检测器68检测外部感测电阻器rsns16上的任何电压降以监视通过晶体管18到led20、22及24的led电流iled。比较器70的输出vcomp在电压vgs开始为晶体管18的栅极充电时在时间46处将为逻辑0,且在晶体管18的栅极充满电且iled电流开始流动通过晶体管18时在时间90处将为逻辑1。

计数器79在时间46处从引脚42上的pwm信号的上升沿处的起始数值开始递增计数,且在时间90处在vcomp的上升沿处的停止数值处停止计数。计数器79在时间48处从pwm的下降沿处的停止数值开始递减计数且当其返回到起始数值时在时间92处停止计数。在此实例中,递增及递减计数在时钟引脚66上的时钟信号的上升沿上进行。递增及递减计数提供等于toff_delay时间96的ton_delay时间94。

在此实例中,起始数值是零且停止数值将由功率fet晶体管18的特性确定。因为停止计数是由外部功率晶体管18的特性而非控制器62的特性确定,所以集成电路控制器62的特性不必针对不同功率晶体管而改变。这提供了广泛的功率晶体管选择。

引线84上的驱动器控制输出在pwm信号变得高时为高的,且保持高直到计数器信号变为零为止。驱动器电流idrive在引线84上的输出为高时为外部功率晶体管18的栅极30充电,且在引线84上的输出为低时对栅极30放电。

在操作中,所公开电路在pwm信号的上升沿处起动计时器且当外部功率fet被开启且由感测电路检测到时使计数器停止。这记录了ton_delay。所公开电路通过ton_delay推迟了驱动电流idrive的下降沿以补偿toff_delay。通过此补偿ton_delay=toff_delay,通过led的电流与pwm信号具有相同占空比。

只要供应到计时器的时钟信号足够快,那么led电流占空比的准确度将非常高。举例来说,使用2.5mhz时钟信号,所公开的电路可在2khz、50%pwm调光期间达成led电流占空比的+/-0.2%容差。再次,所公开的电路及过程独立于外部fet晶体管类型。所公开的电路及过程适于具有不同cgs、cds及vth的外部fet。

基于所公开的实例,以上实例的其它实施方案是可能的。举例来说,检测器68可检测电流而非电压,且可检测与vbat到vref不同的比较电压。计时器72可使用不同门控以开启及关断计数器79。计数器79可从任何数值开始计数且可开始递减计数而非递增计数。计数信号可为平行引线上的二进制计数信号而非引线80上的一个信号。逻辑电路86可以任何所要门控实施以响应于计数信号而获得所要输出信号。切换电路44可使用所要开关,例如可将其自身不相等电容贡献给功率晶体管的开启时间及关断时间的晶体管。

所公开的电路使用外部功率晶体管18,其中集成电路制造商不知道外部功率晶体管的特性。类似的应用可用于包含功率晶体管的集成电路,但在所述状况下,集成电路制造商将知道功率晶体管的特性且可将集成电路设计成在无论是否具有所公开的检测器、计数器及驱动器控制电路的情况下提供相等ton_delay时间及toff_delay时间。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1