一种分时采样的多通道信号采样系统和方法与流程

文档序号:12828607阅读:2173来源:国知局
一种分时采样的多通道信号采样系统和方法与流程

本发明涉及信号处理领域,特别涉及一种分时采样的多通道信号采样系统和方法。



背景技术:

现有的中频数字化接收机主要由单个的模数转换器(adc)和数字下变频器组成,其中模数转换模块主要完成模拟中频信号的采样,并转化得到数字化的中频信号,数字下变频器将感兴趣的信号转换至基带,同时做抽样率变换及滤波处理,得到正交的i、q信号后送后续的数字信号处理器进行基带信号处理,在整个中频接收机里面数字下变频器是整个中频数字化接收机的核心,但通常情况下,现有的中频数字化接收机仅能实现单通道的信号采样,工作效率低,工作方式单一。随着电子产品的普及和发展,工业和消费类电子产品的功能越来越多,需要采集处理的信号也越多,这样一来信号采集通道就随着增多。对于现有的多通道中频接收机的实现方法,通常是设有多个ad通道,每个ad通道对应一个adc模块,adc模块采样转换后,经数字下变频器处理后再与fpga模块连接,这样的设计虽然能保证多通道采样处理的精确率,但每一个ad通道就需要一块与之对应的数字下变频器,这样就需要占用大量的ad口,不仅成本高昂,同时还增加了板子设计的难度。



技术实现要素:

本发明要解决的技术问题是:提供一种分时采样的多通道信号采样系统和方法,其能节省采样电路的ad口资源,降低成本。

本发明的解决方案是这样实现的:一种分时采样的多通道信号采样系统,包括输入滤波电路、产生控制信号的cpld和带ad口的dsp,其还包括采样通道选择电路,其中,

所述输入滤波电路为rc低通滤波电路,用于对输入的多通道采样信号进行滤波;

滤波后的多通道采样信号通过采样通道选择电路进行通道选择再单通道输出;

产生控制信号的cpld,接收dsp发送的两路脉冲信号,输出选通信号,选通信号用于实现具体哪一路采样信号输出;

带ad口的dsp,被选择输出的采样信号进入dsp的ad口中进行处理。

本发明的另一技术方案在于在上述基础之上,所述采样通道选择电路包括8通道模拟多路复用器,经过滤波后的多通道采样信号与所述8通道模拟多路复用器的输入脚相连。

本发明的另一技术方案在于在上述基础之上,所述8通道模拟多路复用器型号为sn74lv4051adr。

本发明的另一技术方案在于在上述基础之上,所述dsp和cpld的两个gpio管脚直连,并配置gpio的信号方向为从dsp输出,进入cpld。

本发明的另一技术方案在于在上述基础之上,所述cpld的三个gpio管脚与sn74lv4051adr芯片的通道选择管脚相连。

本发明的另一技术方案在于在上述基础之上,所述dsp发送的两路脉冲信号为cp1和cp2,在脉冲信号cp1的一个周期内,脉冲信号cp2有8个以上的上升沿。

本发明的另一技术方案在于在上述基础之上,还提供了一种分时采样的多通道信号采样方法,包括以下步骤:

s1、dsp发送两路脉冲信号cp1和cp2给cpld;

s2、cpld在检测到cp1处于高电平,同时cp2有一个上升沿时,这个上升沿作为计数清零的边沿触发信号,cpld计数器清零并开始计数;

s3、根据计数值,cpld输出与计数相匹配的电平组合信号;

s4、根据cpld输出的电平组合信号,选择对应通道的采样信号输出进入dsp的ad口完成采样。

本发明的另一技术方案在于在上述基础之上,在脉冲信号cp1的一个周期内,脉冲信号cp2有8个上升沿。

从以上技术方案可以看出,本发明所述的分时采样的多通道信号采样系统和方法,通过设计的采样通道选择电路,利用模拟多路复用器的原理实现多路模拟信号的连续采样,从而可以在单个通道实现多路信号采样,大大节省了多路信号采样电路的ad口资源,降低成本。

附图说明

构成本发明的一部分的附图用来提供对本发明的进一步理解,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。

图1为本发明一种实施方式中分时采样的多通道信号采样系统的电路原理图;

图2为图1中所述分时采样的多通道信号采样系统中的控制通道选择的时序逻辑图;

图3为本发明一种实施方式中分时采样的多通道信号采样方法的流程图。

具体实施方式

下面结合附图对本发明进行详细描述,本部分的描述仅是示范性和解释性,不应对本发明的保护范围有任何的限制作用。此外,本领域技术人员根据本文件的描述,可以对本文件中实施例中以及不同实施例中的特征进行相应组合。

本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例,例如能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。

本发明实施例如下,如图1所示,一种分时采样的多通道信号采样系统,分时采样的多通道信号采样系统,包括输入滤波电路、产生控制信号的cpld和带ad口的dsp,其还包括采样通道选择电路,其中,所述输入滤波电路为rc低通滤波电路,用于对输入的多通道采样信号进行滤波;滤波后的多通道采样信号通过采样通道选择电路进行通道选择再单通道输出;产生控制信号的cpld,接收dsp发送的两路脉冲信号,输出选通信号,选通信号用于实现具体哪一路采样信号输出;带ad口的dsp,被选择输出的采样信号进入dsp的ad口中进行处理。

在上述实施例的基础上,本发明另一实施例中,所述采样通道选择电路包括8通道模拟多路复用器,经过滤波后的多通道采样信号与所述8通道模拟多路复用器的输入脚相连。

在上述实施例的基础上,本发明另一实施例中,所述8通道模拟多路复用器型号为sn74lv4051adr。

在上述实施例的基础上,本发明另一实施例中,所述dsp和cpld的两个gpio管脚直连,并配置gpio的信号方向为从dsp输出,进入cpld。

在上述实施例的基础上,本发明另一实施例中,所述cpld的三个gpio管脚与sn74lv4051adr芯片的通道选择管脚相连。

在上述实施例的基础上,本发明另一实施例中,如图2所示,所述dsp发送的两路脉冲信号为cp1和cp2,在脉冲信号cp1的一个周期内,脉冲信号cp2有8个上升沿。

在上述实施例的基础上,本发明另一实施例中,如图3所示,还提供了一种分时采样的多通道信号采样方法,包括以下步骤:

s1、dsp发送两路脉冲信号cp1和cp2给cpld;

s2、cpld在检测到cp1处于高电平,同时cp2有一个上升沿时,这个上升沿作为计数清零的边沿触发信号,cpld计数器清零并开始计数;

s3、根据计数值,cpld输出与计数相匹配的电平组合信号;

s4、根据cpld输出的电平组合信号,选择对应通道的采样信号输出进入dsp的ad口完成采样。

在上述实施例的基础上,本发明另一实施例中,在脉冲信号cp1的一个周期内,脉冲信号cp2有8个上升沿。

具体地,采样信号temp1~temp7从接插件p1进入电路,经过前级rc低通滤波电路后,进入u1(sn74lv4051adr)芯片的信号输入脚in0-in6,此时u3(cpld)给u1的9、10、11脚三个不同的组合电平可以对应输出相应通道的输入信号。u1的6脚inh是芯片独立开关控制引脚,具有独立开启和关闭芯片的功能,inh为高电平时,芯片输出被关闭;inh为低电平时,芯片输出打开,可以正常输出信号。在这里我们把inh引脚直接接地,为的是让芯片处于一直打开的工作状态。u1的9、10、11脚的电平组合决定了输出的是哪一路输入信号。abc组合a为高位,c为最低位,那么abc组合有000、001、010、011、100、101、110、111,对应的就是通道0、1、2、3、4、5、6、7。当abc引脚输入了一组电平时,对应被选择通道的采样信号就会从u1的3脚输出。例如在某个时刻给abc三个脚全置低电平,那么通道0的输入信号被选中,可以从3脚输出。所以我们可以通过给abc分配不同的电平来决定输出哪路信号,如果我们需要对这些信号实时采样(从通道0~7不间断循环输出),那么只需要在一定时间内将abc的电平从000~111进行循环分配,这样通道0到7的信号会不停的从引脚3依次输出。u2(dsp)和u3设置有两个gpio直联,cp1为触发帧脉冲、cp2为计数脉冲,cp1和cp2两组脉冲是从u2发送到u3。脉冲信号具体形式如图2所示,其中,cp2的脉冲数量跟所需要采样的通道个数有关,本例中采样8个通道,因此发送8个脉冲,u3在检测到计数脉冲cp2上升沿的同时,如果帧脉冲cp1为高电平,那么u3内部计数器清零并开始计数。当计数为1时,选择第一个通道采样信号输出。当系统判断出选择了第一个通道输出时,控制u3的56、57、58三个引脚输出所需要的电平000,此时u3的3脚输出的信号为第一通道的采样信号。通过以上方法,temp0~temp7总共8路temp信号最后依次进入处理器的一个ad口进行处理。其中,sn74lv4051adr为8通道模拟多路复用器,芯片技术资料和管脚说明为已知技术,在此不再赘述。cpld(complexprogrammablelogicdevice)复杂可编程逻辑器件,是从pal和gal器件发展出来的器件,属于大规模集成电路范围。dsp为数字信号处理器,可以选用现有的型号,在此不再详细介绍。

从以上技术方案可以看出,本发明所述的分时采样的多通道信号采样系统和方法,通过设计的采样通道选择电路,利用模拟多路复用器的原理实现多路模拟信号的连续采样,从而可以在单个通道实现多路信号采样,大大节省了多路信号采样电路的ad口资源,降低成本。

以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1