一种MCU硬件复位电路和BMS系统的制作方法

文档序号:15246543发布日期:2018-08-24 19:10阅读:来源:国知局

技术特征:

1.一种MCU硬件复位电路,其特征在于,包括:

第一开关单元,输入端接充电端口,所述第一开关单元接入充电信号并在其输出端输出第一驱动信号;

第二开关单元,输入端与所述第一开关单元的输出端连接,所述第二开关单元接入所述第一驱动信号并在其输出端输出第二驱动信号;

延时调整单元,与所述第二开关单元的输出端连接,所述延时调整单元对所述第二驱动信号进行延时调整;及

第三开关单元,与所述延时调整单元和所述MCU的复位引脚连接,所述第三开关单元接入延时调整后的第二驱动信号并在其输出端输出复位信号至所述MCU的复位引脚,使所述MCU复位。

2.如权利要求1所述的MCU硬件复位电路,其特征在于,所述第一开关单元包括第一电阻、第二电阻、第一电容及第一三极管,其中:

所述第一三极管为NPN型三极管,所述第一三极管的基极接所述第一电阻的一端,所述第一电阻的另一端作为所述第一开关单元的输入端接所述充电端口,所述第一三极管的基极还通过所述第二电阻接地,所述第一电容与所述第二电阻并联,所述第一三极管的发射极接地,所述第一三极管的集电极作为所述第一开关单元的输出端。

3.如权利要求1所述的MCU硬件复位电路,其特征在于,所述第二开关单元包括第三电阻、第四电阻、第五电阻和第二三极管,其中:

所述第二三极管为PNP型三极管,所述第二三极管的基极接所述第三电阻的一端,所述第三电阻的另一端作为所述第二开关单元的输入端,所述第二三极管的基极还通过所述第四电阻接所述第二三极管的发射极,所述第二三极管的发射极通过所述第五电阻接所述MCU的复位引脚,所述第二三极管的集电极作为所述第二开关单元的输出端。

4.如权利要求1所述的MCU硬件复位电路,其特征在于,所述延时调整单元包括第六电阻和第二电容,所述第六电阻连接在所述第二开关单元的输出端和所述第三开关单元的输入端之间,所述第二电容与所述第六电阻并联。

5.如权利要求1所述的MCU硬件复位电路,其特征在于,所述第三开关单元包括第七电阻、第八电阻、第三三极管及第三电容,其中:

所述第三三极管NPN型三极管,所述第三三极管的基极接所述第七电阻的一端,所述第七电阻的另一端作为所述第三开关单元的输入端,所述第三三极管的基极还通过所述第八电阻接地,所述第三三极管的发射极接地,所述第三三极管的集电极通过所述第三电容接地,且所述第三三极管的集电极作为所述第三开关单元的输出端接所述MCU的复位引脚。

6.一种BMS系统,包括MCU,其特征在于,还包括权利要求1至5任一项所述的MCU硬件复位电路。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1