一种基于多通道高速ADC相位自校正方法与流程

文档序号:15624142发布日期:2018-10-09 22:33阅读:来源:国知局

技术特征:

技术总结
本发明公开了一种基于多通道高速ADC相位自校正方法,包括数据采集、选取参考通道并根据参考通道计算各通道的相位差、计算修正值和执行自校正的步骤;本发明有效消除各通道的相位延迟,可实现同步精度可调,具有较好的实用性。本发明基于阵列式设计,对信号处理的实时性高;本发明的模数对接部份数据线少、信号完整性好、减少了系统的复杂性;本发明去除射频预处理模块,具有功耗低、体积小的优点;本发明可根据不同需求配置阵列通道数,使用灵活、方便;本发明可根据不同需求配置采样速率,满足不同应用需求。

技术研发人员:陈科锋
受保护的技术使用者:国蓉科技有限公司
技术研发日:2018.05.11
技术公布日:2018.10.09
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1