一种带斩波稳定的ΣΔ型和SAR型混合型ADC的制作方法

文档序号:17922089发布日期:2019-06-15 00:10阅读:142来源:国知局
一种带斩波稳定的ΣΔ型和SAR型混合型ADC的制作方法

本发明涉及cmos集成电路设计领域,具体涉及一种带斩波稳定的σδ型和sar型混合型adc。



背景技术:

随着科学技术的飞速发展,数字信号处理技术越来越广泛的应用在各种科学和日常生活领域。数字系统处理的信号为数字信号,然而自然界中的信号,如温度、压力、速度、声音等这些在工业检测控制和生活中经常见到用到的物理量都是连续变化的模拟信号。为了使数字系统能够对这些的模拟信号进行处理,就需要实现模拟和数字之间的相互转换,模数转换器(adc)成为模拟系统与数字系统连接的关键部件。

由于不同系统对于adc的精度、采样率、功耗、噪声等要求不尽相同,因此发明出了各种拓扑结构的adc类型,如flash型、floding型、pipeline型、subraning型、time-interleaved型、cyclic型、σδ型和sar型。其中,逐次逼近型(sar)adc因其简单的结构和极低的功耗而被广泛的应用在便携式仪器电池的供电表盘、数字信号采集发射装置和病人监视设备等领域。但由于工艺条件的限制,如系统误差、噪声、电容值失配等的影响下,sar型adc的有效精度很难做到12位及以上。为了提高sar型adc的精度,必须引入较复杂的数字校准算法;sigma-delta型(σδ)adc是利用过采样和噪声整形技术,以速度换取精度方式达到很高的模数转换精度,被广泛应用在音频系统、工业测量、通信和多媒体等领域。但当精度要求很高时,σδ型adc需通过增加过采率、积分器级数等方式,对运算放大器、开关、反馈dac、数字滤波器等模块提出更高要求,导致功耗增加和设计稳定变差。

目前,结合了σδ型adc和sar型adc各自优点的新型混合型adc得到越来越多的关注。这种混合型adc主要有三种结构:1、利用低精度sar型adc作为σδ型adc的量化器,这样节省了原有σδ型adc的比较器部分和作为模拟求和的运算放大器。但该结构与传统多位量化σδ型adc具有相同的缺点,即系统线性度较差;2、采用两级量化方式,第一级为sar型adc进行粗量化,第二级为σδ型adc进行精细量化,sar型adc的输出同时用作调整σδ型adc参考电压范围,该拓扑结构中整体转换精度不依赖于精细量化精度,因此放宽了对σδ型adc的要求;3、采用两级量化方式,第一级为σδ型adc,第二级为sar型adc,首先由σδ型adc对输入信号进行粗量化,所产生的数字信号作为模数转换的高位,σδ型adc积分器的模拟输出作为sar型adc的输入,并由sar型adc进行第二步的细量化,所产生的数字信号作为模数转换的低位。在现有文献中,如专利hybirddelta-sigma/saranalogtodigitalconverterandmethodsforusingsuch,us2008/0258951a1中,采用sar型adc和σδ型adc公用积分器、比较器的方式,但这种方法需要在多相时钟下不断改变采样信号、电容比例、基准电压等,工作时钟十分复杂,且容易因漏电而导致的精度降低。



技术实现要素:

本发明提供了一种带斩波稳定的σδ型和sar型混合型adc,以改善现有混合型adc性能缺陷,使其具有失配电压小、功耗低、转换速率高等优点。

本发明的目的是这样实现的:

一种带斩波稳定的σδ型和sar型混合型adc,包括:σδ型adc101、sar型adc102以及msb/lsb组合逻辑103;

技术说明:

σδ型adc101,由积分器部401、比较器部一402、计数器部403组成;其中,积分器部401的输出连接至比较器部一402的差分输入端;比较器部一402输出的正端连接至计数器部403,比较器部一402的差分输出作为积分器部401参考电压采样部分开关的控制信号;计数器部403的输出一方面作为σδ型adc的数字输出信号,另一方面作为混合型adc的msb部分;

sar型adc102,由n-bitdac部一201-1、n-bitdac部二201-2、比较器部二202和逐次逼近寄存器部203组成;其中,n-bitdac部一201-1为数模转换器正端,其输入为正输入信号vin+、参考电压vref+和vref-,其输出连接在比较器部二202的正端;n-bitdac部二201-2为数模转换器负端,其输入为负输入信号vin-、参考电压vref+和vref-,其输出连接在比较器部二202的负端;比较器部二202的输出连接在逐次逼近寄存器部203输入端;逐次逼近寄存器部203的输出一方面作为sar型adc的数字输出信号,另一方面连接在两个n-bitdac部控制每次位转换;

n-bitdac部一201-1和n-bitdac部二201-2的部分具有乘2功能,一方面,采样输入信号时由两个相等的电容进行采样,另一方面,位转换时只由一个电容来完成;其中,具有乘2功能的单端结构1-bitdac由二输入与非门301、302,反相器303、304、305、开关306、307、308、309、310、311、312,电容313、314组成;正常工作时,电容313、314取值相同且电容313、314上的电荷均为c(vcm-vin+);位转换时,电容313两端均接共模电平vcm,使电荷转移到电容314上,实现对2vin进行的转换。

输入信号vin作为混合型adc的输入接入σδ型adc101的输入端,σδ型adc101具有两个输出,分别为积分器的模拟输出和计数器的数字输出;其中,积分器的模拟输出连接在sar型adc102的输入端作为sar型adc的模拟输入信号,计数器的数字输出作为混合型adc输出的msb部分连接在msb/lsb组合逻辑103的输入端,sar型adc102的输出作为混合型adc输出的lsb部分连接在msb/lsb组合逻辑103的输入端;msb/lsb组合逻辑103将msl和lsb连接在一起,构成混合型adc的最终数字输出。

本发明的有益效果在于:

1.本发明采用带斩波稳定的σδ型adc结构,对内部的整个模拟信号通路进行斩波,有效地消除失调和低频噪声,获得极低的误差和漂移;

2.在传统的采样基础上,增加了对输入信号的采样控制开关,并在传统的双相不交叠时钟clk1和clk2基础上,增加两相不交叠时钟sel_in和sel_vcm。在完成一次模数转换过程中对参考电压的积分次数比输入信号的积分次数多一次,使得转换完成后积分器的输出范围满足后续sar型adc输入范围的要求;

3.本发明在具体工作时,对于电容313处于位转换期间另一端的电压并不要求一定为共模电平vcm,由于差分电路的作用,只要上下两端均接相同的电压即可;

4.本发明的混合型adc输入信号有1lsb变化时,sar型adc精细量化数字输出有一个码值的变化;

5.本发明的混合型adc具有失配电压小、功耗低、转换速率高的优点。

附图说明

图1为一种带斩波稳定的σδ型和sar型混合型adc的结构图;

图2(a)为本发明中sar型adc的结构示意图;

图2(b)为本发明中sar型adc的工作时序示意图;

图3为本发明中具有乘2功能的单端结构1-bitdac的电路示意图;

图4为本发明中带斩波稳定的1阶σδ型adc的结构示意图;

具体实施方式

下面结合附图对本发明做进一步描述:

图1为一种带斩波稳定的σδ型和sar型混合型adc的结构图。该adc由σδ型adc101、sar型adc102、msb/lsb组合逻辑103组成。输入信号vin作为整个adc的输入加载在σδ型adc101的输入端,σδ型adc101具有两个输出,分别为积分器的模拟输出和计数器的数字输出,其中积分器模拟输出连接在sar型adc102的输入端,作为sar型adc的模拟输入信号,计数器的数字输出作为整个adc输出的msb部分连接在msb/lsb组合逻辑103。sar型adc102的输出作为整个adc输出的lsb部分连接在msb/lsb组合逻辑103。msb和lsb组合逻辑部分103将msl和lsb连接在一起,构成adc的最终数字输出。

具体说明如下:

σδ型adc的位数为m位,sar型adc为n位,σδ型adc可以采用一阶或二阶incrementalσδ型adc结构。这里以一阶σδ型adc为例,为获得m-bit的数字输出,其转换周期为2m个时钟周期。经过2m个周期后,积分器的输出vout为

其中,vout为积分器输出的差分电压值vout=vout+-vout-,vin为输入差分电压,vin=(+vin)-(-vin),+vin=vin+-vin-,-vin=vin--vin+,vref=(+vref)-(-vref),+vref=vref+-vref-,-vref=vref--vref+,系数2是因为斩波技术对输入和反馈电压分别进行了两次采样,cs为采样电容,ci为积分电容,cf为参考电压采样电容。x表示比较器输出为1的次数,y表示输出为0的次数,x+y=2m,当比较器输出为1时减去vref,当比较器输出为0时,加上vref。

当输入发生微小的变化,不影响x和y的值,积分器的输出变化为:

可见虽然输入信号变化很小,但adc的第一级提供给第二级sar型adc的输入乘以了系数使得第二级可以很容易分辨出输入的变化。

当输入信号范围为±vref,σδ型adc为m-bit,sar型adc为n-bit,输入信号的分辨率应该为当整体adc输入信号变化1lsb,经过第一级的2m个周期,σδ型adc积分器的输出,即提供给第二级sar型adc的输入为:

对于n-bit的saradc来说,由于其参考电压也为±vref,因此其输入分辨率为在这种结构中,需满足cs=1/4ci,由式(3)可以看到,只有当输入变化2lsb时,sar型adc的输出才会有一个码值的变化,因此,需要对σδ型adc的积分器输出做2倍的放大才可以。

图2(a)为sar型adc的结构示意图,该sar型adc由n-bitdac201-1、201-2、比较器部202和逐次逼近寄存器部203组成。n-bitdac201-1为数模转换器正端,其输入为正输入信号vin+、参考电压vref+和vref-,其输出连接在差分比较器部202正端。n-bitdac201-2为数模转换器负端,其输入为负输入信号vin-、参考电压vref+和vref-,其输出连接在差分比较器部202负端。比较器部202输出连接在逐次逼近寄存器部203输入端,逐次逼近寄存器部203的输出一方面作为n-bitsar型adc的数字输出,另一方面连接在n-bitdac部,控制每一次位转换。

图2(b)工作时序部分的cnvrt、clk、discharging、offsetautzeroing、sampling和sleeping为sar型adc工作时钟。其中clk为系统时钟,cnvrt为sar型adc的工作时钟,即当cnvrt到来,sar型adc开始工作,其频率即为sar型adc的转换频率,clk和cnvrt两个信号由外部提供,其余四个信号由逐次逼近寄存器产生。首先,discharging信号变为1,n-bitdac所有电容的正负极被短接,全部电容放电之后offsetautzeroing信号变为高,为比较器失调消除提供共模电平,随后,采样输入信号,之后在clk的作用下,完成n-bit的ad转换。

图3为应用于图2(a)中n-bitdac部分的具有乘2功能的单端结构1-bitdac的电路示意图,sar型adc采样输入信号时,由两个相等的电容进行采样,位转换时,只由一个电容来完成。该具有乘2功能的单端结构的1-bitdac由二输入与非门301、302,反相器303、304、305、开关306、307、308、309、310、311、312,电容313、314组成。在图3中,vcm表示共模电平、vref+和vref-表示参考电压、vin+表示输入信号正端,由于该电路图为单端结构图,因此只有vin+,与之对称的为vin-端。cycle、az、smp、dis_chg均为开关控制信号,dn表示当前位的数字输出。在具体工作过程中,电容c1、c2上的电荷均为c(vcm-vin+),位转换时,电容313的两端均接vcm,因此电荷转移到了电容314上,这样进行位转换时是对2vin进行的转换。事实上,对于电容313处于位转换期间另一端的电压并不要求一定为vcm,由于差分电路的作用,只要上下两端均接相同的电压即可。

传统的incrementalσδ型adc经过2m个时钟周期转换后,积分器输出范围为或者而第二级sar型adc所需要的输入范围是其原因在申请号为201811582842.7的专利“带斩波稳定的适用于混合型adc结构的σδadc”中有详细解释。因此需要将σδ型adc积分器的输出从(输入为正时)和(输入为负时)调整为才可以。

图4为本发明中带斩波稳定的1阶σδ型adc的结构示意图,本发明在传统的采样基础上,增加了对输入信号的采样控制开关,并在传统的双相不交叠时钟clk1和clk2基础上,增加两相不交叠时钟sel_in和sel_vcm。其中clk1和clk2的周期数为2m+1,其中m是adc的数字输出位数,sel_in和sel_vcm的周期数为2m。使得在完成一次模数转换过程中对输入信号的积分次数为2m次,而对参考电压vref的积分次数为2m+1次。当输入信号vin为正时,在2m个周期结束时刻,最后一个周期采样的vref为vref--vref+,当输入信号为负时,最后一个周期采样的vref为vref+-vref-,使得转换完成后积分器的输出范围满足后续sar型adc输入范围的要求。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1