一种正交六分频电路的制作方法

文档序号:33392275发布日期:2023-03-08 11:32阅读:来源:国知局

技术特征:
1.一种正交六分频电路,其特征在于,包括:由两个反相器级联构成的用于输入rfn,rfp差分高频信号的输入缓冲驱动电路1和2,及与所述输入缓冲驱动电路1和2连接的分频电路,所述分频电路包括锁存电路4,5,6,7,8,9和反相器电路3,10,11,12,13;以及与所述分频电路相连接的输出采样电路,所述输出采样电路包括锁存电路14,16,18,20和由反相器15,17,19,21构成的输出驱动电路;所述输入缓冲驱动电路的输出信号分别为ckn,ckp,其中,所述ckn连接锁存电路4,6,8,14,18的cn以及锁存电路5,7,9,16,20的cp;所述ckp连接锁存电路4,6,8,14,18的cp以及锁存电路5,7,9,16,20的cn。2.根据权利要求1所述的一种正交六分频电路,其特征在于,锁存电路4,5,6,7,8,9,14,16,18,20的电路相同,均包括2个pmos管p1,p2以及两个nmos管n1,n2;其中,所述pmos管p1的源极接电源vdd漏极p2的源极,栅极和n2管的栅极接一起接到in端;所述pmos管p2的栅极接端口cp,漏极和n1管的漏极接一起接到out端口;所述nmos管n1的栅极接cn端口,源极接n2管的漏极,n2管的源极接地。3.根据权利要求2所述的一种正交六分频电路,其特征在于,锁存电路4的输出out通过连线d0接锁存电路5的in;锁存电路5的输出out通过连线d1接锁存电路6的in;锁存电路6的输出out通过连线d2接锁存电路7的in;锁存电路7的输出out通过连线d3接锁存电路8的in;锁存电路8的输出out通过连线d4接锁存电路9的in;锁存电路9的输出out通过连线d5接反相器3的输入;反相器3的输出通过连线d6接锁存电路4的输入in。4.根据权利要求3所述的一种正交六分频电路,其特征在于,反相器10的输入接连线d1,10的输出通过连线i_n接反相器11的输入,同时i_n接采样锁存电路14的输入in,采样锁存电路14的输出接反相器15的输入,反相器15的输出接连线lo_in。5.根据权利要求4所述的一种正交六分频电路,其特征在于,反相器11的输出通过连线i_p接采样锁存电路18的输入in,锁存电路18的输出接反相器19的输入,反相器19的输出接连线lo_ip。6.根据权利要求5所述的一种正交六分频电路,其特征在于,lo_in和lo_ip为分频电路的i路输出。7.根据权利要求6所述的一种正交六分频电路,其特征在于,反相器12的输入接连线d4,反相器12的输出通过连线q_n接反相器13的输入,同时q_n接采样锁存电路16的输入in,锁存器16的输出接反相器17的输入,反相器17的输出接连线lo_qn。8.根据权利要求7所述的一种正交六分频电路,其特征在于,反相器13的输出通过连线q_p接采样锁存电路20的输入in,锁存电路20的输出接反相器21的输入,反相器21的输出接连线lo_qp。9.根据权利要求8所述的一种正交六分频电路,其特征在于,lo_qn和lo_qp为分频电路的q路输出。

技术总结
本发明涉及射频通信芯片领域,特别涉及一种正交六分频电路,包括:由两个反相器级联构成的用于输入rfn,rfp差分高频信号的输入缓冲驱动电路1和2,及与所述输入缓冲驱动电路1和2连接的分频电路,所述分频电路包括锁存电路4,5,6,7,8,9和反相器电路3,10,11,12,13;以及与所述分频电路相连接的输出采样电路。通过简单的单端级联锁存电路对高频信号进行分频,并通过采样技术得到相位失配较小的正交IQ本振信号,电路结构简洁,电路的功耗得到有效的降低,高频重采技术保证了相位的匹配性能,有效降低了功耗,并且这个电路架构能工作到很高的频率。率。率。


技术研发人员:邓建元 阮庆瑜
受保护的技术使用者:无锡泽太微电子有限公司
技术研发日:2022.12.26
技术公布日:2023/3/7
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1