一种阻抗匹配电路的制作方法

文档序号:8383385阅读:407来源:国知局
一种阻抗匹配电路的制作方法
【技术领域】
[0001] 本发明涉及一种高性能的阻抗匹配电路,属于电子与通信领域。
【背景技术】
[0002] 微波毫米波通信的快速发展,尤其是商用通信的广泛使用,对于通信系统的性能 指标提出了更高要求,对于大多数器件因为阻抗不匹配,而导致系统整体性能变差。在早期 阶段,针对该一问题国内外研究者提出了不少的解决方法,其中阻抗匹配电路就是最具代 表性的成果之一,但早期的阻抗匹配设计都只能局限在某一个特定频段和特定的带宽内, 并且信号损耗非常大,不够稳定。随着新材料研究和交叉学科的兴起,阻抗匹配成为了又一 个研究热点。

【发明内容】

[0003] 本发明目的在于利用一个并行RC电路、两个电感和四个电容构成搭建,实现阻抗 匹配电路。该电路结构稳定性好,各项性能均能达到使用时的效果,大大减少了电路结构体 积。
[0004] 实现本发明目的的技术方案是;一种阻抗匹配电路,包括射频输入端口 1、并行RC 电路、两个电感和四个电容构成,两个电感一端分别接端口1或2,另一端分别接并行RC电 路的两端;电巧Q-端与端口1或端口2相连接,另一端与地相连接;与一端与并行RC电 路相连接,另一端与地相连接;输入端口和输出端口接50欧姆阻抗。其中,并行RC电路来 补偿电阻和寄生通道所造成的损耗。其电路结构可在IKHz-lOGHz频段内实现阻抗匹配。
[0005] 与现有技术相比,由于本发明采用集总元件组成,所带来的显著优点是;(1)稳定 性良好;(2)加工简单;(3)适用性强。
【附图说明】
[0006] 图1是本发明一种阻抗匹配电路电路图。
[0007] 图2是本发明一种阻抗匹配电路S参数特性曲线图。
[0008] 图3是本发明一种阻抗匹配电路相位特性曲线图。
【具体实施方式】
[0009] 下面结合附图对本发明作进一步详细描述。本发明WWCDMA和WiMAX频段共同 使用阻抗匹配作为实例具体说明。
[0010] 结合图1,本发明是一种阻抗匹配电路包括射频输入端口1、并行RC电路、两个电 感和四个电容构成,两个电感一端分别接端口1或2,另一端分别接并行RC电路的两端;电 容Cl一端与端口1或端口2相连接,另一端与地相连接;馬一端与并行RC电路相连接,另 一端与地相连接;输入端口和输出端口接50欧姆阻抗。其中,并行RC电路来补偿电阻和 寄生通道所造成的损耗。其电路结构可在IKHz-lOGHz频段内实现阻抗匹配。
[0011] 结合图2、图3阻抗匹配结果图可W看出,其阻抗匹配效果良化其效果相比传统 化C阻抗匹配电路有很大的改善。
[0012] 本发明一种阻抗匹配电路,结合图1,其工作原理简述如下;射频输入端口1、并行 RC电路、两个电感和四个电容构成,两个电感一端分别接端口 1或2,另一端分别接并行RC 电路的两端;电容Cl一端与端口 1或端口 2相连接,另一端与地相连接;q*-端与并行RC 电路相连接,另一端与地相连接;输入端口和输出端口接50欧姆阻抗。其中,并行RC电路 来补偿电阻和寄生通道所造成的损耗。其电路结构可在IKHz-lOGHz频段内实现阻抗匹配。
【主权项】
1. 一种阻抗匹配电路,其特征在于:包括射频输入端口 1、并行RC电路、两个电感和 四个电容构成,两个电感一端分别接端口 1或2,另一端分别接并行RC电路的两端;电容 A-端与端口 1或端口 2相连接,另一端与地相连接;-端与并行RC电路相连接,另一 端与地相连接;输入端口和输出端口接50欧姆阻抗。
2. 根据权利要求1所述的阻抗匹配电路,其特征在于:并行RC电路来补偿电阻和寄生 通道所造成的损耗;其电路结构可在lKHz-lOGHz频段内实现阻抗匹配。
【专利摘要】本发明公开了一种阻抗匹配电路。该电路结构由集总元件实现。本发明由一个并行RC电路、两个电感和四个电容构成。通过并行RC电路来补偿电阻和寄生通道所造成的损耗。其适应性更高、稳定性更高,可广泛使用对性能指标要求较高的阻抗匹配系统中。
【IPC分类】H03H7-38
【公开号】CN104702238
【申请号】CN201510156810
【发明人】徐园园
【申请人】徐园园
【公开日】2015年6月10日
【申请日】2015年4月3日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1