一种低功耗上电复位电路的制作方法

文档序号:8756752阅读:639来源:国知局
一种低功耗上电复位电路的制作方法
【技术领域】
[0001]本实用新型涉及一种低功耗上电复位电路。
【背景技术】
[0002]芯片上电时需要产生复位信号将内部寄存器复位,常用的上电复位电路有电容电阻结构和电平触发结构。电容电阻结构利用电容电阻乘积的时间常数做延迟产生复位信号,优点是上电过程结束后不消耗功耗,缺点是无法在慢速上电过程中产生复位信号;电平触发结构将电源电压与一设定电压做比较,当电源电压高于设定电压后释放上电复位信号,优点是复位信号与上电速度无关,缺点是需要消耗静态功耗。因此,欠缺一种低功耗的上电复位电路,既能具有电平触发结构的有点,又能具有较低的功耗。
【实用新型内容】
[0003]本实用新型旨在解决上述技术问题,提供一种低功耗上电复位电路,用于在芯片上电过程中产生复位信号。
[0004]本实用新型的低功耗上电复位电路,具备相互并联的两条支路,其中第一支路包括第一 PMOS管,第一耗尽型MOS管和第二耗尽型MOS管,所述第一 PMOS管的源极与电源相连接,栅极与漏极短接,所述第一耗尽型MOS管的漏极与所述第一 PMOS管的漏极相连接,其节点作为第一节点,所述第二耗尽型MOS管的漏极与所述第一耗尽型MOS管的源极相连接,源极接地,所述第一耗尽型MOS管与所述第二耗尽型MOS管的栅极均连接地电位;
[0005]第一电容,所述第一电容连接在所述第一节点与接地之间;
[0006]第二支路具备共栅并联的第二 PMOS管和第一 NMOS管,所述第二 PMOS管的源极与电源相连接,漏极与所述第一 NMOS管的漏极相连接,该节点作为第二节点,用于输出第一上电复位信号0UT1,栅极与所述第一节点相连接,所述第一 NMOS管的栅极与所述第一节点相连接,源极接地;
[0007]还包括第三PMOS管,所述第三PMOS管用于根据所述第一上电复位信号OUTl,锁定所述第一节点的电压,所述第三PMOS管的源极与电源相连接,漏极与所述第一节点相连接,栅极与所述第二节点相连接。
[0008]优选的,还包括斯密特电路,所述斯密特电路的输入端与所述第二节点相连接,用于接受所述第一上电复位信号,除去上电过程中在所述第二节点产生的抖动,并对所述第一上电复位信号进行放大,并通过其输出端输出第二上电复位信号0UT2。
[0009]优选的,其输入端与所述斯密特电路的输出端相连接,用于接受所述第二上电复位信号0UT2,所述延时电路用于对第二上电复位信号0UT2进行延时,并输出第三上电复位信号0UT3。
[0010]优选的,所述延时电路包括:相互串联的三级反相器,其中第一反相器的输入端与所述斯密特电路的输出端相连接,所述第一反相器的输出端与电源之间连接有第二电容,所述第一反相器的输出端与接地端之间连接有第四电容;
[0011]优选的,所述延时电路中反相器为宽长比W/L〈l的倒比反相器。
[0012]第二反相器的输入端与所述第一反相器的输出端相连接,所述第二反相器的输出端与电源之间连接有第三电容,所述第二反相器的输出端与接地端之间连接有第五电容;
[0013]第三反相器的输入端与所述第二反相器的输出端相连接,输出端作为所述延时电路的输出端,用于输出所述第三上电复位信号OUT3。
[0014]优选的,还包括去抖动电路,所述去抖动电路具备两个输入端,第一输入端与所述第二节点相连接,用于接受所述第一上电复位信号OUT1,第二输入端与所述延时电路的输出端相连接,用于接受所述第三上电复位信号OUT3,所述去抖动电路用于去除所述第一上电复位信号OUTl中小于延时电路设定的时间的抖动,并输出第四上电复位信号P0R_0UT。
[0015]具体的,所述去抖动电路包括:
[0016]第一与非门,所述第一与非门的两个输入端分别与所述去抖动电路的两个输入端相连接;
[0017]第一或非门,所述第一或非门的两个输入端分别与所述去抖动电路的两个输入端相连接;
[0018]第四反相器,所述第四反相器的输入端与所述第一与非门的输入端相连接;
[0019]输入、输出端交叉连接的第二或非门与第三或非门,所述第二或非门的一个输入端与所述第四反相器的输出端相连接,另一个输入端与所述第三或非门的输出端相连接,所述第三或非门的一个输入端与所述第一或非门的输出端相连接,另一个输入端与所述第二或非门的输出端相连接;
[0020]第五反相器,所述第五反相器的输入端与所述第二或非门的输出端相连接,输出端作为所述去抖动电路的输出端。
[0021]利用本实用新型的低功耗上电复位电路,采用电平触发方式产生复位信号,具有功耗低,抗干扰能力强的优点,弥补了现有技术的不足。
【附图说明】
[0022]图1是本实用新型的低功耗上电复位电路的电路结构图;
[0023]图2为第一上电复位信号的示意图;
[0024]图3为延时电路和去抖动电路的结构图;
[0025]图4为图3中各点的电压时序图。
【具体实施方式】
[0026]以下结合附图,对本实用新型的低功耗上电复位电路的结构和工作原理做详细的说明。如图1所示,本实施例中,上电复位电路包括相互连接的上电复位信号生成电路,斯密特电路,延时电路和去抖动电路。
[0027]具体的,上电复位信号生成电路包括并联的两条支路,第一支路包括第一 PMOS管MPl,其源极与电源相连接,栅极与漏极短接,漏极与第一耗尽型NMOS管MDl的漏极相连接,第一耗尽型NMOS管MDl的源极与第二耗尽型NMOS管MD2的漏极相连接,第二耗尽型NMOS管MD2的源极接地,另外,第一耗尽型NMOS管MDl的栅极与第二耗尽型NMOS管MD2的栅极相连接,并连接至接地端。
[0028]因此,第一耗尽型NMOS管MDl与第二耗尽型NMOS管MD2相当于电阻,由于耗尽管的开启电压为0,因此第一耗尽型NMOS管MDl与第二耗尽型NMOS管MD2长通,通过调节两个耗尽管的宽长比W/L能够调节阻值大小。
[0029]第一 PMOS管MPl的漏极与第一耗尽型NMOS管的漏极之间的节点为第一节点A,第一节点A与接地端之间连接有第一电容Cl。
[0030]第二支路包括共栅并联的第二 PMOS管MP2和第一 NMOS管MNl,第二 PMOS管MP2和第一 NMOS管丽I的栅极均连接至第一节点A,其中第二 PMOS管MP2的源极与电源相连接,漏极与第一 NMOS管丽I的漏极相连接,其节点作为第二节点B,第一 NMOS管丽I的源极接地,第二节点B用于输出第一上电复位信号0UT1。
[0031]第三PMOS管MP3用于根据第一上电复位信号OUTl锁定第一节点A的电压,其源极与电源相连接,栅极与第二节点B相连接,漏极与第一节点A相连接。
[0032]斯密特电路的输入端与第二节点B相连接,输出端用于输出第二上电复位信号OUTlo
[0033]延时电路的输入端与斯密特电路的输入端相连接,输出端用于第三上电复位信号0UT3,具体的,包括相互串联的三个反相器,第一反相器I的输出端与电源之间安装有第四电容C2,第一反相器I的输出端与接地端之间设置有第四电容C4,第二反相器2的输出端与电源之间设置有第三电容C3,第二反相器2的输出端与接地端之间设置有第五电容C5,第三反相器3的输出端作为延时电路的输出端。优选的,所述延时电路中反相器为宽长比W/L<1的倒比反相器。
[0034]去抖动电路具有两个输入端,分别与第二节点B和延时电路的输出端相连接,具体的,第一与非门4的两个输入端分别与去抖动电路的两个输入端相连接,第一或非门5的两个输入端分别与去抖动电路的两个输入端相连接;第四反相器6的输入端与所述第一与非门
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1