接收单元、接收方法和半导体器件的制作方法

文档序号:7678639阅读:173来源:国知局
专利名称:接收单元、接收方法和半导体器件的制作方法
技术领域
本发明涉及接收单元、接收方法和半导体器件,特别涉及用于接收和解调来自基站的信号的接收单元和方法,以及用于处理来自基站的信号的半导体器件。
背景技术
对于宽带码分多址(W-CDMA)通信系统,例如要被发送的信号通过使用扩展码而扩展,然后发送。基站为它所接收的数据选择最佳路径时序,并且执行去扩展、同步检测和多径合并。结果,将获得数据。
在初始同步之后,例如由于运动造成信道改变,通常需要频繁地跟踪路径时序。因此,移动台包括一个路径跟踪部分,用于跟踪所接收信道的路径的时序。
另外,对于W-CDMA通信系统,越区切换控制用于在任何时候,甚至是在测试所接收数据的时候,把与一个移动台进行通信的基站切换到最佳基站,以便于即使在高速运动的情况下也总能实现稳定的通信。因此,还必须监测从与一个移动台正在进行通信的基站周围的其它基站发送来的所接收数据的电平(例如,信号干扰比)。结果,不但必须对来自正在与一个移动台进行通信的基站的数据执行去扩展、同步检测和电平测量,而且还对来自其它基站的数据执行上述操作。
图8示出在采用W-CDMA通信系统的常规接收单元中的路径跟踪部分和数据解调部分的方框图。
如图8中所示,采用W-CDMA通信系统的常规接收单元包括天线10、接收电路11、A/D转换电路12、路径跟踪部分20、数据解调部分30、多径(RAKE)合并电路40、电平测量电路41、以及功率值计算电路42。
天线10获得来自基站的电波。
接收电路11把由天线10所获得的电波转换为相应的电信号。
A/D转换电路12把从接收电路11输入的电信号(模拟信号)转换为相应的数字信号(在下文中称为“所接收数据”)并输出。
路径跟踪部分20包括互相关电路21、积分电路22、功率值计算电路23、积分电路24以及路径选择电路25。路径跟踪部分20根据所接收信号选择一条高功率的路径,并且把该路径的时序作为路径信息输出到数据解调部分30。
互相关电路21计算从由A/D转换电路12提供的所接收数据和作为扩展码的预定代码获得的互相关数据,并且把它输出到积分电路22。
积分电路22把从互相关电路21输出的数据在时隙上积分并且输出所获得的结果。
功率值计算电路23计算从积分电路22输出的数据的几何平均值,并且输出。
积分电路24把从功率值计算电路23的输出在帧上积分并且输出所获得的结果。
路径选择电路25监视从积分电路24输出的数据,并且按照功率值的降序选择几个路径,并且输出它们的时序作为路径信息。
数据解调部分30包括运算部分31-1至31-n、存储器32、同步检测电路33以及信道估计电路34。数据解调部分30根据路径信息计算从扩展码和所接收数据获得的互相关值,执行同步检测并且输出原始数据。
运算部分31-1包括互相关电路31-1a和代码产生电路31-1b。互相关电路31-1a计算由所接收数据和扩展码获得的互相关值,并且输出该结果。其中,该扩展码是从代码产生电路31-1b根据对应于来自路径选择电路25的路径信息的时序而提供的。
运算部分31-2至31-n的结构与运算部分31-1相同,从而省略对它们的描述。
存储器32在预定的区域存储从运算部分31-1至31-n输出的数据。
同步检测电路33对存储在存储器32中的数据执行同步检测并且输出原始数据。
信道估计电路34按照帧对存储在存储器32中的数据进行积分,并且输出其结果。
多径合并电路40使得对应于同步检测电路33通过去扩展而分离并输出的路径的信号的时间和相位相一致,合并该信号并且输出该结果。
电平测量电路41测量来自多径合并电路40的数据的电平。
功率值计算电路42计算从信道估计电路34输出的数据的几何平均值,并且提供到电平测量电路41。
现在,将描述上述常规接收单元的操作。
天线10获得从基站发送的电波,并且把它提供到接收电路11。
接收电路11把由天线10所获得的电波转换为相应的电信号并输出。
A/D转换电路12把来自接收电路11的电信号(模拟信号)转换为相应的数字信号,并且把它们提供到路径跟踪部分20和数据解调部分30。
互相关电路21计算从来自A/D转换电路12的所接收数据以及来自另一个模块(未示出)的对应于天线10所接收的基站电波的扩展码获得的互相关值,并且输出。
积分电路22把从互相关电路21输出的数据按时隙积分并且输出该结果。
功率值计算电路23计算由积分电路22按时隙积分的数据的几何平均值,并且输出,作为所接收信号的功率的数据表示。
积分电路24把从功率值计算电路23输出的数据按帧积分(一帧大于一个时隙),并且输出该结果。
路径选择电路25参照从积分电路24输出的数据,按照所接收信号的功率的降序选择几个路径(在本例中为n个),并且输出它们的时序作为路径信息。
在数据解调部分30中的每个运算部分31-1至31-n从来自代码产生电路的扩展码和来自A/D转换电路12的所接收数据,与来自路径选择电路25的路径信息表示的时序相同步的计算互相关值,并且输出。
存储器32在预定区域存储从运算部分31-1至31-n输出的数据。
信道估计电路34积分导频信号(参考信号)的一个时隙,产生表示传输线路(信道)的状态的一个信号,并且把它提供到同步检测电路33和功率值计算电路42。
多径合并电路40使得对应于同步检测电路33通过去扩展而分离并输出的路径的信号的时间和相位相一致,合并该信号并且输出该结果。
电平测量电路41测量来自多径合并电路40的数据的电平。
功率值计算电路42计算从信道估计电路34输出的数据的几何平均值,并且提供到电平测量电路41。
但是,上述常规的接收单元包括互相关电路21和互相关电路31-1a至31-na,也就是说,有(n+1)个互相关电路。由于互相关电路通常需要大的电路面积,这导致较大规模的电路。

发明内容
本发明是在上述的背景下完成的。本发明的一个目的是提供一种接收单元,其可以减小电路的规模。
为了实现上述目的,提供一种用于接收和解调来自基站的信号的接收单元。该接收单元包括接收装置,用于接收来自基站并通过多条路径发送的信号;路径跟踪装置,用于检测由该接收装置接收的信号通过的多条路径中的每一条路径中的时序;解调装置,用于通过根据由路径跟踪装置所检测的多条路径的时序执行去扩展处理;互相关值计算装置,用于计算所接收信号和扩展码之间的互相关值;以及目标选择装置,用于在由路径跟踪装置执行路径跟踪处理的情况下,把来自互相关值计算装置的输出提供到路径跟踪装置,以及在由解调装置解调所接收信号的情况下,把来自互相关值计算装置的输出提供到解调装置。
从下文结合附图的描述中,本发明的上述和其它目的、特点和优点将变得更加清楚,该附图通过举例试出本发明的优选实施例。


图1为用于说明本发明的工作原理的示意图;图2为用于描述本发明第一实施例的结构的方框图;图3为详细示出图2中所示的互相关电路的结构的一个例子的方框图;图4为示出互相关电路的结构的另一个例子的示意图;图5为用于描述在图2中所示的实施例中执行的一个处理的流程图;图6为用于描述本发明第二实施例的结构的方框图;图7为用于描述本发明第三实施例的结构的方框图;图8为用于描述常规接收单元的结构的方框图。
具体实施例方式
下面将参照附图描述本发明的实施例。
图1为用于描述本发明的工作原理的示意图。
如图1中所示,根据本发明的接收单元包括天线1、接收装置2、互相关值计算装置3、目标选择装置4、路径跟踪装置5、解调装置6以及电平测量装置7。
接收装置2通过天线1接收由基站发送并通过多条路线传输的信号。
路径跟踪装置5检测由接收装置2所接收的信号所通过的每条路径的时序。
解调装置6通过根据由路径跟踪装置5所检测的多条路径的时序执行去扩展处理,而解调所接收信号。
互相关值计算装置3计算所接收信号与扩展码之间的互相关值。
目标选择装置4在由路径跟踪装置5执行路径跟踪处理的情况下把来自互相关值计算装置3的输出提供到路径跟踪装置5,并且在由解调装置6解调所接收信号的情况下把来自互相关值计算装置3的输出提供到解调装置6。
电平测量装置7参照由解调装置6所解调的信号,并且测量所接收信号的电平。
现在,将描述图1中的操作。
接收装置2通过天线1接收来自基站的电波,并且转换为相应的电信号。
互相关值计算装置3计算来自接收装置2的信号与扩展码之间的互相关值,并且把它提供到目标选择装置4。扩展码在基站之间各不相同,从而把正在与接收单元进行通信的基站的扩展码提供到互相关值计算装置3并且存储在其中。
当接收单元与预测基站之间开始通信时,首先目标选择装置4把作为数据的结果提供到路径跟踪装置5。
结果,路径跟踪装置5从通过几条路径发送的所接收信号中按功率的降序选择几个信号,并且把它们的时序提供到解调装置6作为路径信息。
解调装置6根据来自路径跟踪装置5的路径信息解调来自互相关值计算装置3的数据,并且把该结果提供到电平测量装置7。
电平测量装置7测量来自解调装置6的信号的电平。
路径跟踪装置5仅仅需要在预定的周期内(例如,每50毫秒)执行路径跟踪处理,从而来自互相关值计算装置3的输出可以在剩余的时间内被提供到解调装置6。
因此,本发明可以共享互相关值计算装置3。结果,可以减小电路的尺寸。
当与接收单元进行通信的基站改变时,目标选择装置4把互相关值提供到路径跟踪装置5,使其执行路径跟踪处理。在这种情况中,在上述预定周期内将不执行路径跟踪处理。
下面将描述本发的实施例。
图2为用于描述本发明第一实施例的结构的方框图。如图2中所示,根据本发明的接收单元包括天线10、接收电路11、A/D转换电路12、路径跟踪部分20、数据解调部分30、多径合并电路40、电平测量电路41以及功率值计算电路42。
天线10获得来自基站的电波。
接收电路11把由天线10所获得的电波转换为相应的电信号。
A/D转换电路12把从接收电路11输入的电信号(模拟信号)转换为相应的数字信号并输出。
路径跟踪部分20包括互相关电路21、积分电路22、功率值计算电路23、积分电路24以及路径选择电路25。路径跟踪部分20根据所接收信号选择一条高功率的路径,并且把该路径的时序作为路径信息输出到数据解调部分30。
互相关电路21计算从由A/D转换电路12提供的所接收数据和作为扩展码的预定代码获得的互相关数据,并且把它输出到积分电路22。
图3为详细示出图2中所示的互相关电路的结构的一个例子的示意图。
如图3中所示,互相关电路21包括触发器(FF)80-1至80-N、FF81-1至81-N、乘法电路82-1至82-N以及加法电路83。
来自A/D转换电路12的所接收数据被输入到FF80-1,并且接着与来自时钟产生电路(未示出)的时钟相同步的传送到下一个FF。结果,所接收数据将根据时钟信号的周期而延迟,并且接着从FF80-1传送到FF80-N。
作为扩展码的代码被输入到FF81-1至81-N。如果已经输入整个代码,则停止提供时钟,并且保持该输入数据。在这一方面,FF81-1至81-N与FF80-1至80-N不同。
乘法电路82-1把来自FF80-1的数据与来自FF81-1的数据相乘,并且输出所获得的结果。这对于乘法电路82-2至82-N来说是相同的。
加法电路83计算从乘法电路82-1至82-N输出的数据的总和。
结果,从所接收数据和扩展码获得的互相关值将被从加法电路83输出。
上文所述的互相关电路21是所谓的“匹配滤波器”。通过这种方式,类似于图4中所示的“滑动互相关电路”还可以用作为一个互相关电路。
在本例中,滑动互相关电路70包括代码产生电路71、乘法电路72、加法电路73以及FF74。当提供接收时序时,代码产生电路71开始产品扩展码,并且把它提供给乘法电路72。
乘法电路72把所接收数据与扩展码相乘,并且输出所获得的结果。
加法电路73把来自乘法电路72的数据与来自FF74的以前的数据(去扩展数据)相加,并且输出结果。
FF74暂时存储来自加法电路73的数据,按照将从乘法电路72输出下一个数据的时序读出它所存储的数据,并且提供该数据。
结果,FF74将输出从所接收数据和扩展码获得的互相关值。
与匹配滤波器相比,滑动互相关电路具有较简单的结构,但是它仅仅用确定的时序计算互相关值。也就是说,匹配滤波器计算从每一时刻输入的所接收数据和扩展码获得的互相关值,并且输出。在本发明中,该特征被用于使得路径跟踪部分20和数据解调部分30共享一个互相关电路。
现在,将重新开始对图2的描述。
积分电路22把从互相关电路21输出的数据在时隙上积分并且输出所获得的结果。
功率值计算电路23计算从积分电路22输出的数据的几何平均值,并且输出。
积分电路24把从功率值计算电路23的输出在帧上积分并且输出所获得的结果。
路径选择电路25监视从积分电路24输出的数据,并且按照功率值的降序选择几个路径,并且输出它们的时序作为路径信息。
数据解调部分30包括选择电路50、存储器32、同步检测电路33以及信道估计电路34。数据解调部分30根据路径信息计算从扩展码和所接收数据获得的互相关值,执行同步检测并且输出原始数据。
选择电路50从由互相关电路21的输出选择对应于由路径选择电路25所选择的路径的数据,并且输出。
存储器32在预定的区域存储从选择电路50输出的数据。
同步检测电路33对存储在存储器32中的数据执行同步检测并且输出原始数据。
信道估计电路34按照帧对存储在存储器32中的数据进行积分,以产生信道估计信号,并且输出其结果。
多径合并电路40使得对应于同步检测电路33通过去扩展而分离并输出的路径的信号的时间和相位相一致,合并该信号并且输出该结果。
电平测量电路41测量来自多径合并电路40的数据的电平。
功率值计算电路42计算从信道估计电路34输出的数据的几何平均值,并且提供到电平测量电路41。
现在,将描述上述实施例的操作。
天线10获得从基站发送的电波,并且把它提供到接收电路11。
接收电路11把由天线10所获得的电波转换为相应的电信号并输出。
A/D转换电路12把来自接收电路11的电信号(模拟信号)转换为相应的数字信号,并且把它们提供到路径跟踪部分20和数据解调部分30。
互相关电路21从另一个模块(未示出)获得对与该接收单元进行通信的基站唯一的扩展码,并且存储在FF81-1至81-N。当A/D转换电路12开始把所接收数据提供到路径跟踪部分20,所接收数据被FF80-1至80-N顺序延迟。来自FF80-1至80-N的输出被分别提供到乘法电路82-1至82-N。
乘法电路82-1把来自FF80-1的所接收数据与来自FF81-1的扩展码相乘,并且输出所获得的结果。这同样应用于乘法电路82-2至82-N。
加法电路83计算来自乘法电路82-1至82-N的数据的总和,并且把其作为去扩展数据而输出。
来自互相关电路21的数据被提供到积分电路22。该积分电路22积分一个时隙的数据,并输出结果。
功率值计算电路23计算由积分电路22按时隙积分的数据的几何平均值,并且输出,作为所接收信号的功率的数据表示。
积分电路24把从功率值计算电路23输出的数据按帧积分(一帧大于一个时隙),并且输出该结果。
路径选择电路25参照从积分电路24输出的数据,按照所接收信号的功率的降序选择几个路径(在本例中为n个),并且输出它们的时序作为路径信息。
来自路径选择电路25的路径信息被提供到选择电路50。
选择电路50从来自互相关电路21的互相关值中选择对应于按照所接收信号的功率的降序选择的几个路径的信号,并且把它提供到存储器32。
在互相关电路21之后的方框在预定的周期中或者当基站改变时工作。在这一时间点,路径选择电路25按所接收信号功率的降序选择几条路径,并且把它们通知给选择电路50。
存储器32在预定的区域存储由选择电路50所选择的数据。
信道估计电路34积分导频信号(参考信号)的一个时隙,产生表示传输线路(信道)的状态的一个信号,并且把它提供到同步检测电路33和功率值计算电路42。
多径合并电路40使得对应于同步检测电路33通过去扩展而分离并输出的路径的信号的时间和相位相一致,合并该信号并且输出该结果。
电平测量电路41测量来自多径合并电路40的数据的电平。
功率值计算电路42计算从信道估计电路34输出的数据的几何平均值,并且提供到电平测量电路41。
这使得路径跟踪部分20和数据解调部分30共享互相关电路21。结果,可以减小电路的尺寸。
在上述实施例中,选择电路50选择来自互相关电路21的输出。但是可以采用另一种方法。例如,全部数据被存储在存储器32中,并且仅仅对应于从路径选择电路25输出的数据被从存储器32读出。
图5为用于描述上述操作的流程图。将根据该流程图执行如下步骤。
路径跟踪部分20在FF81-1至81-N中设置作为扩展码的一个代码。
互相关电路21把来自A/D转换电路12的所接收数据提供到FF80-1至80-N,并且计算从所接收数据和扩展码获得的互相关值。
互相关电路21把由该运算获得的互相关值提供到路径跟踪部分20。
路径选择电路25把通过对来自互相关电路21的输出进行运算获得的路径信息提供到数据解调部分30中的选择电路50。
互相关电路21把从A/D转换电路12输出的所接收数据提供到FF80-1至80-N,并且计算由所接收数据和扩展码获得的相关值。
互相关电路21把由该运算获得的数据提供到数据解调部分30中的选择电路50。
控制部分(未示出)判断是否结束该处理。如果控制部分没有结束该处理,则它进行到步骤S17。否则,控制部分结束该处理。
控制部分(未示出)判断作为对应于该基站的扩展码的代码是否改变。如果该代码改变,则控制部分进行的步骤S18。如果该代码没有改变,则控制部分返回到步骤S14,重复相同的处理。
控制部分(未示出)判断是否结束该处理。如果控制部分没有结束该处理,则它返回到步骤S10。否则,控制部分结束该处理。
该处理将实现上述功能。
下面将描述本发明的第二实施例。
图6为用于描述本发明第二实施例的结构的方框图。在图6中,对应于图2中的部分有相同的标号所表示,并且将省略对它们的描述。
本实施例与图2中所示的第一实施例不同之处在于信道估计电路34被除去,并且添加被提供积分电路22的输出的存储器60。除此之外,本实施例的结构与第一实施例相同。
存储器60暂时存储来自积分电路22的数据,并且把它提供到同步检测电路33和功率值计算电路42。
图2中所示的信道估计电路34对存储在存储器32中的数据执行一个时隙的积分处理。该处理与积分电路22相同。也就是说,积分电路22还被用作为信道估计电路34。因此,在第二实施例中,可以除去信道估计电路34。
在第二实施例中的操作与图2中所示的第一实施例相同,只是积分电路22为信道估计电路34积分一个时隙的数据。因此将省略对它的详细描述。
上述实施例使得路径跟踪部分20和数据解调部分30共享积分电路22。结果,可以进一步减小电路的尺寸。
现在将描述本发明的第三实施例。
图7为用于描述本发明第三实施例的结构的方框图。在图7中,对应于图6的部分由相同的标号所表示并且将省略对它们的描述。
本实施例与图6中所示的第二实施例不同之处在于功率值计算电路42被除去,并且来自功率值计算电路23的输出被提供到电平测量电路41。除此之外,本实施例的结构与第二实施例相同。
功率值计算电路23计算来自积分电路22的数据的几何平均值,并且把它提供到积分电路24和电平测量电路41。
图6中所示的功率值计算电路42计算从存储器60输出的数据的几何平均值。该处理与由功率值计算电路23所执行的处理相同。也就是说,功率值计算电路23还可以用作为功率值计算电路42。因此,在本发明的第三实施例中除去功率值计算电路42。
在第三实施例中的操作与第二实施例相同,只是功率值计算电路23根据用于功率值计算电路42的数据计算功率值。因此将省略对它的详细描述。
上述实施例使得路径跟踪部分20和数据解调部分30共享功率值计算电路23。结果,可以进一步减小电路的尺寸。
在上述实施例中所示的路径跟踪部分20和数据解调部分30可以是半导体器件。另外,这些半导体器件可以包括它们的外围电路,例如A/D转换电路12、多径合并电路40或者电平测量电路41。
如上文中所述,根据本发明,用于接收来自基站的信号并且解调该信号的接收单元包括接收装置,用于接收来自基站并通过多条路径发送的信号;路径跟踪装置,用于检测由该接收装置接收的信号通过的多条路径中的每一条路径中的时序;解调装置,用于通过根据由路径跟踪装置所检测的多条路径的时序执行去扩展处理;互相关值计算装置,用于计算所接收信号和扩展码之间的互相关值;以及目标选择装置,用于在由路径跟踪装置执行路径跟踪处理的情况下,把来自互相关值计算装置的输出提供到路径跟踪装置,以及在由解调装置解调所接收信号的情况下,把来自互相关值计算装置的输出提供到解调装置。结果,通过按时间分割而共享互相关值计算装置,并且可以减小电路尺寸。
上文仅仅被认为是对本发明原理的说明。另外,由于本领域的专业人员容易设想出各种变形和改变,因此它不是把本发明限制为在此示出和描述的具体结构和应用,相应地,所有适当的改变和等价替换被认为是落在所附权利要求和他们的等价表述的范围内。
权利要求
1.一种用于接收和解调来自基站的信号的接收单元,该接收单元包括接收部分,用于接收来自基站并通过多条路径发送的信号;路径跟踪部分,用于检测由该接收部分接收的信号通过的多条路径中的每一条路径中的时序;解调部分,用于通过根据由路径跟踪部分所检测的多条路径的时序执行去扩展处理;互相关值计算部分,用于计算所接收信号和扩展码之间的互相关值;以及目标选择部分,用于在由路径跟踪部分执行路径跟踪处理的情况下,把来自互相关值计算部分的输出提供到路径跟踪部分,以及在由解调部分解调所接收信号的情况下,把来自互相关值计算部分的输出提供到解调部分。
2.根据权利要求1所述的接收单元,其中进一步包括电平测量部分,用于参照由解调部分所解调的信号并且测量所接收信号的电平。
3.根据权利要求2所述的接收单元,其中该路径跟踪部分包括积分部分,用于积分来自互相关值计算部分的输出,另外该电平测量部分根据来自积分部分的输出测量所接收信号的电平。
4.根据权利要求3所述的接收单元,其中该路径跟踪部分包括功率计算部分,用于根据来自积分部分的输出计算所接收信号的功率,另外该电平测量部分参照来自积分部分的输出和来自功率计算部分的输出,并且计算所接收信号的电平。
5.根据权利要求2所述的接收单元,其中该电平测量部分通过多径合并而测量所接收信号的电平。
6.根据权利要求1所述的接收单元,其中该目标选择部分把来自互相关值计算部分的输出在预定的周期内提供到路径跟踪部分。
7.根据权利要求6所述的接收单元,其中该预定周期根据接收单元和基站之间的关系而适当地改变。
8.根据权利要求1所述的接收单元,其中该互相关值计算部分是一个匹配滤波器。
9.根据权利要求1所述的接收单元,其中进一步包括一个路径选择部分,用于根据来自互相关值计算部分的输出选择对应于所需路径的数据,并且把该数据提供到解调部分。
10.根据权利要求9所述的接收单元,其中该路径接收部分在半导体存储器中暂时存储来自互相关值计算部分的数据,并且通过从对应于由路径根据部分提供的所需路径的一个地址读出数据而选择所需路径。
11.一种用于接收和解调来自基站的信号的接收方法,该接收方法包括接收步骤,用于接收来自基站并通过多条路径发送的信号;路径跟踪步骤,用于检测由该接收步骤接收的信号通过的多条路径中的每一条路径中的时序;解调步骤,用于通过根据由路径跟踪步骤所检测的多条路径的时序执行去扩展处理;互相关值计算步骤,用于计算所接收信号和扩展码之间的互相关值;以及目标选择步骤,用于在由路径跟踪步骤执行路径跟踪处理的情况下,把来自互相关值计算步骤的输出作为路径跟踪步骤的输入,以及在由解调步骤解调所接收信号的情况下,把来自互相关值计算步骤的输出作为解调步骤的输入。
12.一种用于处理来自基站的信号的半导体器件,该半导体器件包括路径跟踪部分,用于检测由该接收部分接收的信号通过的多条路径中的每一条路径中的时序;解调部分,用于通过根据由路径跟踪部分所检测的多条路径的时序执行去扩展处理;互相关值计算部分,用于计算所接收信号和扩展码之间的互相关值;以及目标选择部分,用于在由路径跟踪部分执行路径跟踪处理的情况下,把来自互相关值计算部分的输出提供到路径跟踪部分,以及在由解调部分解调所接收信号的情况下,把来自互相关值计算部分的输出提供到解调部分。
13.根据权利要求12所述的半导体器件,其中进一步包括电平测量部分,用于参照由解调部分所解调的信号并且测量所接收信号的电平。
14.根据权利要求13所述的半导体器件,其中该路径跟踪部分包括积分部分,用于积分来自互相关值计算部分的输出,另外该电平测量部分根据来自积分部分的输出测量所接收信号的电平。
15.根据权利要求14所述的半导体器件,其中该路径跟踪部分包括功率计算部分,用于根据来自积分部分的输出计算所接收信号的功率,另外该电平测量部分参照来自积分部分的输出和来自功率计算部分的输出,并且计算所接收信号的电平。
16.根据权利要求13所述的半导体器件,其中该电平测量部分通过多径合并而测量所接收信号的电平。
17.根据权利要求12所述的半导体器件,其中该目标选择部分把来自互相关值计算部分的输出在预定的周期内提供到路径跟踪部分。
18.根据权利要求17所述的半导体器件,其中该预定周期根据接收单元和基站之间的关系而适当地改变。
19.根据权利要求12所述的半导体器件,其中该互相关值计算部分是一个匹配滤波器。
20.根据权利要求12所述的半导体器件,其中进一步包括一个路径选择部分,用于根据来自互相关值计算部分的输出选择对应于所需路径的数据,并且把该数据提供到解调部分。
21.根据权利要求20所述的半导体器件,其中该路径接收部分在半导体存储器中暂时存储来自互相关值计算部分的数据,并且通过从对应于由路径根据部分提供的所需路径的一个地址读出数据而选择所需路径。
全文摘要
一种用于接收和解调来自基站的信号的接收单元,该接收单元包括接收部分,用于接收来自基站并通过多条路径发送的信号;路径跟踪部分,用于检测由该接收部分接收的信号通过的多条路径中的每一条路径中的时序;解调部分,用于通过根据由路径跟踪部分所检测的多条路径的时序执行去扩展处理;互相关值计算部分,用于计算所接收信号和扩展码之间的互相关值;以及目标选择部分,用于在由路径跟踪部分执行路径跟踪处理的情况下,把来自互相关值计算部分的输出提供到路径跟踪部分,以及在由解调部分解调所接收信号的情况下,把来自互相关值计算部分的输出提供到解调部分。
文档编号H04B1/707GK1399455SQ0210544
公开日2003年2月26日 申请日期2002年4月4日 优先权日2001年7月23日
发明者山田良和, 谷口章二, 黑岩功一, 金杉雅己 申请人:富士通株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1