一种周期性能报告自动提取与记录装置的制作方法

文档序号:7658552阅读:172来源:国知局

专利名称::一种周期性能报告自动提取与记录装置的制作方法
技术领域
:本发明涉及通信技术中Tl线路的系统综合性能的监测技术,具体地说,涉及一种周期性能报告自动提取与记录装置。
背景技术
:目前,窄带通讯中的Tl线路系统侧和用户侧都关注的性能指标有每秒内线路中产生的循环冗余码校验(CyclicalRedundancyCheck,简称CRC)错误个数、滑码次数、严重的帧头错误次数、编码违例次数和环回状况等主要指标,ITU-TG.704协议将它们组合成一个完整的报告,即周期性能报告(PeriodPerformanceReport,简称PPR)。为此,目前在Tl通讯系统应用最广的扩展超级帧(ExtendedSuperframe,简称ESF)帧结构中加入了上述数据的信息比特,系统侧和用户侧可以先通过软件定帧、实时检测并提取该帧头比特数据的方法提取相关信息,并按协议规定的格式以储存或打印,这是目前监测和记录周期性能报告使用的主要方法。这种方法虽然并不额外增加硬件成本,但由于要实时定帧、计数、有效信息比特提取,所以软件占用CPU时间开销太大,严重降低了系统整体性能和整个系统使用的灵活性,而且由于这种方法的此种缺陷,以致用户或系统都不能长期监测周期性能状况,只在特殊情况下,才通过暂时牺牲其他软件功能来短时间监测周期性能报告,这显然不能全面准确地对通讯的整体性能进行监控。另外,到目前为止,没有一种简单实用、价格低廉的专用Tl线路周期性能报告测试仪,即使是同领域内价格昂贵的传输仪表中也没有此项功能,以致于相关科研技术人员在做同类芯片研发时,也是费尽周折采用变通的方法进行周期性能报告的测试。
发明内容本发明所要解决的技术问题在于提供一种使用简单方便、不占用系统软件开销所以能长时间提取和记录线路运行性能的Tl线路周期性能报告的装置,以解决现在提取周期性能报告时需要大量软件开销并且不得不降低系统其他性能的问题。为了解决上述技术问题,本发明提供一种周期性能报告自动提取与记录装置,包括接收定帧电路,用以找出Tl线路输入的扩展超级帧的帧头位置,并输出扩展超级帧的帧头信息和数据信息,同时产生对应的复帧头指示脉冲信号和单帧头指示脉冲信号;单帧计数电路,用以接收所述扩展超级帧的帧头信息,并根据所述单帧头指示脉冲信号确定当前数据所处的单帧数;D—LINK数据比特提取电路,用于接收所述扩展超级帧的数据信息,并根据所述单帧计数电路确定的单帧头计数信号从扩展超级帧的数据信息中提取带有周期性能报告的D—LINK比特信息;有效周期性能报告信息比特提取电路,用于从接收到的所述D—LINK比特信息中提取出有效的周期性能报告信息并输出;周期性能报告封装/存储电路,用于将所述有效的周期性能报告信息数据流封装并储存。如上所述的周期性能报告自动提取与记录装置中,所述封装/存储周期性能报告电路,可以由移位寄存器组成。如上所述的周期性能报告自动提取与记录装置中,所述周期性能报告封装/存储电路将所述有效的周期性能报告数据流封装、储存成符合协议规定的字节形式。进一步地,所述协议包括ITU-TG.704协议。如上所述的周期性能报告自动提取与记录装置中,所述周期性能报告封装/存储电路将所述有效的周期性能报告数据流封装、储存成方便查看和显示的字节形式。如上所述的周期性能报告自动提取与记录装置,可以进一步包括显示电路,与所述周期性能报告封装/存储电路相连,用于将周期性能报告封装/存储电路输出的数据进行显示。其中,所述显示电路的显示器件,可以包括LED。对应地,所述显示电路的显示方式,可以包括7段LED数码管的显示方式,也可以包括LED发光管的显示方式。如上所述的包含所述显示电路的周期性能报告自动提取与记录装置,还可以进一步包括接口电路,与所述周期性能报告封装/存储电路相连,用于控制所述显示电路显示内容的切换。与现有技术相比,采用本发明所述的装置,具有如下特点1)不占用系统软件开销,能长时间提取和记录线路运行性能;2)自动进行T1线路周期性能报告的提取和记录,操作简单、方便;3)成本低,效率高。图l是本发明实施例组成示意图;图2是本发明实施例工作流程示意图。具体实施方式下面结合附图和具体实施方式对本发明作进一步的详细说明。本发明所要解决的技术问题是提供一种专门用于Tl通讯系统中周期性能报告的测试装置,用于窄带通讯中的Tl线路系统侧和用户侧简单方便地提取和记录周期性能报告。利用本发明装置高效的接收解帧和定帧,从串行数据中提取T1数据帧结构中包含周期性能报告PPR的帧头比特,然后提取出有效PPR信息比特,并将有用信息保存以备输出。如图l所示,本发明所述周期性能报告测试装置,包括以下部分接收定帧电路1,用以区分出Tl线路串行输入数据流中的扩展超级帧ESF帧的帧头信息和数据信息,找出复帧头和单帧头位置,并将T1数据流串行输出。将数据流中的帧头信息发送给单帧计数电路2,将数据信息发送给D—LINK数据比特提取电路3。同时,接收定帧电路1还产生对应的复帧头指示脉冲信号和单帧头指示脉冲信号。上述的一个复帧,其中包含有二十四个单帧。通过定位复帧头位置,进而来定位单帧头位置。单帧计数电路2,用以接收上述接收定帧电路1发出的帧头信息数据,还根据接收定帧电路1输出的单帧头指示脉冲信号,确定当前数据所处的单帧数。D—LINK数据比特提取电路3,根据接收定帧电路1给出的ESF帧的数据信息,和单帧计数电路2确定的单帧头计数信号从接收定帧电路1输出的数据信息中提取带有周期性能报告的D—LINK比特信息。有效周期性能报告PPR信息比特提取电路4,用于从接收到的D—LINK比特信息中提取出有效的周期性能报告PPR信息比特,并输出到封装/存储PPR电路5。在发送PPR时,为了完整地发出周期性能报告,T1通讯线路的ESF帧结构在开始和结束标志字节(内容为0111—1110)之间的有效报告数据中加入了逢5个连续1插0的动作,它可以防止接收端误判为PPR结束,但这个0比特不是PPR的内容,必须要由有效PPR信息比特提取电路4将这个0比特判断出来并剔除,以恢复完整、正确的周期性能报告数据流。周期性能报告PPR封装/存储电路5,由移位寄存器组成,用于按照ITU-TG.704协议格式的要求,将有效PPR信息比特提取电路4输出的有效PPR数据流封装、储存成符合协议规定并且方便查看和显示的字节形式以备调用。显示电路6,与所PPR封装/存储电路5相连,主要由显示器件为LED的电路构成,用于将周期性能报告PPR封装/存储电路5输出的数据以7段LED数码管或者LED发光管的方式显示。接口电路7,与PPR封装/存储电路5相连,实现人机接口功能,用于控制显示电路6显示内容的切换。图2示出了从T1线路接收数据中提取完整PPR并显示的全过程,本发明装置工作流程如下步骤1,接收定帧电路1从T1线路输入的串行数据中首先确定扩展超级帧ESF帧的复帧头位置,再从确定的复帧信息中确定单帧头位置;并将数据流中的帧头信息发送给单帧计数电路2,将数据信息发送给D—LINK数据比特提取电路3;同时,还产生对应的复帧头指示脉冲信号和单帧头指示脉冲信号。其中的一个复帧包含有二十四个单帧。通过定位复帧头位置,进而来定4立单帧头4立置。Tl线路的ESF帧结构数据是按照如下的表2所示的内容进行装载的表2、Tl线路的ESF帧结构<table>tableseeoriginaldocumentpage8</column></row><table><table>tableseeoriginaldocumentpage9</column></row><table>参见表1,Tl接收定帧电路1主要完成从输入的串行数据中搜索FAS这列的001011的帧定位图案,再配合CRC列的el…e6,确定串行数据流中的帧头位置,这个过程叫同步过程。同步后,接收定帧电路1将T1数据流串行输出,同时产生对应的单帧头指示脉沖和复帧头指示脉冲。为了了解PPR详细内容,现将协议规定的PPR主要信息罗列如下,如表2所示表2、周期性能报告主要信息<table>tableseeoriginaldocumentpage9</column></row><table>其中Gl=l表示CRC错误次数为1;G2=l表示CRC错误次数为2到5;G3=l表示CRC错误次数为6到10;G4=l表示CRC错误次数为11到100;G5=l表示CRC错误次数为101到319;G6=l表示CRC错误次数为大于320;SE=1表示严重帧错误次数大于1;FE=1表示帧头错误次数大于1;LV=1表示编码违例次lt大于1;SL=1表示滑码次数大于1;LB=1表示静荷数据环回被激活;NmNl=00,01,10,11,分别表示数据出现的时刻。步骤2,单帧计数电路2根据接收定帧电路1输出的单帧头指示脉冲信号调整计数值,并将调整后的计数值输出到D—LINK比特提取电路3。步骤3,D—LINK比特提取电路3从接收到数据信息数据中,将计数值分别为1、3、5.....23的这些奇数帧的D—LINK比特信息提取出,并将其输出到有效PPR信息比特提取电路4。步骤4,有效PPR信息比特提取电路4从接收到的D_LINK比特信息中,剔除非起、止字节标志中五个连续1后面的0比特,形成完整有效的PPR信息,之后将其输出到PPR封装/存储电路5;步骤5,PPR封装/存储电路5将串行输入的数据按ITU-TG.704协议规定的字节格式组装并储存在内存单元以备输出到显示电路6;步骤6,当显示电路6接收到PPR封装/存储电路5输出的数据后,以7段LED数码管或者LED发光管的方式将数据内容显示出来。另外,接口电路7实现人机接口功能,当用户通过其浏览历史周期性能报告PPR的数据内容时,即控制显示电路6显示内容的切换,读出PPR封装/存储电路5中相应存储器的值到LED显示电路6。本发明主要解决了现有技术中提取周期性能报告很不方便,需要大量软件开销,不得不降低系统其他性能,而且几乎不能长时间监测的技术缺陷,为使用Tl通讯线路的相关人员提供了一种简单、方便、直观地了解当前线路基本性能的装置,由于它不占用系统软件和硬件资源,所以非常适合在需要长时间记录线路运行性能的场合下使用。另外,在某些非计量用途的场合下,还能给相关人员当作简易光表替代价格昂贵的专用光表来使用。权利要求1、一种周期性能报告自动提取与记录装置,其特征在于,包括接收定帧电路,用以找出Tl线路输入的扩展超级帧的帧头位置,并输出扩展超级帧的帧头信息和数据信息,同时产生对应的复帧头指示脉沖信号和单帧头指示脉沖信号;单帧计数电路,用以接收所述扩展超级帧的帧头信息,并根据所述单帧头指示脉冲信号确定当前数据所处的单帧数;DJJNK数据比特提取电路,用于接收所述扩展超级帧的数据信息,并根据所述单帧计数电路确定的单帧头计数信号从扩展超级帧的数据信息中提取带有周期性能报告的D一LINK比特信息;有效周期性能报告信息比特提取电路,用于从接收到的所述DJJNK比特信息中提取出有效的周期性能报告信息并输出;周期性能报告封装/存储电路,用于将所述有效的周期性能报告信息数据流封装并储存。2、如权利要求l所述的装置,其特征在于,所述封装/存储周期性能报告电路,由移位寄存器组成。3、如权利要求l所述的装置,其特征在于,所述周期性能报告封装/存储电路将所述有效的周期性能报告数据流封装、储存成符合协议规定的字节形式。4、如权利要求3所述的装置,其特征在于,所述协议包括ITU-TG.704协议。5、如权利要求l所述的装置,其特征在于,所述周期性能才艮告封装/存储电路将所述有效的周期性能报告数据流封装、储存成方便查看和显示的字节形式。6、如权利要求l所述的装置,其特征在于,进一步包括显示电路,与所述周期性能报告封装/存储电路相连,用于将周期性能报告封装/存储电路输出的数据进行显示。7、如权利要求6所述的装置,其特征在于,所述显示电路的显示器件,包括LED。8、如权利要求7所述的装置,其特征在于,所述显示电路的显示方式,包括7段LED数码管的显示方式。9、如权利要求7所述的装置,其特征在于,所述显示电路的显示方式,包括LED发光管的显示方式。10、如权利要求6所述的装置,其特征在于,进一步包括接口电路,与所述周期性能报告封装/存储电路相连,用于控制所述显示电if各显示内容的切换。全文摘要本发明公开了一种周期性能报告自动提取与记录装置,涉及通信技术中T1线路的系统综合性能的监测技术。本发明装置包括接收定帧电路,用以找出ESF帧的帧头位置,并输出帧头信息和数据信息,同时产生复帧头指示脉冲和单帧头指示脉冲;单帧计数电路,用以接收帧头信息,并根据单帧头指示脉冲确定当前数据所处的单帧数;D_LINK数据比特提取电路,用于接收数据信息,并从数据信息中提取带有PPR的D_LINK比特信息;有效PPR信息比特提取电路,用于提取出有效的PPR信息并输出;周期性能报告封装/存储电路,用于将有效的PPR信息数据流封装并储存。采用本发明装置,操作简单、方便,而且成本低,效率高。文档编号H04L1/00GK101145890SQ200710130408公开日2008年3月19日申请日期2007年7月18日优先权日2007年3月6日发明者吕舒予,朱励行,朱泽奇,津田,炜黄申请人:中兴通讯股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1