数字视频数据测试系统及半导体器件的制作方法

文档序号:7663457阅读:98来源:国知局
专利名称:数字视频数据测试系统及半导体器件的制作方法
数字视频数据测试系统及半导体器件
技术领场
本发明涉及处理数字视频数据的半导体器件以及检测其电故障 的数字视频数据观'J试系统。
背景技术
在日本特开2006-128905号公报中,作为以往的数字视频数据测 试系统以及测试装置公开了以下技术在成为测试对象的半导体器件 的内部生成由数字视频数据唯一确定的生成码(generated code),在 上述半导体器件的内部或外部通过对上述生成码和期望值码进行比 较来进行上述半导体器件的测试。
图16是表示现有的数字视频数据测试系统的整体结构的框图。
在图16中,19是输出流数据26的流数据发生装置。4是成为测 试对象的半导体器件,在其内部包括处理流数据26而生成数字视频 数据2的视频解码器18、和生成由上述数字视频数据2唯一确定的生 成码的码生成部11。
另外,1是数字视频数据测试装置,包括根据上述生成码21测 试上述数字视频数据2表示的图像发生了时间性变化的情况并输出图 像变化点检测信号22的图像变化点检测部14、存储期望值码24的期 望值存储部12、以及对上述生成码21和上述期望值码24进行比较并 保持或输出该比较结果3的比较部13。
以下,对釆用了上述数字视频数据测试装置的数字视频数据的测 i式方法进4iS兌明。
首先,向半导体器件4输入从流数据发生装置19输出的流数据 26,在视频解码器18中进行处理并输出数字视频数据2。然后,由码 生成部11生成生成码21,从上述半导体器件4输出上述生成码21。
接着,向数字视频数据测试装置1输入上述生成码21,并输入
到图像变化点检测部14和比较部13。在上述图像变化点检测部14 中,观测上述生成码21的时间性变化,在图像发生了变化的时刻输 出图像变化点检测信号22并输入到上述比较部13。而且,在上述比 较部13中输入有存储在期望值存储部12的期望值码24。
并且,在上述比较部13中,依次比较上述生成码21和上述期望 值码24,保持或向外部输出其比较结果3。
图17是表示现有的另一数字视频数据测试系统的整体结构的框图。
图17所示的现有的另一数字视频测试系统与图16的现有的数字 视频数据测试系统的不同点仅在于在数字视频数据测试装置1的内 部包括存储开始测试的时刻的指定码23的指定码存储部15、和检测 生成码21与指定码23是否一致的情况并输出指定码检测信号25的 指定码检测部16。其他结构与图16的现有的数字视频数据测试系统 一样,因此省略其说明。
在图17的数字视频数据测试系统中,采用由指定码存储部15在 检测出指定码23和生成码21 —致的时刻所输出的指定码检测信号25 来代替图16的图像变化点测试信号22,在上述比较部13中依次比较 上述生成码21和上述期望值码24。
图18和图19是表示现有又一数字视频数据测试系统的整体结构 的框图。
图18和图19所示的数字视频数据测试系统与图16和图17的数 字视频数据测试系统的不同点仅在于数字视频数据测试装置1包含 在半导体器件5的内部。其他结构与图16和图17的数字视频测试系 统相同,因此省略其说明。
然而,在图16和图17所示的现有的数字视频数据测试系统中, 需要明确确定使由码生成部11生成的生成码21低速输出的方法、生 成用于使数字视频数据测试装置1动作的时钟信号和各种定时信号的 方法。
另外,需要按每个测试定时对码生成部11进行初始化,但在以 往,用固定值进行初始化,因此存在以下问题,初始化所需要的1周期的数字视频数据2不反映到下一个生成码21中,在数字视频数据2 的错误与初始化定时一致时不能测试数字视频数据2的错误。
进而,为了检测图像变化点,需要生成以视频场为单位的生成码 21,检测图像变化点或进行与指定码的比较,所以需要进行以低精度 的视频场为单位的上述生成码21的比较,或者确定以比一见频场单位 小的单位的基于上述生成码的图像变化点的检测试方法、或上述指定 码的指定方法。
而且,在图18和图19所示的数字视频数据测试系统中,需要在 半导体器件5的内部安装专用电路,所以有望减小专用电路面积。
例如,在对按测试定时所生成的生成码21和期望值24进行比较 时,需要用于暂时预先保持"生成码长度x数字视频数据总线宽度" 大小的数据的存储元件,在生成码长度为16位、数字视频数据总线 宽度为30位时,需要"16 x 30- 480位"的存储元件。

发明内容
本发明的目的在于明确地确定从数字4见频凄t据测试系统中的半 导体器件向数字视频数据测试装置提供的各种信号的生成方法。
另外,另一个目的在于可按照需要的测试精度、测试时间灵活地 i殳定测试单元。
而且,再一个目的在于减少对成为测试对象的半导体器件安装测 试用专用电路时的电路面积的增加。
为了达到上述目的,本发明采用在半导体器件的内部新设置时钟 分频部,可输出低速的分频时钟、生成码以及定时信号的结构。
上述时钟分频部按测试单位定时对上述分频时钟的相位进行初 始化,且使得不产生比上述分频时钟的半周期短的脉冲信号,从而任 意测试单位的长度不限于上述分频时钟的长度。
另外,码生成部具有在与测试定时同步地初始化时使用反映了初
始化定时的数字视频数据的值进行初始化的码生成部初始化部,即使 在初始化定时和错误定时一致的情况下也能够进行错误检测。
并且,通过错开每个数字视频数据的码生成定时,在各数字视频 数据信号之间兼用暂时保持用的存储元件,进行存储元件的大幅度削减。
并且,还具有按场边界定时将与场边界定时相对的测试定时的相 位初始化的测试定时初始化部,可对任意的数据长度的期望值码进行 比较。
并且,还具有使用按测试定时生成的生成码测试图像发生变化的 情况的图像变化点检测部、检测用指定码所指定的场的指定码检测 部,能够确定要从按测试定时所生成的生成码开始测试的场。
并且,使用安装在半导体器件内的内置微型计算机,执行来自外 部存储元件的期望值码的读入、或生成码和期望值码的比较、或者读 入和比较两者,从而减少要安装在半导体器件的专用电路。
另外,不仅对半导体器件进行测试,也能够对安装了半导体器件 的衬底进行测试。
并且,还具有能够远程输入期望值码的期望值码输入部、和在指 定的定时执行观'J试的测试控制部,成为可自我诊断的系统。
具体地,本发明的数字视频数据测试系统,其特征在于,包括半 导体器件、和数字视频数据测试装置,上述半导体器件包括生成由被输入的数字视频数据唯一确定的生成码的码生成部;生成对时钟进行分频后的分频时钟的时钟分频部;使用上述数字视频数据的同步信号生成与上述分频时钟同步的定时信号的定时信号生成部;以及与上述定时信号和上述分频时钟同步地输出上述生成码的码保持部,上述半 导体器件向外部输出上述定时信号、上述生成码、以及上述分频时钟,上述数字视频数据测试装置接收来自上述半导体器件的定时信号、生 成码以及分频时钟,包括图像变化点检测部,分析由上述码生成部所 生成的生成码而检测上述数字视频数据所表示的图像发生时间性变 化的图像变化点;期望值存储部,存储期望值码;以及比较部,从测
试上述图像变化点的时刻起,开始对上述生成码和上述期望值码进行 比较,上述数字视频数据测试装置处理上述生成码来测试上述半导体 器件。
在本发明的数字视频数据测试系统的一个实施例中,上述半导体 器件还具有在每个由上述定时信号所确定的特定定时对上述分频时 钟的相位进行初始化的相位初始化部,上述相位初始化部将上述分频 时钟的刚初始化后的至少半个时钟周期期间的信号电平设定为与即 将初始化前的信号电平相同的电平。
在本发明的数字视频数据测试系统的 一个实施例中,上述半导体 器件还具有与上述定时信号同步地对上述码生成部进行初始化的码
字视频数据的初始值对上述码生成部进行初始化。
在本发明的数字视频数据测试系统的 一 个实施例中,上述半导体 器件还具有在至输出上述生成码为止的期间保持上述生成码的生成 码保持部,上述生成码保持部,在存在多个上述码生成部时,与上述
生成码。
在本发明的数字视频数据测试系统的一个实施例中,上述半导体 器件还具有测试定时初始化部,在上述定时信号中的每个指示以场为 单位的定时的场定时,对上述定时信号中的指示比较上述生成码和上 述期望值码的定时的测试定时的发生定时进行初始化。
在本发明的字— 见频数据测试系统的 一 个实施例中,上述数字视 频数据测试装置还包括场特定码生成部,在上述定时信号的每个测试
定时,从纟皮输入的上述生成码生成场特定码;以及场特定码比4交部, 对由上述场特定码生成部所生成的场特定码中的、在当前场所生成的 场特定码和在当前场往回数第二个场所生成的场特定码进行比较,上 述比较部从检测出上述两个场特定码不一致的时刻起开始进行上述 生成码和上述期望值码的比较。
在本发明的数字视频数据测试系统的 一 个实施例中,上述半导体
器件被安装在衬底上,经由上述衬底从上述半导体器件向上述数字视 频数据测试装置传输上述生成码。
在本发明的数字视频数据测试系统的一 个实施例中,还包括发送 任意的上述期望值码的期望值码发送装置、从外部输入上述期望值码 的期望值码输入部、以及在指定的定时执行测试的测试控制部。
本发明的数字视频数据测试系统,其特征在于,包括半导体器件、 和数字视频数据测试装置,上述半导体器件包括生成由被输入的数字
一见频数据唯一确定的生成码的码生成部;生成对时钟进行分频后的分 频时钟的时钟分频部;使用上述数字视频数据的同步信号生成与上述 分频时钟同步的定时信号的定时信号生成部;以及与上述定时信号和 上述分频时钟同步地输出上述生成码的码保持部,上述半导体器件向 外部输出上述定时信号、上述生成码、以及上述分频时钟,上述数字 视频数据测试装置接收来自上述半导体器件的定时信号、生成码以及 分频时钟,包括指定码存储部,存储指定码;指定码检测部,检测由 上述码生成部所生成的生成码和上述指定码是否一致;期望值存储 部,存储期望值码;以及比较部,从测试出上述生成码和上述指定码 一致的时刻起,开始对上述生成码和上述期望值码进行比较,上述数 字视频数据测试装置处理上述生成码并测试上述半导体器件。
在本发明的数字视频数据观'H式系统的 一 个实施例中,上述半导体 器件还包括在每个由上述定时信号所确定的特定定时对上述分频时 钟的相位进行初始化的相位初始化部,上述相位初始化部将上述分频 时钟的刚初始化后的至少半个时钟周期期间的信号电平设定为与即 将初始化前的信号电平相同的电平。
在本发明的数字视频数据测试系统的一个实施例中,上述半导体 器件还包括与上述定时信号同步地对上述码生成部进行初始化的码 生成部初始化部,上述码生成部初始化部用反映了初始化周期的^t字 牙见频数据的初始值对上述码生成部进行初始化。
在本发明的数字视频数据测试系统的 一个实施例中,上述半导体器件还包括至输出上述生成码为止的期间保持上述生成码的生成码保持部,上述生成码保持部,在存在多个上述码生成部时,与上述定 时信号和上述分频时钟信号同步地依次保持各个码生成部所生成的 生成码。
在本发明的数字视频数据测试系统的一个实施例中,上述半导体 器件还包括测试定时初始化部,在上述定时信号中的每个指示以场为 单位的定时的场定时,对上述定时信号中的指示比较上述生成码和上 述期望值码的测试定时的发生定时进行初始化。
在本发明的数字视频数据测试系统的一个实施例中,上述数字视 频数据测试装置还包括场特定码生成部,在上述定时信号的每个测试
定时,从被输入的上述生成码生成场特定码;以及指定场特定码保持 部,保持指定场特定码,上述比较部从检测出上述场特定码和上述指 定场特定码一致的时刻起开始进行上述生成码和上述期望值码的比较。
在本发明的数字视频数据测试系统的 一 个实施例中,上述半导体 器件被安装在衬底上,经由上述衬底从上述半导体器件向上述数字视 频数据测试装置传输上述生成码。
在本发明的数字视频数据测试系统的 一个实施例中,还包括发送 任意的上述期望值码的期望值码发送装置;从外部输入上述期望值码 的期望值码输入部;以及在指定的定时执行测试的测试控制部。
本发明的半导体器件,其特征在于,包括生成由被输入的数字视 频数据唯一确定的生成码的码生成部;生成对时钟分频后的分频时钟 的时钟分频部;使用上述数字视频数据的同步信号生成与上述分频时 钟同步的定时信号的定时信号生成部;与上述定时信号和上述分频时 钟同步地输出上述生成码的码保持部;图像变化点检测部,分析由上 述码生成部所生成的生成码,检测上述数字视频数据所表示的图像发 生时间性变化的图像变化点;存储期望值码的期望值存储部;对上述 期望值存储部进行上述期望值码的读入的内置微型计算机;以及比较 部,从检测出上述图像变化点的时刻起,开始对上述生成码和上述期 望值码进行比较。
在本发明的半导体器件的一个实施例中,上述比较部是上述内置 微型计算机。
在本发明的半导体器件的一个实施例中,上述比较部是上述内置 微型计算机,上述内置微型计算机进行上述生成码和上述期望值码的 读入、对上述生成码和上述期望值码的比较。
本发明的半导体器件,其特征在于,包括生成由被输入的数字视
频数据唯一确定的生成码的码生成部;对时钟分频后的分频时钟的时 钟分频部;使用上述数字视频数据的同步信号生成与上述分频时钟同 步的定时信号的定时信号生成部;与上述定时信号和上述分频时钟同 步地输出上述生成码的码保持部,存储指定码的指定码存储部;指定 码才全测部,测试由上述码生成部所生成的生成码和上述指定码是否一 致;存储期望值码的期望值存储部;对上述期望值存储部进行上述期 望值码的读入的内置微型计算机;以及比较部,从测试出上述生成码 和上述指定码一致时刻起,开始对上述生成码和上述期望值码进行比 较。
在本发明的半导体器件的一个实施例中,上述比较部是上述内置 微型计算机。
在本发明的半导体器件的一个实施例中,上述比较部是上述内置 微型计算机,上述内置微型计算机进行上述生成码和上述期望值码的 读入、对上述生成码和上述期望值码的比较。


图1是本发明的第 一 实施例的数字视频数据测试系统的整体结构 的框图。
图2是本发明的第二实施例的数字视频数据测试系统的整体结构 的框图。
图3A、图3B是本发明的第二实施例的数字视频数据测试系统的 半导体器件的时钟相位关系的示意图。
图4是本发明的第三实施例的数字视频数据测试系统的整体结构的框图。
图5是本发明的第四实施例的数字视频数据测试系统的整体结构的框图。
图6是本发明的第四实施例的数字视频数据测试系统的生成码的复制定时的示意图。
图7是本发明的第五实施例的数字视频数据测试系统的整体结构的框图。
图8是本发明的第五实施例的数字视频数据测试系统的场定时和测试定时的位置关系的示意图。
图9是本发明的第六实施例的数字视频数据测试系统的整体结构的框图。
图10是本发明的第七实施例的数字视频数据测试系统的整体结构的框图。
图11是本发明的第八实施例的半导体器件的整体结构的框图。
图12是本发明的第九实施例的半导体器件的整体结构的框图。
图13是本发明的第十实施例的半导体器件的整体结构的框图。
图14是本发明的第十一实施例的数字视频数据测试系统的整体 结构的框图。
图15是本发明的第十二实施例的数字视频数据测试系统的整体 结构的框图。
图16是现有的数字视频数据测试系统的整体结构的框图。
图17是现有的另 一个数字视频数据测试系统的整体结构的框图。
图18是现有的半导体器件的整体结构的框图。
图19是现有的另一个半导体器件的整体结构的框图。
具体实施例方式
以下,根据

本发明的优选的各实施例。在此所示出的实 施例仅为一例,并不限于该实施例。
<第一实施例>
图1是表示本发明的第 一 实施例的数字视频数据测试系统的整体 结构的框图。
在图1中,19是输出流数据26的流数据发生装置,4是处理上 述流数据26而输出生成码21的作为测试对象的半导体器件,1是处 理上述生成码21而测试上述半导体器件4的数字视频数据测试装置。 由上述半导体器件4和上述数字视频数据测试装置1构成数字视频数 据测试系统。
上述半导体器件4包括处理流数据26而生成数字视频数据2的 视频解码器18、生成由上述数字视频数据2唯一确定的生成码211 的码生成部11、对数字视频时钟31分频而生成分频时钟32的时钟分 频部30、利用上述数字视频数据2的同步信号41生成与上述分频时 钟32同步的定时信号42的定时信号生成部40、以及输出使上述生成 码211与上述定时信号42和上述分频时钟32同步的生成码21的码 保持部50。
上述数字视频数据测试装置1包括处理上述生成码21而输出测 试开始定时信号101的测试开始点检测部(图像变化点检测部)100、 预先存储期望值码24的期望值存储部12、以及对上述生成码21和上 述期望值码24进行比较的比较部13。
以下,对使用了上述的数字视频数据测试系统的数字视频数据测式方法进说明。
首先,向作为测试对象的半导体器件4输入从流数据发生装置19 输出的流数据26,由视频解码器18处理而生成数字视频数据2。然 后,上述数字视频数据2被输入到码生成部11,由上述数字视频数据 2唯一确定的生成码211被输出。
另外,从上述视频解码器18输出的数字视频时钟31在时钟分频 部3(H皮分频而生成分频时钟32。
并且,从上述视频解码器18输出的同步信号41被输入到定时信 号生成部40,生成并输出与上述分频时钟32同步的定时信号42。
接着,上述生成码211被输入到码保持部50,按由上述时钟信号42所确定的测试定时,与上述分频时钟32同步地依次输出生成码21 。
然后,输入到数字视频数据测试装置1的上述生成码21,被输入 到测试开始点检测部100和比较部13。上述测试开始点检测部100 根据上述生成码21对要开始测试的定时(图像变化点)进行检测, 生成测试开始定时信号101,并输入到上述比4交部13。
另外,在上述比较部13中,除了上述生成码21之外,还输入存 储在期望值存储部12中的期望值码24,从接收到上述测试开始定时 信号101的时刻开始,依次比较上述生成码21和上述期望值码24, 进行上述半导体器件4的合格品、不合格品的辨别,输出其比较结果 3。
在数字视频数据测试装置1中,被输入的分频时钟32作为相当 于数字视频数据2的时钟信号(数字视频时钟)的信号被使用,并且 被输入的定时信号42作为相当于数字视频数据2的垂直同步信号和 水平同步信号的信号被使用。
另外,由码生成部11所生成的生成码211例如是CRC (Cyclic Redundancy Check:循环冗余校验)码等,由相同的数据未必生成相 同的码,当数据不同时生成完全不同的码。
如上所述,根据本实施例的数字视频数据测试系统,能够全部低 速传送从半导体器件4向数字视频数据测试装置1输入的信号、分频 时钟32、与上述分频时钟32同步的定时信号42、以及与上述分频时 钟32同步的生成码21。
<第二实施例>
图2是本发明的第二实施例的数字视频数据测试系统的整体结构 的框图。
与上述第 一实施例的数字视频数据测试系统的不同点在于,在测 试定时间隔不是分频时钟的整数倍时,需要对分频时钟的相位初始 化,但为了避免在初始化前后因信号电平不同而产生分频时钟的半周 期长以下的脉沖,追加了相位初始化部33。其他结构与第一实施例相 同,但对相同的部分添加相同的符号,仅对不同点进行说明。
在半导体器件4中,对时钟分频部30输入了定时信号42,在上 述时钟分频部30中具有按每个包含在上述定时信号42的测试定时对 时钟的相位进行初始化的相位初始化部33。
以下,对使用了上述数字视频数据测试系统的数字视频数据的测 试方法,仅说明与上述第一实施例的不同点。
图3A、图3B是本发明的第二实施例的数字视频数据测试系统的 半导体器件的时钟相位波形的示意图。
120、 121是初始化前相位波形,130、 131是初始化后相位波形, 140、 141是单纯相位切换波形,150、 151是初始化前后电平一致处 理后的分频时4f波形。相位初始^f匕部33与特定定时160、 161 —致地 对分频时钟32的相位进行初始化。在此,上述特定定时160、 161是 包含于定时信号42并接收测试定时的定时。
在图3A中,在初始化前相位波形120和初始化后相位波形130 产生偏移,在将刚初始化后的信号电平取为"L"时,仅单纯地对相 位进行初始化,产生短于分频时钟32的半周期长的脉冲170。于是, 如分频时钟波形150那样,最低半周期长期间保持相位初始化前的信 号电平"H"。此时,保持相位初始化前的信号电平"H"的长度,只 要是半周期长以上的期间即可,当然也可以是半周期长的整数倍。
另外,在图3B中,在初始化前相位波形121和初始化后相位波 形131的相位关系的情况下,在单纯相位切换波形141没有产生短于 分频时钟32的半周期长的脉冲,因此仍然也可以使用分频时钟波形 151。此时,当然也可以将相位初始化前的信号电平"L"保持半周期 长以上的时间、半周期长的整数倍的时间。
如上所述,示出了以相位初始化后的信号电平是"L"时的例子, 但即使在相位初始化后的信号电平为"H"时,也只是"H"和"L" 相反,与上述的顺序相同。
如上所述,根据本实施例的数字视频数据测试系统,测试开始点 检测部100以由相同的场生成相同的生成码为前提,因此能够对各同 步信号41总使分频时钟32的相位恒定,并且可避免在其分频时钟32的波形中产生短于半周期长的脉冲。
<第三实施例>
图4是本发明的第三实施例的数字视频数据测试系统的整体结构 的框图。
与上述第 一 实施例的数字视频数据测试系统的不同点在于,追加
了与定时信号42同步地利用反映了初始化周期中的数字视频数据2 的初始值,对码生成部11进行初始化的码生成部初始化部46。其他 结构与第一实施例相同,但对相同的部分添加相同的符号,仅对不同 点进行说明明。
在半导体器件4中,向码生成部11输入了定时信号42,在上述 码生成部11中具有在每个包含在上述定时信号42中的测试定时,利 用反映了初始化周期中的数字视频数据2的初始值对上述码生成部 11进行初始化的码生成部初始化部46。
以下,对使用了上述数字视频数据测试系统的数字视频数据的测 试方法,仅说明与上述第一实施例的不同点。
码生成部11按包含在定时信号42中的测试定时将生成码211复 制到码保持部50后进行初始化,但此时,代替作为固定值预先确定 的临时的初始值,将由初始化周期中的数字视频数据2计算出的生成 码211设定为正式的初始值,对码生成部11进4于初始化。
如上所述,根据本实施例的数字视频数据测试系统,在码生成部 11的初始化周期中,即使在数字视频数据2中包含了错误信号时,也 能够可靠地检测数字视频数据2的错误。
<第四实施例>
图5是本发明的第四实施例的数字视频数据测试系统的整体结构 的框图。
与上述第 一实施例的数字视频数据测试系统的不同点在于,在对 应于数字视频数据总线的各位而具有码生成器的情况下,在码保持部 50内部具有在产生了测试开始定时信号101后,与分频时钟同步地, 依次将生成码211复制到比较部13的码选择器(生成码保持部)51。其他结构与第一实施例相同,但对相同的部分添加相同的符号,仅对 不同点进行说明。
在半导体器件4中,在码保持部50的内部具有码选择器51,在 对应于数字视频数据总线的各位具有码生成器的情况下,在产生了测 试开始定时信号101后,与分频时钟32同步地依次复制生成码211。
以下,使用图6,对采用了上述数字视频数据测试系统的数字视
频数据的测试方法进行说明。下面,仅说明与上述第一实施例的不同 占点.
图6是表示本发明的第四实施例的数字视频数据测试系统的生成 码的复制定时的示意图。
在产生了测试开始定时信号101后,码选择器51与分频时钟32 同步地,将从码生成部11内的码生成器A、 B、 C对应于数字视频数 据的各位而输出的生成码依次复制到比较器13。
如上所述,根据本实施例的数字视频数据测试系统,能够将现有 的需要对应于数字视频数据的总线宽度而准备的码保持部50兼用作 多个数字视频数据的总线来使用,因此能够大幅度减少电路面积。
<第五实施例>
图7是本发明的第五实施例的数字视频数据测试系统的整体结构 的框图。
与上述第一实施例的数字视频数据测试系统的不同点在于,在半 导体器件4的内部具有测试定时初始化部47,上述测试定时初始化部 47在上述定时信号42中的、每个指示以场为单位的定时的场定时, 对包含在定时信号42中的测试定时的发生定时进行初始化。其他结 构与第一实施例相同,因此对相同的部分添加相同的符号,仅对不同点进行说明。
在半导体器件4的定时信号生成部40的内部具有测试定时初始 化部47,上述测试定时初始化部47在上述定时信号42中的、每个指 示以场为单位的定时的场定时,对包含在定时信号42中的测试定时 的发生定时进行初始化。
以下,使用图8,对釆用了上述数字视频数据测试系统的数字视 频数据的测试方法进行说明。下面,仅说明与上述第一实施例的不同 点。
图8是表示本实施例的数字^f见频数据测试系统的场定时和观'J试定 时的位置关系的示意图。
定时信号生成部40,在每个场边界生成与分频时钟32同步的场 定时和定时间隔恒定的测试定时。此时,由测试定时初始化部47将 上述测试定时的间隔的计数与场定时 一 致地初始化为恒定值。
如上所述,根据本实施例的数字视频数据测试系统,来自各个场 定时的测试定时位置不拘泥于该场而恒定,因此能够保证生成码的再 现性。
<第六实施例>
图9是表示本发明的第六实施例的数字视频数据测试系统的整体 结构的框图。
与上述第 一实施例的数字视频数据测试系统的不同点在于,代替 测试开始点检测部100而具有图像测试点检测部(场特定码比较部) 14,并且具有场特定码生成部60。其他结构与第一实施例相同,^:对 相同的部分添加相同的符号,仅对不同点进行说明。
数字视频数据测试装置1的内部具有利用以场为单位的生成码 21生成场特定码61的场特定码生成部60、和通过处理上述场特定码 61而检测图像开始点并输出图像开始点检测信号22的图像测试点检 测部14,上述图像开始点检测信号22作为测试开始点定时信号被输 入到比4交部13。
以下,对采用了上述数字视频数据测试系统的数字视频数据的测 试方法进行说明。下面,仅说明与上述第一实施例的不同点。
场特定码生成部60利用以场为单位的生成码21生成场特定码 61。图像测试点检测部14通过处理上述场特定码61的一个场而检测 图像开始点,并输出图像开始点检测信号22,输入到比较部13。
如上所述,根据本实施例的数字视频数据测试系统,能够通过在连续的场特定码61之间比较以测试定时为单位的生成码21,辨别相 同的场在连续、或不同的场已开始,能够进行具有再现性的测试。
在此,在隔行(interlaced)方式的数字视频数据的测试时,即使 是静止图像,在前场和后场,场数据也不同,因此辨别不同的场已开 始时,对当前场的场特定码和当前场往回数第二个场的场特定码进行 比较,检测图像开始点,输出图像开始点检测信号22。
<第七实施例>
图10是表示本发明的第七实施例的数字视频数据测试系统的整 体结构的框图。
与上述第 一 实施例的数字视频数据须'J试系统的不同点在于,代替 测试开始点4企测部100而具有指定码4全测部16,并且具有场特定码生 成部60和指定码存储部(指定场特定码保持部)15。其他结构与第 一实施例相同,但对相同的部分添加相同的符号,^又对不同点进4亍说 明。
数字视频数据测试装置1的内部具有利用以场为单位的生成码 21生成场特定码61的场特定码生成部60、存储指定码的指定码存储 部15、以及指定码检测部16。上述指定码检测部16通过比较从上述 指定码存储部15输出的指定码23和场特定码61,输出指定码检测信 号25作为测试开始点定时信号,输入到比较部13。
以下,对采用了上述数字视频数据测试系统的数字视频数据的测 试方法进行说明。下面,仅说明与上述第一实施例的不同点。
场特定码生成部60利用以场为单位的生成码21生成场特定码 61。指定码检测部16对处理上述场特定码61的一个场而生成的场特 定码61、和存储在指定码存储部15的指定码23进行比较,它们一致 时判断为检测出图像开始点,输出指定码测试信号25,输入到比较部 13。
如上所述,根据本实施例的数字视频数据测试系统,能够通过将 由以测试定时为单位的生成码21与连续的场特定码61和指定码15 进行比较,来辨别相同的场在连续、或不同的场已开始,能够进行具
有再现性的测试。
在此,在隔行方式的数字视频数据的测试时,即使是静止图像, 在前场和后场,场数据也不同,因此辨别不同的场已开始时,对当前 场的场特定码和当前场往回数第二个场的场特定码进行比较。
<第八实施例>
图11是表示本发明的第八实施例的半导体器件的整体结构的框图。
在图11中,19是输出流数据26的流数据发生装置,5是半导体 器件,80是期望值外部存储部。
上述半导体器件5包括处理流数据26而生成数字视频数据2的 视频解码器18、生成由上述数字视频数据2唯一确定的生成码211 的码生成部11、对数字视频时钟31分频而生成分频时钟32的时钟分 频部30、利用上述数字视频数据2的同步信号41生成与上述分频时 钟32同步的定时信号42的定时信号生成部40、输出使上述生成码部50、处理上述生成码21并输出测试开始定时信号101的测试开始 点检测部(图像变化点检测部)100、预先存储期望值码24的期望值 存储部12、以及对上述生成码21和上述期望值码24比较的比较部 13。
以下,对采用了上述半导体器件的数字视频数据的测试方法进行 说明。
首先,向作为测试对象的半导体器件5输入从流数据发生装置19 输出的流数据26,由视频解码器18处理而生成数字视频数据2。然 后,上述数字视频数据2被输入到码生成部11,输出由上述数字视频 数据2唯一确定的生成码211。
另外,从上述视频解码器18输出的数字视频时钟31在时钟分频 部30被分频后,输出分频时钟32。
并且,从上述^L频解码器18输出的同步信号41被输入到定时信 号生成部40,生成并输出与上述分频时钟32同步的定时信号42。
接着,上述生成码211被输入到码保持部50,在每个由上述定时 信号42所确定的测试定时,与上述分频时钟32同步地依次输出生成码21。
然后,上述生成码21被输入到测试开始点检测部100和比较部 13。上述测试开始点检测部100根据上述生成码21对要开始测试的定时(图像变化点)进行检测,生成测试开始定时信号101,并输入到上述比较部13。
另外,在上述比较部13中,除了上述生成码21之外,还输入存 储在期望值存储部12中的期望值码24,从接收到上述测试开始定时信号101的时刻开始,依次比较上述生成码21和上述期望值码24, 进行上述半导体器件5的合格品、不合格品的辨别,输出其比较结果3。
在上述期望值存储部12中存储从配置在上述半导体器件5的外 部的期望值存储部80读入的期望值码。而且,在上述半导体器件5 中内部安装有内置微型计算机70,从上述期望值外部存储部80向上 述期望值存储部12的读入控制,通过上述内置微型计算机70来进行。
如上所述,根据本实施例的半导体器件,能够通过半导体器件5 的内部含有上述第一实施例中的数字视频数据测试装置1的构成要素,提高测试的容易性。
另外,在上述半导体器件5的外部具有期望值外部存储部80,并 且对该期望值码241的读入使用也用于半导体器件5的控制的内置微 型计算机70,因此,能够抑制上述半导体器件5的面积增加。
<第九实施例>
图12是表示本发明的第九实施例的半导体器件的整体结构的框图。
与上述第八实施例的半导体器件的不同点在于,对来自期望值外 部存储部80的期望值码241的读入使用期望值读入部81来代替内置 微型计算机70,并且对生成码21和期望值码24的比较使用内置微型 计算机70来代替比较部13。其他结构与第八实施例相同,因此对相
同的部分添加相同的符号,仅对不同点进行说明。
半导体器件5中设置期望值读入部80来代替第八实施例中的内 置微型计算机70,并设置有内置微型计算机70来代替比较部13。
在使用了上述的半导体器件5的数字视频数据测试方法中,由上 述期望值读入部81从上述期望值外部存储部80读入期望值码241, 由上述内置微型计算机70对生成码21和期望值码24进行比较。
如上所述,根据本实施例的半导体器件,能够通过在半导体器件 5的内部含有上述第一实施例中的数字视频数据测试装置1的构成要 素,提高测试的容易性。另外,通过在上述半导体器件5的外部具有 期望值外部存储部80,并且使用内置微型计算机70来代替比较部13, 能够抑制上述半导体器件5的面积增加。
<第十实施例〉
图13是表示本发明的第十实施例的半导体器件的整体结构的框图。
与上述第八实施例的半导体器件的不同点在于,使用内置微型计 算机70来代替比较部13。其他结构与第八实施例相同,因此对相同 的部分添加相同的符号,仅对不同点进行说明。
半导体器件5具有内置微型计算机70来代替第八实施例中的比 较部13,并且不设置期望值存储部12而由上述内置微型计算机70 从期望值外部存储部80读入期望值码24,对该期望值24和生成码 21进行比4交。
如上所述,根据本实施例的半导体器件,能够通过在半导体器件 5的内部含有上述第一实施例中的数字视频数据测试装置1的构成要 素,提高测试的容易性,并且,通过在上述半导体器件5的外部设置 期望值外部存储部80,使用设置的内置微型计算机70来代替比较部 13,从期望值外部存储部80读入期望值码24,与生成码21进行比较, 因此,能够进一步抑制上述半导体器件5的面积增加。
<第十一实施例>
图14是表示本发明的第十一实施例的数字视频数据测试系统的整体结构的框图。
与上述第 一 实施例的数字视频数据测试系统的不同点在于,在半
导体器件安装衬底90上安装有半导体器件4,进行上述半导体器件4 的测试时,进行包括上述半导体器件安装衬底90的整体的测试。其 他结构与第一实施例相同,因此对相同的部分添加相同的符号,zf又对 不同点进行说明。
在图14中,90是半导体器件安装衬底,在半导体器件安装衬底 90上安装有半导体器件4。
在使用了上述的数字视频数据测试系统的数字视频数据的观"试 中,经由上述半导体器件安装衬底90,向数字视频数据测试装置1 输入生成码21。之后的动作与第一实施例相同,因此省略其说明。
如上所述,根据本实施例的数字视频数据测试系统,在进行半导 体器件4的测试时,能够进行包括半导体器件安装衬底90的传输路 径的测试,因此,也能够同时进行例如数字AV设备的产品基板的测 试。
<第十二实施例〉
图15是本发明的第十二实施例的数字视频数据测试系统的整体 结构的框图。
与上述第十一实施例的数字视频数据测试系统的不同点在于,在 数字视频数据测试装置1的外部具有期望值码输入部82,并且还具有 期望值码发送装置300和测试控制部310。其他结构与第十一实施例 相同,因此对相同的部分添加相同的符号,仅对不同点进行说明。
在图15中,310是开始测试、控制测试的测试控制部,300是可 发送任意期望值码的期望值码发送装置,82是接收从上述期望值码发 送装置300所发送的期望值码的期望值码输入部。
在使用了上述的数字视频数据测试系统的数字视频数据的观试 中,从上述期望值码发送装置300发送存储在期望值存储部12的期 望值码,由上述期望值码输入部82接收该期望值码并存储在上述期 望值存储部12。测试控制部310根据系统的状况进行测试的开始。其他动作与第十一实施例相同,因此省略其说明。
如上所述,根据本实施例的数字视频数据测试系统,对例如在家
庭中所设置的数字AV设备设置期望值码输入部82,在上述期望值码 输入部82中,接收通过数据广播、数据通信所发送的期望值码,将 该接收到的期望值码存储到期望值存储部12中,即使在销售后的产 品中也能够进行定期的自我诊断等。
权利要求
1.一种数字视频数据测试系统,其特征在于,包括半导体器件、和数字视频数据测试装置,上述半导体器件包括生成由被输入的数字视频数据唯一确定的生成码的码生成部;生成对时钟进行分频后的分频时钟的时钟分频部;使用上述数字视频数据的同步信号生成与上述分频时钟同步的定时信号的定时信号生成部;以及与上述定时信号和上述分频时钟同步地输出上述生成码的码保持部,上述半导体器件向外部输出上述定时信号、上述生成码、以及上述分频时钟,上述数字视频数据测试装置接收来自上述半导体器件的定时信号、生成码以及分频时钟,包括图像变化点检测部,分析由上述码生成部所生成的生成码来检测上述数字视频数据所表示的图像发生时间性变化的图像变化点;期望值存储部,存储期望值码;以及比较部,从测试上述图像变化点的时刻起,开始对上述生成码和上述期望值码进行比较,上述数字视频数据测试装置处理上述生成码来测试上述半导体器件。
2. 根据权利要求1所述的数字视频数据测试系统,其特征在于 上述半导体器件还具有在每个由上述定时信号所确定的特定定时对上述分频时钟的相位进行初始化的相位初始化部,上述相位初始化部将上述分频时钟的刚初始化后的至少半个时 钟周期期间的信号电平设定为与即将初始化前的信号电平相同的电 平。
3. 根据权利要求1所述的数字视频数据测试系统,其特征在于 上述半导体器件还具有与上述定时信号同步地对上述码生成部 进行初始化的码生成部初始化部,上述码生成部初始化部用反映了初始化周期中的数字视频数据 的初始值对上述码生成部进4亍初始化。
4.根据权利要求1所述的数字视频数据测试系统,其特征在于述生成码的生成码保持部,上述生成码保持部,在存在多个上述码生成部时,与上述定时信
5. 根据权利要求1所述的数字视频数据测试系统,其特征在于 上述半导体器件还具有测试定时初始化部,在上述定时信号中的每个指示以场为单位的定时的场定时,对上述定时信号中的指示比较 上述生成码和上述期望值码的定时的测试定时的发生定时进行初始 化。
6. 根据权利要求1所述的数字视频数据测试系统,其特征在于 上述数字视频数据测试装置还包括场特定码生成部,在上述定时信号的每个测试定时,,人被输入的 上述生成码生成场特定码;以及场特定码比较部,对由上述场特定码生成部所生成的场特定码中 的、在当前场所生成的场特定码和在当前场往回数第二个场所生成的 场特定码进行比较,上述比较部从测试出上述两个场特定码不一致的时刻起开始进 行上述生成码和上述期望值码的比较。
7. 根据权利要求1所述的数字视频数据测试系统,其特征在于 上述半导体器件被安装在衬底上,经由上述衬底从上述半导体器件向上述数字视频数据测试装置传输上述生成码。
8. 根据权利要求7所述的数字视频数据测试系统,其特征在于 还包括发送任意的上述期望值码的期望值码发送装置;从外部输入上述期望值码的期望值码输入部;以及在指定的定时执行测试的测  试控制部。
9. 一种数字视频数据测试系统,其特征在于,包括半导体器件、 和数字视频数据测试装置,上述半导体器件包括生成由被输入的数字视频数据唯一确定的生成码的码生成部;生成对时钟进行分频后的分频时钟的时钟分频部;使用上述数字视频数据的同步信号生成与上述分频时钟同步的定时信号的定时信号生成部;以及与上述定时信号和上述分频时钟同步地输出上述生成码的码保持部,上述半导体器件向外部输出上述定时信号、上述生成码、以及上 述分频时钟,上述数字视频数据测试装置接收来自上述半导体器件的定时信 号、生成码以及分频时钟,包括 指定码存储部,存储指定码;指定码4全测部,4企测由上述码生成部所生成的生成码和上述指定 码是否一致;期望值存储部,存储期望值码;以及比较部,从测试出上述生成码和上述指定码一致的时刻起,开始 对上述生成码和上述期望值码进行比较,上述数字视频数据测试装置处理上述生成码并测试上述半导体 器件。
10. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述半导体器件还包括在由上述定时信号所确定的每个特定定时对上述分频时钟的相位进行初始化的相位初始化部,上述相位初始化部将上述分频时钟的刚初始化后的至少半个时 钟周期期间的信号电平设定为与即将初始化前的信号电平相同的电 平。
11. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述半导体器件还包括与上述定时信号同步地对上述码生成部 进行初始化的码生成部初始化部,上述码生成部初始化部用反映了初始化周期中的数字视频数据 的初始值对上述码生成部进行初始化。
12. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述半导体器件还包括在至输出上述生成码为止的期间保持上述生成码的生成码保持部,上述生成码保持部,在存在多个上述码生成部时,与上述定时信 号和上述分频时钟信号同步地依次保持各个码生成部所生成的生成 码。
13. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述半导体器件还包括测试定时初始化部,在上述定时信号中的每个指示以场为单位的定时的场定时,对上述定时信号中的指示比较 上述生成码和上述期望值码的定时的测试定时的发生定时进行初始 化。
14. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述数字视频数据测试装置还包括场特定码生成部,在上述定时信号的每个测试定时,从被输入的 上述生成码生成场特定码;以及指定场特定码保持部,保持指定场特定码,上述比较部从检测出上述场特定码和上述指定场特定码一致的 时刻起开始进行上述生成码和上述期望值码的比较。
15. 根据权利要求9所述的数字视频数据测试系统,其特征在于 上述半导体器件被安装在衬底上,经由上述村底从上述半导体器件向上述数字视频数据测试装置传输上述生成码。
16. 根据权利要求15所述的数字视频数据测试系统,其特征在于还包括发送任意的上述期望值码的期望值码发送装置;从外部输 入上述期望值码的期望值码输入部;以及在指定的定时执行测试的测 试控制部。
17. —种半导体器件,其特征在于,包括码生成部,生成由被输入的数字视频数据唯 一 确定的生成码; 时钟分频部,生成对时钟进行分频后的分频时钟; 定时信号生成部,使用上述数字视频数据的同步信号生成与上述 分频时钟同步的定时信号;码保持部,与上述定时信号和上述分频时钟同步地输出上述生成码,图像变化点检测部,分析由上述码生成部所生成的生成码,测试 上述数字视频数据所表示的图像发生时间性变化的图像变化点; 期望值存储部,存储期望值码;内置微型计算机,对上述期望值存储部读入上述期望值码;以及 比较部,从检测出上述图像变化点的时刻起,开始对上述生成码 和上述期望值码进行比较。
18. 根据权利要求17所述的半导体器件,其特征在于 上述比较部是上述内置微型计算机。
19. 根据权利要求17所述的半导体器件,其特征在于 上述比较部是上述内置微型计算机,上述内置微型计算机进行上述生成码和上述期望值码的读入,以 及对上述生成码和上述期望值码的比较。
20. —种半导体器件,其特征在于,包括码生成部,生成由^皮输入的数字视频数据唯一确定的生成码; 时钟分频部,生成对时钟分频后的分频时钟; 定时信号生成部,使用上述数字视频数据的同步信号生成与上述 分频时钟同步的定时信号;码保持部,与上述定时信号和上述分频时钟同步地输出上述生成码,指定码存储部,存储指定码;指定码检测部,检测由上述码生成部所生成的生成码和上述指定 码是否一致;期望值存储部,存储期望值码;内置微型计算机,对上述期望值存储部读入上述期望值码;以及 比较部,从检测出上述生成码和上述指定码一致的时刻起,开始 对上述生成码和上述期望值码进行比较。
21. 根据权利要求20所述的半导体器件,其特征在于 上述比较部是上述内置微型计算机。
22. 根据权利要求20所述的半导体器件,其特征在于 上述比较部是上述内置微型计算机,上述内置微型计算机进行上述生成码和上述期望值码的读入、以 及对上述生成码和上述期望值码的比较。
全文摘要
本发明提供一种具有作为测试对象的半导体器件和数字视频数据测试装置的数字视频数据测试系统,在上述半导体器件的内部,在时钟分频部生成对数字视频时钟分频后的分频时钟。另外,在定时信号生成部,使用数字视频数据的同步信号生成与上述分频时钟同步的定时信号。并且,在码保持部中,与上述定时信号和上述分频时钟同步地输出由码生成部生成的生成码,并输入到上述数字视频数据测试装置中。因此,能够明确地确定数字视频数据测试系统中的从半导体器件对数字视频数据测试装置提供的各种信号的生成方法。
文档编号H04N17/04GK101175225SQ20071016664
公开日2008年5月7日 申请日期2007年11月1日 优先权日2006年11月1日
发明者石川和史 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1