电子设备、电子设备的ic内部组成部件的分散调节方法以及ic的制作方法

文档序号:7706505阅读:263来源:国知局
专利名称:电子设备、电子设备的ic内部组成部件的分散调节方法以及ic的制作方法
技术领域
本发明涉及电子设备,如电视广播接收机、电子设备的IC(集成电路)内部组成部件的分散(dispersion)调节方法以及IC。

背景技术
例如,电视广播接收机的调谐器的前端部需要各种类型的调节,如对调谐电路的调谐频率或跟踪滤波器的增益的调节,以及对用于图像中间频率的带通滤波器的图像干扰移除特性的调节。
例如,如果将可变电容二极管并入IC中,通常这些二极管之间特性均匀。然而,由于不能将线圈并入IC中,它们之间的电感会出现分散。结果,调谐线圈的电感的分散会导致调谐电路的调谐频率的跟踪错误。
尽管在现有技术中通过手动调节空气芯线圈来执行跟踪错误的调节,但是会妨碍小型化,因为空气芯线圈的尺寸很大。此外,这种调节有缺点,因为它需要手动操作。
例如,在日本特开Hei 11-168399(以下称为专利文献1)中公开了对刚刚描述的问题的解决方案示例。尤其是,专利文献1公开了一种接收机,其中将用于每个接收频率的跟踪错误的调节数据(即,待提供给可变电容二极管的调节数据)预先存储在非易失性存储器中并用于自动调节跟踪错误。
尤其是,在实际接收机中,对将要提供给可变电容二极管的调谐数据进行调节,使得接收机的接收灵敏度可以具有针对每个接收频率的最大水平,以确定最优值。然后,将这种最优值作为预先获得的跟踪错误调节数据存储在非易失性存储器中。然后,对于用户所选择的任何接收频率,从非易失性存储器读出相应的预先获得调节数据,以自动调节跟踪错误。


发明内容
顺便指出,优选的是每次用户改变所选频道时,都执行使用存储在非易失性存储器中的预先获得调节数据的跟踪错误调节操作。因此,在现有技术中,将电子设备配置为使得每次改变所选频道时,都从非易失性存储器读出预先获得调节数据以自动调节跟踪错误。
因此,频繁执行对非易失性存储器的存储器访问,电子设备存在如下问题它在电流消耗和非易失性存储器的使用寿命方面不是优选的。
因此,期望提供一种能够解决刚才描述的问题的电子设备。
根据本发明的一个实施例,提供了一种电子设备,包括包括能够使用调节数据调节的内部组成部件的第一集成电路;非易失性存储器,其中存储有对所述内部组成部件预先执行的调节结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的预先获得调节数据传送到外部的数据传送功能,和存储从外部发送给它的实际使用调节数据以及将所存储的实际使用调节数据提供给所述内部组成部件的数据存储功能;和第二集成电路,包括作为内部组成部件的信号处理器,所述第一集成电路的所述接口部件连接到该信号处理器。所述信号处理器可操作以在电源接通时通过所述接口部件接收从所述非易失性存储器读出的预先获得调节数据,将所接收到的预先获得调节数据存储在所述信号处理器的内嵌存储器中,在电源保持接通时从所述内嵌存储器读出预先获得调节数据,根据从所述内嵌存储器读出的预先获得调节数据来生成实际使用调节数据,然后将所生成的实际使用调节数据发送给所述接口部件。
在电子设备中,当该电子设备的电源接通时,由信号处理器读出存储在非易失性存储器中的预先获得调节数据,并将其存储在信号处理器的内嵌存储器中。然后,在电子设备的电源保持接通时,信号处理器使用存储在内嵌存储器中的预先获得调节数据对第一集成电路的内部组成部件执行调节。
根据本发明另一实施例,提供了一种用于电子设备的IC内部组成部件的分散调节方法。该方法包括以下步骤将调节数据写入第一集成电路的非易失性存储器中,第一集成电路包括能够使用调节数据调节的内部组成部件;所述非易失性存储器,其中存储对所述内部组成部件预先执行的调节结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将所存储的实际使用调节数据提供给所述内部组成部件的数据存储功能;通过第二集成电路的信号处理器在电源被接通时通过接口部件接收从所述非易失性存储器读出的预先获得调节数据,并将所接收到的预先获得调节数据存储在信号处理器的内嵌存储器中,所述第二集成电路包括作为内部组成部件的所述信号处理器,所述第一集成电路的接口部件连接到所述信号处理器;以及通过所述信号处理器,在电源保持接通时从所述内嵌存储器读出所述预先获得调节数据,根据从所述内嵌存储器读出的预先获得调节数据来生成实际使用调节数据,然后将所生成的实际使用调节数据发送给所述接口部件。
根据本发明还一实施例,提供了一种集成电路,包括集成电路,包括作为内部组成部件的信号处理器,另一集成电路的接口部件连接到该信号处理器,该另一集成电路包括能够使用调节数据调节的内部组成部件;非易失性存储器,其中存储有对该内部组成部件预先执行的调节结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将所存储的实际使用调节数据提供给该内部组成部件的数据存储功能。所述信号处理器可操作以在电源被接通时通过所述接口部件接收从所述非易失性存储器读出的预先获得调节数据,将所接收到的预先获得调节数据存储在所述信号处理器的内嵌存储器中,在电源保持接通时从所述内嵌存储器读出预先获得调节数据,根据从所述内嵌存储器读出的预先获得调节数据来生成实际使用调节数据,然后将所生成的实际使用调节数据发送给所述接口部件。
根据本发明的还一实施例,提供了一种电子设备,包括第一集成电路,包括能够使用调节数据调节的内部组成部件;和数据存储部件,被配置为将从外部发送的实际使用调节数据提供给所述内部组成部件;非易失性存储器,其中存储有对所述第一集成电路的所述内部组成部件预先执行的调节结果的预先获得调节数据;以及第二集成电路,包括作为内部组成部件的信号处理器,所述第一集成电路的所述数据存储部件和所述非易失性存储器连接到该信号处理器。所述信号处理器可操作以在电源被接通时接收从所述非易失性存储器读出的预先获得调节数据,将所接收到的预先获得调节数据存储在所述信号处理器的内嵌存储器中,在电源保持接通时从所述内嵌存储器读出预先获得调节数据,根据从所述内嵌存储器读出的预先获得调节数据来生成实际使用调节数据,以及将所生成的实际使用调节数据发送给所述数据存储部件。
使用所述所述电子设备,可以仅在电子设备的电源接通时才执行从非易失性存储器读出预先获得调节数据。因此,减轻了非易失性存储器的电流消耗和使用寿命的问题。
结合附图,根据以下说明书和所附权利要求,本发明的以上和其他目的、特征以及优点将变得显见,附图中,相同的部件或元件由相同标符表示。



图1是示出应用本发明的作为电子设备的一种形式的电视广播接收机的结构示例概要的框图; 图2是示出图1的电视广播接收机的前端电路部分的具体结构示例的框图; 图3是例示图2的前端电路部分中使用的调节数据示例的图; 图4是例示将调节数据写入图2的前端电路部分的非易失性存储器中的框图; 图5是例示在将调节数据写入图2所示的非易失性存储器中时的处理的框图; 图6是例示写入图2所示的非易失性存储器中的调节数据的数据格式的图解图; 图7A到7C是例示在将调节数据写入图2所示的非易失性存储器中时的错误校正编码处理示例的图解图; 图8A和8B是例示在将调节数据写入图2所示的非易失性存储器中时的另一错误校正编码处理示例的图解图; 图9A和9B是例示在将调节数据写入图2所示的非易失性存储器中时的还一错误校正编码处理示例的图解图; 图10是例示图2所示的非易失性存储器的存储内容管理方法的图解图; 图11是例示图2所示的非易失性存储器的存储内容管理方法的流程图; 图12A到12C是例示在接通电源之后直到断开电源时图1的电视广播接收机的处理操作的图解图; 图13是例示在接通电源之后直到断开电源时图1的电视广播接收机的处理操作的流程图; 图14是例示用于图1的电视广播接收机的预先获得调节数据示例的图; 图15是例示图1的电视广播接收机根据预先获得调节数据产生实际使用调节数据的处理示例的流程图; 图16是例示表示图15所示处理的表达式的图; 图17是例示图1的电视广播接收机根据预先获得调节数据产生实际使用调节数据时使用的内插处理示例的图; 图18是示出用于图1的电视广播接收机执行校准所需要的组成部件的框图; 图19是例示图1的电视广播接收机的校准操作处理流程的流程图; 图20是示出用于图1的电视广播接收机执行校准所需要的另一组成部件示例的框图;以及 图21是示出应用本发明的另一电子设备的框图。

具体实施例方式 以下以电视广播接收机为示例对根据本发明优选实施例的电子设备进行描述。
图1示出根据本发明实施例的电视广播接收机的一部分的结构示例。参照图1,本发明的电视广播接收机具有采用IC的简化结构,并且包括前端电路IC 1、解调电路IC 2、图像输出放大器3以及由微型计算机构成的系统控制器4作为其基本部件。解调电路IC 2包括由微型计算机构成的信号处理器61。
遥控信号接收部件8连接到系统控制器4。遥控信号接收部件8从遥控信号发送器9接收遥控信号,并将遥控信号传送给系统控制器4。系统控制器4对所接收到的遥控信号进行分析,决定诸如电源开/关操作或频道切换操作的用户操作,然后响应于该决定结果而执行合适的控制。
通过开关电路6和天线端子脚T11将电视广播信号接收天线5接收到的电视广播信号提供给前端电路IC 1。电视广播接收机还包括测试信号生成部件7,其用于生成对下述前端电路部件10的调节部分进行校准的测试信号。通过开关电路6和天线端子脚T11将来自测试信号生成部件7的测试信号提供给前端电路IC 1。
在本实施例中,在调节所述前端电路部件10的调节部分时,例如在接收频道切换时,解调电路IC 2的信号处理器61自动进入校准模式,在该模式中它执行诸如下述校准。
在校准模式开始时,信号处理器61自动将开关电路6切换到测试信号生成部件7,并使得测试信号生成部件7开始生成测试信号。来自测试信号生成部件7的测试信号是具有特定单个频率的信号。另一方面,在校准模式结束时,信号处理器61将开关电路6切换回电视广播信号接收天线5侧,以恢复接收电视广播信号的状态。
在本实施例中,前端电路IC 1包括前端电路部件10,作为可以使用调节数据调节的内部组件的例子;用于存储预先获得调节数据的非易失性存储器51;以及接口(I/F)部件52。
前端电路部件10包括诸如下述多个调节部分。这些调节部分中的每一个都针对一个或多个调节项而被调节。在从制造工厂装运电视广播接收机之前,将针对前端电路部件10的调节部分的调节项而预先确定的调节数据存储在非易失性存储器51中,作为预先获得调节数据。需要指出的是将本电视广播接收机配置为,使得在其装运之后也可以将预先获得调节数据附加地存储在非易失性存储器51中。
非易失性存储器51连接到接口部件52。接口部件52通过前端电路IC 1的端子脚T14连接到解调电路IC 2的信号处理器61,信号处理器61具有下述微型计算机的形式。
在此情况下,为了获得预先获得调节数据,首先使用测试器针对调节部分的调节项来调节所述调节数据,从而可以在改变(在本实施例中)待选频道频率的参数之前确定的值上获得最优状态。然后,以与对应参数值(即,对应的频率值)相对应的关系,通过信号处理器61将获得最优状态时的调节数据作为预先获得调节数据存储在非易失性存储器51中。
需要指出,作为另一种选择,测试器可以不通过信号处理器61而通过接口部件52来写入预先获得调节数据。
在本实施例中,对于存储所述预先获得调节数据时的参数值,不必为与所有待选频道相对应的频率而获得预先获得调节数据,而可以是离散参数值。如下所述,可以根据存储在非易失性存储器中的预先获得调节数据,通过内插处理获得与多个离散参数值之间的参数值相对应的调节数据。
例如,在以从中间频带进行带通滤波器的图像干扰去除作为调节项的情况下,例如,在两个最高或最低VCO频率或在高频带或低频带或UHF频带的其他VCO频率上执行图像干扰去除的调节。然后,以与频率参数关联的关系将获得最优状态时的调节数据作为预先获得调节数据存储在非易失性存储器51中。
然后,预先获得调节数据受到如下所述的信号处理器61的错误校正编码处理,然后被存储在非易失性存储器51中。
需要指出,在测试器通过接口部件52写入预先获得调节数据的情况下,测试器执行预先获得调节数据的错误校正编码处理。
存储在非易失性存储器51中的预先获得调节数据中的一些不随诸如频率的参数而变化的调节数据,如果受到错误校正编码处理的话,可以原样地作为实际调节数据提供给前端电路部件10的一些调节部分。
然而,如果试图为所有参数值存储主要调节数据(对其使用频道频率作为参数),那么如上所述必须存储大量数据。因此,如上所述,存储仅针对离散参数值的少量的预先获得调节数据。因此,在此情况下,预先获得调节数据并不是原样提供给前端电路部件10的各个调节部分的实际调节数据,而是作为下述解调电路IC 2的采用微型计算机形式的信号处理器在通过内插处理产生实际调节数据时使用的基本数据。
根据接口部件52从解调电路IC 2的信号处理器61接收的读出请求读出存储在非易失性存储器51中的预先获得调节数据。接口部件52具有根据该读出请求将从非易失性存储器51读出的预先获得调节数据传送给信号处理器61的功能。
如下所述,信号处理器61根据从非易失性存储器51读出的预先获得调节数据来产生实际使用调节数据,并将实际使用调节数据发送给前端电路IC 1。接口部件52具有如下功能从信号处理器61接收实际使用调节数据,将实际使用调节数据存储在内嵌其中的寄存器中,然后将实际使用调节数据提供给前端电路部件10的各个调节部分。
前端电路部件10将接收的电视广播信号转换成中间频率信号。然后,前端电路部件10通过端子脚T12将中间频率信号发送给解调电路IC 2。
在本实施例中,解调电路IC 2包括根据中间频率信号产生图像输出信号的解调电路部件60,和上述作为微型计算机的信号处理器61。解调电路IC 2还包括用于在校准模式中检测校准结果的检测电路62、AGC电压生成电路63以及放大器调节电压生成电路64。
通过端子脚T21将来自前端电路IC1的中间频率信号提供给解调电路部件60。解调电路部件60对输入的中间频率信号解调以产生图像输出信号,然后通过端子脚T22将图像输出信号提供给图像输出放大器3。
信号处理器61经由端子脚T23连接到前端电路IC 1的接口部件52,还经由端子脚T24连接到系统控制器4。需要指出,在本实施例中,通过端子脚T24将预先获得调节数据发送给信号处理器61,然后信号处理器61执行通过接口部件52将预先获得调节数据写入非易失性存储器51中的处理。
检测电路62对确定信号执行检测,用于在校准模式中或者在确定预先获得调节数据时,确定提供给前端电路部件10的各个调节部分的实际使用调节数据是否为最优的。检测电路62向信号处理器61发送表示检测结果的确定信号。
在校准模式下,信号处理器61将根据确定信号产生的最优调节数据值发送给接口部件52,以存储在接口部件52。然后,当校准模式结束时,信号处理器61将开关电路6切换到电视广播信号接收天线5侧,并停止从测试信号生成部件7生成测试信号。
信号处理器61具有对非易失性存储器51执行写入/读出访问的功能,以及对从非易失性存储器51获得的预先获得调节数据进行错误校正和解码以产生实际使用调节数据的功能。产生实际使用调节数据的功能包括通过内插从预先获得调节数据产生实际使用调节数据的功能,以及执行如上所述的校准以产生最优实际使用调节数据的功能。
解调电路IC 2的AGC电压生成电路63产生AGC电压,AGC电压用于响应于解调电路部件60的输入信号而控制前端电路部件10的增益调节电路。在校准模式下,前端电路部件10的增益调节电路产生固定AGC电压,使得可以获得固定增益。本实施例中的AGC电压生成电路63由PWM(脉冲宽度调制)信号生成电路构成。
在校准模式下,信号处理器61执行转变从而不输出解调电路部件60产生的AGC控制信号,而是输出用于固定增益的控制信号到AGC电压生成电路63。AGC电压生成电路63通过端子脚T25和端子脚T13向前端电路部件10提供使用所述控制信号调节其脉冲宽度的AGC电压。随后,如下所述地执行中间频率信号的AGC控制。
进而,放大器调节电压生成电路64生成将要提供给图像输出放大器3的放大器增益调节电压。在本实施例中该放大器调节电压生成电路64也由PWM信号生成电路构成。
从图像输出放大器3输出的图像输出信号是模拟信号,并且根据其性质必须以精确电平来输出。然而,由于存在解调电路IC 2的分散,如解调电路IC 2中的D/A转换器或电源电压的分散、图像输出放大器3的分散以及电路的各电阻元件的分散,因此图像输出信号不一定按精确电平被输出。
现有技术中,将可变电阻器连接到图像输出放大器3,使得图像输出信号的输出电平可以落在规定范围内。因此,该对策由于使用可变电阻器而存在零件成本的问题,并且由于需要很多时间来进行调节而存在调节成本的另一问题。
考虑到该对策的问题,本实施例中,图像输出放大器3由可变增益放大器构成,并且如上所述在解调电路IC 2中设置由PWM信号生成电路构成的放大器调节电压生成电路64。将用于调节待输出的PWM信号的脉冲宽度的调节数据从信号处理器61提供给放大器调节电压生成电路64。放大器调节电压生成电路64通过端子脚T26将使用调节数据调节其脉冲宽度的放大器增益调节电压提供给图像输出放大器3。因此,将来自图像输出放大器3的图像输出信号的输出电平控制落在规定范围内。
把要从信号处理器61提供给放大器调节电压生成电路64的调节数据存储在前端电路IC 1的非易失性存储器51中。信号处理器61从非易失性存储器51获得用于图像输出放大器3的增益调节的调节数据,并将该调节数据提供给放大器调节电压生成电路64。
从工厂装运电视广播接收机之前,通过使用测试器对图像输出放大器3的图像输出信号的输出电平进行调节以落在规定范围内,来确定图像输出放大器3的增益调节数据。然后,从工厂装运电视广播接收机之前,将确定的增益调节数据连同用于前端电路IC 1的上述调节数据一起写入非易失性存储器51中。
尤其是,在本实施例中,不仅将用于前端电路IC 1的调节部分的调节数据、还将用于其他电路的调节数据存储在前端电路IC 1的非易失性存储器51。此外,由于解调电路IC 2包括信号处理器或微型计算机,因此信号处理器读出并获得存储在非易失性存储器51中的所有调节数据。然后,信号处理器61根据需要对获得的调节数据施加预定处理,然后将调节数据提供给相应的目标部分。
因此,在需要对除前端电路IC 1以外的任何其他电路部件进行调节的情况下,除了用于图像输出放大器3的调节数据,还可以将必要的调节数据写入非易失性存储器51中。在此情况下,按如下状态将各调节数据存储在非易失性存储器51中,即信号处理器61可以识别调节数据与哪个部件(如前端电路部件10或图像输出放大器3)相关联。
[前端电路IC 1的特定示例] 图2示出本实施例中的前端电路IC 1(尤其是是前端电路部件10)的特定示例。
不同国家使用各种频率或频道来进行电视广播,并且NTSC系统、PAL系统、SECAM系统等可用作彩色电视系统。此外,还存在模拟广播和数字广播。
因此,以下似乎是一种有希望的对策将电视广播的接收信号系统区分成用于接收电视广播并输出中间频率信号的前端电路,和用于处理前端电路的输出并输出彩色图像信号和声音信号的基带处理电路。该对策解决了电视广播的广播系统的差异。
图2示出被配置为在各个国家与广播形式的差异无关地接收电视广播的前端电路的示例。图2的前端电路将在不同国家用于电视广播的频率分成3个频带,包括 (A)46 to 147 MHz(VHF-L频带), (B)147 to 401 MHz(VHF-H频带),以及 (C)401 to 887 MHz(UHF频带), 从而可以根据各接收频带中的目标频道来改变要使用的频率。
参照图2,链线围绕的框1表示如上所述被形成为单片IC的前端电路。
天线接收电视广播的广播波信号,通过开关电路11到端子脚T11将接收的广播波信号的接收信号选择性地提供给天线调谐电路12A到12C。在此情况下,天线调谐电路12A到12C分别对于以上的接收频带(A)到(C)已就绪。天线调谐电路12A到12C中的每一个都改变调谐电容器的电容以改变调谐频率,从而被调谐到目标频率或频道的接收信号。
通过高频放大电路13A到13C然后通过级间调谐电路14A到14C,分别将来自天线调谐电路12A到12C的接收信号提供给开关电路15。开关电路15在与开关电路11处于互锁关系的情况下被开关,因此,从开关电路15提取出对象接收频带的接收信号SRX。然后,将提取的接收信号SRX提供给混频器电路21I和21Q。
需要指出尽管级间调谐电路14A到14C也是与天线调谐电路12A到12C类似地形成,但是级间调谐电路14A被形成为解调调谐电路。此外,如下所述,调谐电路12A到12C以及14A到14C的调谐电容器内嵌在前端电路IC 1中,但是调谐线圈提供在前端电路IC 1的外部。
VCO(压控振荡器)31形成预定频率的振荡信号。VCO 31用于形成本机振荡信号并构成PLL电路30的一部分。尤其,将VCO 31的振荡信号提供给可变分频电路32,通过可变分频电路32将振荡信号分频成1/N(N为正整数)频率的信号。将分频后的信号提供给相位比较电路33。此外,通过端子脚T16将约1到2MHz的频率的时钟从外部提供给信号形成电路34,通过信号形成电路34将时钟分频成预定频率f34的信号。将分频后的信号作为基准信号提供给相位比较电路33。
然后,将相位比较电路33的比较输出提供给环路滤波器35,环路滤波器35取出dc电压,其电平响应于可变分频电路32的输出信号与信号形成电路34的输出信号之间的相位差而变化。将该dc电压作为对频率f31的控制电压提供给VCO 31。需要指出平滑电容器C11经由端子脚T17外部连接到环路滤波器35。
因此,VCO 31的振荡频率f31由下式给出 f31=N·f34 …(式2) 因此,通过使用信号处理器61控制分频比N,可以由系统控制器4改变VCO 31的振荡频率f31。例如,响应于接收频带和接收频率或接收频道,振荡频率f31是1.8到3.6GHz。
然后,将VCO 31的振荡信号提供给可变分频电路36,通过可变分频电路36将该信号分频为1/M(例如,M=2,4,8,16或32)的频率。同样,由系统控制器4通过信号处理器61来控制可变分频电路36的分频比M。
然后,将来自可变分频电路36的分频信号提供给分频电路37,通过分频电路37将信号分频为信号SL0I和SL0Q,其具有一半的频率并且具有相互正交的相位。将分频信号SL0I和SL0Q作为本机振荡信号分别提供给混频器电路21I和21Q。
在此,如果 fL0分频信号SL0I和SL0Q的频率 那么 fL0=f31/(2M) =N·f34/(2M) =f34·N/(2M) 因此,通过改变分频比M和N,可以在很宽范围上按预定频率步长改变本机振荡频率fL0。
此外, SRX待接收的接收信号 SUD图像干扰信号 并且,为简化起见, SRX=ERX·sinωRXt ERX接收信号SRX的振幅 ωRX=2πfRX fRX接收信号SRX的中心频率 SUX=EUD·sinωUDt EUD图像干扰信号SUD的振幅 ωUD=2πfUD fUD图像干扰信号SUD的中心频率。
此外,将分频信号SL0I和SL0Q设定为 SL0I=EL0·sinωL0t SL0Q=EL0·cosωL0t EL0分频信号SL0I和SL0Q的振幅 ωL0=2πfL0 然而,在此情况下,如果 ωIF=2πfIF fIF中间频率。例如,4到5.5MHz(取决于广播系统而变化)。然后,在上外差(heterodyne)系统的情况下, fRX=fL0-fIF fUD=fL0+fIF 因此,混频器电路21I和21Q分别输出以下信号SIFI和SIFQ。尤其是,输出信号SIFI和SIFQ SIFI=(SRX+SUD)×SL0I =ERX·sinωRXt×EL0·sinωL0t +EUD·sinωUDt×EL0·sinωL0t =α{cos(ωRX-ωL0)t-cos(ωRX+ωL0)t} +β{cos(ωUD-ωL0)t-cos(ωUD+ωL0)t} SIFQ=(SRX+SUD)×SL0Q =ERX·sinωRXt×EL0·cosωL0t +EUD·sinωUDt×EL0·cosωL0t =α{sin(ωRX+ωL0)t+sin(ωRX-ωL0)t} +β{sin(ωUD+ωL0)t+sin(ωUD-ωL0)t} α=ERX·EL0/2 β=EUD·EL0/2。
然后,将信号SIFI和SIFQ提供给低通滤波器22,其具有比图像中间频率信号和声音中间频率信号的占用带宽(其为例如6到MHz)更宽的带宽。结果,低通滤波器22去除和角频率(ωRX+ωL0)和(ωUD+ωL0)的信号分量(以及分频信号SL0I和SL0Q)。因此,从低通滤波器22提取出 SIFI=αcos(ωRX-ωL0)t+βcos(ωUD-ωL0)t =αcosωIFt+βcosωIFt …(式4) SIFQ=αsin(ωRX-ωL0)t+βsin(ωUD-ωL0)t =-αsinωIFt+βsinωIFt…(式5)。
然后,通过下述振幅相位校正电路23将信号SIFI和SIFQ提供给复合带通滤波器24,其为多相位带通滤波器。复合带通滤波器24具有以下特性(a)到(d) (a)其具有带通滤波器的频率特性。
(b)其具有移相特性,将信号SIFI的相位移动值

为任意值。
(c)其具有移相特性,类似地将信号SIFQ的相位移动值
(d)其具有频率f0和另一频率-f0的双带通特性,频率f0和频率-f0相对于频率轴的作为其中心频率的零频率对称,并且可以通过输入信号之间的相对相位来选择双带通特性中的一个。
因此,如下式所给出的,根据以上(b)和(c)项,复合带通滤波器24将信号SIFQ相对于信号SIFI延迟90° SIFI=α·cosωIFt+β·cosωIFt …(式6) SIFQ=-α·sin(ωIFt-90°)+β·sin(ωIFt-90°) =α·cosIFt-β·cosωIFt…(式7) 简言之,在信号SIFI和信号SIFQ中,信号分量α·cosωIFt具有彼此相同的相位,而信号分量β·cosωIFt具有彼此相反的相位。
然后,将信号SIFI和SIFQ提供给电平校正放大器25,通过电平校正放大器25将它们彼此相加。结果,从电平校正放大器25提取出如下所述的信号SIF。
尤其是,提取出 SIF=SIFI+SIFQ =2α·cosωIFt =ERX·EL0·cosωIFt …(式8)。
所提取的SIF就是在根据上外差系统接收接收信号SRX时的中间频率信号。中间频率信号SIF不包括图像干扰信号SUD。需要指出,振幅相位校正电路23对信号SIFI和SIFQ的振幅和相位进行校正,使得可以充分满足式8,即图像干扰信号SUD可以最小化。
而且,此时,电平校正放大器25对信号SIF的电平进行校正,使得即使信号SIFI和SIFQ的电平取决于广播系统而不同,下述AGC特性(尤其是AGC的开始电平等)也不会变化。
然后,通过用于AGC的可变增益放大器26和用于dc分量切除和混叠的带通滤波器27,将中间频率信号SIF输出到端子脚T12。
因此,如果分频比M和N变化,那么可以根据式3来选择目标频率或频道,并且如果根据广播系统对输出到端子脚T12的中间频率信号SIF进行解调,那么可以享受到目标广播。
按此方式,使用本前端电路部件10,可以通过单片IC来处理从46到887MHz的宽频率范围。此外,可以使用减少的数量的零件来实现前端电路部件10,而不会在所述宽频率范围上恶化对抗干扰的特性。此外,前端电路部件10可以应对模拟广播与数字广播之间的广播系统差异,或者应对全世界不同地区的广播系统的差异。
此外,时钟信号的谐波的接收干扰减小,结果,改进了接收灵敏度。再者,由于可以将PLL电路30的除电容器C11以外的所有电路组件都形成在芯片上,因此PLL电路30的抗干扰性很强因而不容易遭受干扰。此外,只有级间调谐电路14A到14C分别连接到高频放大电路13A到13C,因此负载很轻,并且高频放大电路13A到13C的信号失真很低。
[AGC示例] AGC电压VAGC由位于前端电路IC 1的下一级的解调电路IC 2的AGC电压生成电路63形成,并作为增益控制信号经由端子脚T13提供给可变增益放大器26用于AGC。因此,使用该增益控制信号来执行通常的AGC,即中间频率信号的AGC。
此外,例如,如果目标接收信号SRX的电平过高、或在接收信号SRX中包括高电平的干扰波信号,则通常的AGC不能应对它。因此,将从低通滤波器22输出的信号SIFI和SIFQ提供给电平检测电路41,通过电平检测电路41来检测信号SIFI和SIFQ在AGC放大器26执行AGC之前的电平是否超过预定值。然后,将电平检测电路41的检测信号和端子脚T15的AGC电压VAGC提供给加法电路42,然后将加法电路42的加法输出提供给延迟AGC电压形成电路43,通过电路43形成延迟AGC电压VDAGC。将延迟AGC电压VDAGC作为增益控制信号提供给高频放大电路13A到13C以执行延迟AGC。
因此,由于可以根据要接收的信号的强度和将不会接收的许多信号的强度的D/U来实现最优AGC操作,因此可以从数字广播、模拟广播或数字和模拟广播中良好地接收到期望的广播。
[测试和调节电压的示例] 从低通滤波器22输出的信号SIFI和SIFQ提供给线性检测电路44,通过线性检测电路44对它们进行检测和平滑,以形成表示信号SIFI和SIFQ的电平的dc电压V44。将dc电压V44输出给端子脚T15。
在测试或调节前端电路IC 1时使用输出给端子脚T15的dc电压V44。例如,可以使用dc电压V44来在宽频率范围上检查输入信号(即,接收信号)的电平。尤其是,不同于来自窄频带的中间频率滤波器的输出,可以在宽频带上直接检查沿着从天线端子脚T11到混频器电路21I和21Q的信号线的衰减特性。
此外,在要调节天线调谐电路12A到12C以及级间调谐电路14A到14C的情况下,如果向天线端子脚T11提供测试信号并把要提供给端子脚T13的AGC电压VAGC固定到预定值,那么可以根据dc电压V44的变化来执行跟踪调节。此外,可以使用数字数据来执行各种功能的调节和前端电路IC 1的特性的测量,并且可以执行自动调节和自动测量。
[恒压电路] 本实施例中的前端电路IC 1包括恒压电路53,通过端子脚T18向恒压电路53提供电源电压+VCC。恒压电路53利用PN结的带隙从电源电压+VCC形成预定值的恒压,并将以此方式形成的恒压提供给前端电路IC 1的组成电路。需要指出可以对恒压电路53的输出电压进行微调,并将其调节数据存储在非易失性存储器51中。信号处理器61从非易失性存储器51获得用于微调的调节数据以产生实际使用调节数据,并通过接口部件52将实际使用调节数据提供给恒压电路53。
因此,恒压电路53的输出电源电压是对每个前端电路IC 1微调后的恒压。因此,即使在MOSFET形成组成电路的情况下,也可以把提供给这些电路的电源电压设定为相当高的值。因此,可以最大提取MOSFET的性能。
使用图2所示的前端电路IC 1的结构,可以接收如以上给出的(A)到(C)项中指出的46到887MHz频带中的电视广播。此时,由于复合带通滤波器24的中心频率和带通宽度是可变的,因此不仅可以处理日本的地波数字电视广播和地波模拟电视广播,而且可以处理日本以外的那些电视广播。
[存储在非易失性存储器51中的调节数据的示例] 图3示出存储在非易失性存储器51中的调节数据的示例。如上所述,将非易失性存储器51配置为使得它不仅存储用于调节前端电路IC 1本身的调节部分的调节数据,而且存储用于除前端电路IC 1的调节部分以外的电路部件的调节数据。
首先,描述用于调节前端电路IC 1的调节部分的调节数据。
跟踪滤波器调节数据是用于调节天线调谐电路12A到12C以及级间调谐电路14A到14C的滤波器通带的数据。跟踪滤波器调节数据吸收内嵌在天线调谐电路12A到12C以及级间调谐电路14A到14C的电容器以及它们的外部连接的线圈的分散。在本示例中,调节数据是天线调谐电路12A到12C以及级间调谐电路14A到14C的滤波器的频带的最大频率的设置信息。
IQ振幅调节数据和IQ相位调节数据是用于调节中间频率滤波器的特性(尤其是图像干扰去除特性)的调节数据。作为调节数据,存储上述3个接收频带的每一个的多个接收频道频率的调节数据。换句话说,以接收频道频率为变化参数的多个间断的接收频道频率上的调节数据被存储为调节数据。
在本实施例中,存储调节数据的多个接收频道频率并不意味着每个接收频带的所有接收频道频率,而是意味着多个接收频道频率间隔上的间断的接收频道频率。根据在非易失性存储器51中存储其调节数据的接收频道频率的调节数据,通过内插处理来确定在非易失性存储器51中未存储其调节数据的那些接收频道频率的调节数据。类似地还适用于下述其他调节数据。
VCO电流调节数据是对由于构成VCO的电路的内部电阻的分散而产生的电流分散进行吸收的调节数据,以实现通常稳定的性能。
IF BPF的截止频率调节数据是设定带通滤波器24的截止频率的调节数据,并且用于吸收带通滤波器24的电阻器和电容器的分散。IFBPF的截止频率调节数据同时还用于带通滤波器24的截止频率的转换。
图3所示的示例中的IF BPF的截止频率调节数据是用于设定6MHz/7MHz/8MHz这3个不同截止频率的调节数据,对应于下述3个接收频带的带宽BW。
调谐频率设置调节数据是设定并且调节天线调谐电路12A到12C和级间调谐电路14A到14C的调谐频率,并且针对多个接收频道频率而存储。
电平校正放大器调节数据是用于电平校正放大器25的增益调节的调节数据,并且吸收电平校正放大器25中内嵌的电阻器的分散。
调节器电压设置调节数据是对恒压电路53的输出电压进行微调的调节数据。
在本实施例中,作为除前端电路IC 1本身的电路部件以外的电路部件的调节数据,如上所述存储用于图像输出放大器3的增益调节数据。至于增益调节数据,根据时机需要,可以存储与多个接收频道频率有关的调节数据。
[调节数据的写入(包括错误校正编码处理)] 图4例示调节数据的获得和将调节数据写入非易失性存储器51的处理。
参照图4,调节对象部件100是上述前端电路部件10的调谐电路的调节部件、带通滤波器或放大器。如上所述,从工厂装运本实施例的电视广播信号接收设备之前的调节步骤中,使用测试器200对调节对象部件100的各调节部分执行调节。然后,测试器200在通过调节而获得最优状态时获得每个调节项的调节数据。对调节项而获得的调节数据是预先获得调节数据。在此情况下,对于要在多个接收频道频率上获得其调节数据的任何调节项,在每个接收频道频率下执行调节,然后针对每个调节项获得在得到最优状态时的调节数据。
然后,通过解调电路IC 2的信号处理器61将测试器200获得的预先获得调节数据写入非易失性存储器51。此时,预先获得调节数据受到信号处理器61的控制部件(CPU)61a的软件的错误校正编码处理,然后被写入非易失性存储器51中。
尤其是,参照图5,将存储在测试器200的调节数据缓冲器装置200BF中的预先获得调节数据提供给ECC(错误校正码)编码器61Ec,编码器61Ec作为信号处理器61的控制部件61a的软件处理功能而提供。
ECC编码器61Ec对来自调节数据缓冲器装置200BF的调节数据产生GF(28)上的Reed-Solomon(RS)码,然后将该RS码附加到调节数据。然后,根据信号处理器61的控制指令,通过接口部件52将ECC编码器61Ec附加了RS码的预先获得调节数据写入非易失性存储器51中。
图6例示本实施例中使用的RS码的格式。参照图6,调节数据是384字节的3页数据,每一页都由128字节构成。对一页的每个127字节施加RS码。此外,在本实施例中,使用2字节可校正RS码,并且产生4字节的奇偶校验位并将其附加到123字节的调节数据(信息数据)。
需要指出不是将预先获得调节数据分割成用于每个调节项的多个页的形式来将预先获得调节数据记录在非易失性存储器51中,而是将对所有调节项的预先获得调节数据记录在3页中,为该3页形成并附加错误校正码。
这样,以下将上述3页的调节数据称为宏数据,并且信号处理器61从非易失性存储器51以宏数据为单位读出调节数据。然后,调节数据的宏数据受到错误校正解码器的错误校正解码处理,错误校正解码器作为信号处理器61的控制部件61a的软件处理功能而提供。
在错误校正解码处理校正了可校正错误之后,将预先获得调节数据存储在信号处理器61的高速缓冲存储器61b中。如果从非易失性存储器51读出的调节数据包括不能校正的错误,那么信号处理器61例如重新尝试从非易失性存储器51读出。
需要指出如上所述,在电源打开的同时,信号处理器61使用存储在高速缓冲存储器61b中的预先获得调节数据对调节部分执行调节处理。
如上所述,在本实施例中,将错误校正码附加到存储在非易失性存储器51的预先获得调节数据。因此,即使在从非易失性存储器51读出存储数据时出现错误,如果它们是可校正错误,那么对它们进行校正。因此,改进了预先获得调节数据的可靠性。
此外,在本实施例中,错误校正解码处理不必在提供有非易失性存储器51的前端电路IC 1中执行,而可以由原本包括信号处理器的解调电路IC 2的信号处理器来执行。因此,存在不必在前端电路IC 1中设置信号处理器的效果,在前端电路IC 1中,由于其结构,难以设置信号处理器。
在以上描述中,使用测试器200通过单个处理周期来执行所需预先获得调节数据的获得、对预先获得调节数据的错误校正编码、以及将编码后的预先获得调节数据写入非易失性存储器51中。然而,可能不能通过单个处理周期来执行预先获得调节数据的获得,在此情况下,需要对调节数据进行附加记录。以下,描述需要对调节进行这种附加记录的情况下的错误校正码数据的产生和附加处理。
<调节数据附加写入和ECC附加处理的第一示例> 图7A到7C例示将调节数据附加写入非易失性存储器51和这种附加写入时的错误校正码数据的产生和附加处理的第一示例。尽管如以上参照图6所描述的那样错误校正码数据具有页单位的格式结构,但在图7A到7C,为了举例方便起见,以如下形式例示宏数据单位,即,将它划分成信息数据部分(信息数据存储区)和奇偶部分(奇偶校验位存储区)。类似地适用于下述第二和第三示例。
如在图7a看到的,由于非易失性存储器51在刚制造之后未写有任何东西,因此处于完全空闲状态。为了在此状态下执行使用测试器200来获得预先获得调节数据Seq-1然后将预先获得调节数据Seq-1写入非易失性存储器51中的处理,如果不考虑对调节数据的附加写入,那么(1)将预先获得调节数据Seq-1写入信息数据部分的空闲区,然后(2)对包括预先获得调节数据Seq-1的信息数据部分产生错误校正码数据ECC/Seq-1然后将其写入奇偶部分,如在图7B看到的。
然而,知道存在要接在第一预先获得调节数据Seq-1之后附加写入预先获得调节数据Seq-2的情况下,不能应用图7B的方法。这是因为,一旦中途写入了错误校正码数据,就不能写入与包括后来的附加写入数据的新数据部分相关的新错误校正码数据。
因此,在本第一示例中,知道存在要接在第一预先获得调节数据Seq-1之后附加写入预先获得调节数据Seq-2的情况下,执行如图7C所例示的这种处理。尤其是,参照图7C,(1)在不执行错误校正码数据的生成的情况下,将第一预先获得调节数据Seq-1写入信息数据部分的空闲区中,(2)将下一预先获得调节数据Seq-2写入信息数据部分的另一空闲区。然后,基于包括预先获得调节数据Seq-1和Seq-2的信息数据部分来生成错误校正码数据ECC/Seq-1和ECC/Seq-2,然后将其写入奇偶部分中,如在图7C看到的。
<调节数据附加写入和ECC附加处理的第二示例> 图8A到8B例示将调节数据附加写入非易失性存储器51和这种附加写入时的错误校正码数据的产生和附加处理的第二示例。在第二示例中,即使中途写入了错误校正码数据,也可以写入与包括后来的附加写入数据的新数据部分有关的新错误校正码数据。
参照图8A到8B,在所例示的本第二示例中,为奇偶部分准备附加存储区,其数量与在写入了错误校正码数据之后要附加写入调节数据的次数相同。在图8A和8B的示例中,在写入了错误校正码数据之后,附加写入一次调节数据。因此,将奇偶部分分成包括第一奇偶部分和第二奇偶部分的两个部分,使得可以写入两个不同的错误校正码数据。
图8A例示预先获得调节数据的第一次写入处理序列,其与图7C所例示的基本相同。然而,将第一次错误校正码数据ECC 1ST(=ECC/Seq1,2)写入第一奇偶部分,其为用于奇偶部分的第一次写入的区域。
在第一预先获得调节数据的第一次写入处理序列之后,对下一预先获得调节数据的第二次写入处理序列是如图8B所示。尤其是,(1)将第二次写入的预先获得调节数据Seq-3写入信息数据部分的空闲区。
然后,(2-1)基于包括预先获得调节数据Seq-1、Seq-2以及Seq-3的信息数据部分来生成第二次错误校正码数据ECC 2ND(=ECC/Seq-1,2,3),然后将其写入第二奇偶部分,其为用于奇偶部分的第二次写入的区域。
可以执行以下过程(2-2)来替换上述过程(2-1)。尤其是,(2-2)基于包括预先获得调节数据Seq-1、Seq-2以及Seq-3的信息数据部分以及第一次错误校正码数据ECC 1ST来生成第二次错误校正码数据ECC 2ND,然后将其写入第二奇偶部分,其为用于奇偶部分的第二次写入的区域。
根据第二示例的方法,奇偶部分具有足以在其中写入与调节次数相等数量的错误校正码数据的容量。因此,即使在每个调节周期中产生并附加错误校正码数据,也可以附加写入调节数据。
<调节数据附加写入和ECC附加处理的第三示例> 图9A到9B例示将调节数据附加写入非易失性存储器51和这种附加写入时的错误校正码数据的产生和附加处理的第三示例。在第三示例中,同样,即使中途写入了错误校正码数据,也可以写入与包括后来的附加写入数据的新数据部分有关的新错误校正码数据。
在本第三示例中,非易失性存储器51具有包括n个存储器块B1,B2,…,Bn的存储器区,每个存储器块都具有用于一个宏块的存储容量。然后,在第一、第二、第三...写入周期的每一个周期中在获得预先获得调节数据然后将预先获得调节数据写入非易失性存储器51时,产生并写入错误校正码数据。
但是,在本第三示例中,在每次写入周期中,将预先获得调节数据和错误校正码数据写入不同的存储器块。此外,把将要从非易失性存储器51读出并由信号处理器61使用的预先获得调节数据在最后的写入周期中写入被写的存储器块。
尤其是,在第一次写入预先获得调节数据时,将用于第一次写入的预先获得调节数据Seq-1写入存储器块B1的信息数据部分,并且将与包括预先获得调节数据Seq-1的信息数据部分有关的错误校正码数据ECC 1ST写入存储器块B1的奇偶部分。
然后,在第二次写入预先获得调节数据时,将用于第一次写入的预先获得调节数据Seq-1抄写在存储器块B2,如在图9B看到的。然后,将用于第二次写入的预先获得调节数据Seq-2写入同一存储器块B2的空闲区域。然后,基于包括预先获得调节数据Seq-1和Seq-2的信息数据部分来生成第二次错误校正码数据ECC 2ND,并将其写入存储器块B2的奇偶部分。
需要指出在本第三示例中,同样与上述第二示例的(2-2)的情况类似,不仅基于信息数据部分,还基于额外包括前一操作周期中的错误校正码数据的部分,来生成第二次错误校正码数据ECC 2ND。
根据本第三示例,与第二示例类似,即使在每个调节周期中产生并附加错误校正码数据,也允许对调节数据进行附加写入。
[工厂装运之前的调节数据以及后来的调节数据] 以上描述涉及从工厂装运电视广播接收机之前写入非易失性存储器的预先获得调节数据。然而,在工厂装运之后,同样,例如操作员可以在用户使用环境中针对某个调节项获得调节数据,然后将预先获得调节数据附加地写入非易失性存储器。
在本实施例中,还关注这种工厂装运之后的调节数据。尤其是,在本实施例中,非易失性存储器51包括如图10所示的这种多个存储池(bank),尤其是在图10的示例,包括4个存储池Bank1、Bank2、Bank3以及Bank4。
存储池Bank0和存储池Bank2用作工厂装运之前的预先获得调节数据的存储区。同时,存储池Bank1和存储池Bank3用作工厂装运之后的预先获得调节数据的存储区。然后,如在图10看到那样,成对使用存储池Bank0和存储池Bank2,以及成对使用存储池Bank2和存储池Bank3。
这样,在工厂装运之前,将预先获得调节数据写入用于工厂装运之前的预先获得调节数据的存储区的存储池Bank0和Bank2之间的存储池Bank0。
同时,允许将预先获得调节数据写入存储池Bank1和Bank3之一,存储池Bank1和Bank3构成用于工厂装运之前的预先获得调节数据的存储区。如果将工厂装运之后的预先获得调节数据存储在存储池Bank1,那么由于将工厂装运之前的预先获得调节数据写入存储池Bank0,如果从相互成对的存储池Bank0和Bank1读出预先获得调节数据,不会出现问题。
然而,如果将工厂装运之后的预先获得调节数据存储在存储池Bank3,在此状态下,不将工厂装运之前的预先获得调节数据存储在存储池Bank2。因此,如果将工厂装运之后的预先获得调节数据存储在存储池Bank3,那么将存储池Bank0中的工厂装运之前的预先获得调节数据拷贝并存储在存储池Bank2。然后,当将工厂装运之前的预先获得调节数据存储在存储池Bank2时,将表示此情况的写标记FB_2设定为“0”,表示存储池Bank2处于已写状态。
此外,在此状态下,如果将工厂装运之后的预先获得调节数据存储在存储池Bank3,那么信号处理器61查询存储池Bank2的写标记FB_2,以从相互成对的存储池Bank2和Bank3读出预先获得调节数据。
图11示出在此情况下信号处理器61的使用存储池确定处理例程。
参照图11,在步骤S101,信号处理器61在从非易失性存储器51读出预先获得调节数据之前,读出存储池Bank2的写标记FB_2。然后,信号处理器61在步骤S102确定该写标记FB_2是否为“0”。
如果在步骤S102确定该写标记FB_2不是“0”,则信号处理器61确定在步骤S103从相互成对的存储池Bank0和Bank1读出预先获得调节数据。
另一方面,如果在步骤S102确定该写标记FB_2是“0”,则信号处理器61确定在步骤S104从相互成对的存储池Bank2和Bank3读出预先获得调节数据。
通过按此方式改变工厂装运之前和之后的非易失性存储器51的存储区,没有任何麻烦地将工厂装运之前和之后的预先获得调节数据写入非易失性存储器。需要指出,同样,工厂装运之后的预先获得调节数据以上述带有错误校正码的格式存储在非易失性存储器51。
[电源接通之后直到电源断开,使用预先获得调节数据的调节操作] 每次用户在电视广播接收机上改变选择的频道时,执行使用存储在非易失性存储器51中的预先获得调节数据的调节操作。
在此情况下,如果考虑电流消耗和非易失性存储器51的使用寿命,那么每次改变所选频道都从信号处理器61访问非易失性存储器51并不是优选的。
在本实施例中,为了解决该问题,将电视广播接收机配置为使得仅当使得电源可用时(即,当接通电源时)才执行从非易失性存储器51对预先获得调节数据的读出访问。
图12A到12C示出刚才描述的配置。尤其是,如图12A中的阴影部分所示,当使得电源可用于电视广播接收机时,信号处理器61向非易失性存储器51发送针对预先获得调节数据的传输请求,以从非易失性存储器51读出预先获得调节数据。然后,信号处理器61将从非易失性存储器51获得的预先获得调节数据存储在内嵌其中的高速缓冲存储器61b。
在电视广播接收机的电源保持接通的操作期间,如图12B的阴影部分所示,信号处理器61的控制部件61a使用存储在高速缓冲存储器61b的预先获得调节数据来产生实际使用调节数据。然后,信号处理器61的控制部件61a将产生的实际使用调节数据提供给前端电路部件10的调节对象部分100。此时,信号处理器61的控制部件61a还执行根据存储在高速缓冲存储器61b的预先获得调节数据通过内插处理来产生实际使用调节数据的处理。
如果切断电视广播接收机的电源,那么如在图12C看到的,存储在信号处理器61的高速缓冲存储器61b中的预先获得调节数据会消失。然后,如果再次使得电源可用于电视广播接收机,那么再次建立图12A的状态。这样,重复如上所述的这种操作序列。
图13例示在信号处理器61的电源被接通之后直到它被断开时的处理操作流程。
在步骤S201,信号处理器61监视来自系统控制器4的指令以确定是否接通了电视广播接收机的电源。然后,如果确定接通了电源,那么信号处理器61在步骤S202通过前端电路IC 1的接口部件52向非易失性存储器51发送针对预先获得调节数据的读出请求。
然后,在步骤S203,信号处理器61通过接口部件52获得从非易失性存储器51读出的预先获得调节数据,并对获得的预先获得调节数据执行错误校正解码处理。然后,信号处理器61在步骤S204将通过错误校正校正错误的预先获得调节数据存储在内嵌其中的高速缓冲存储器61b。
然后,信号处理器61通过系统控制器4接收例如最后一个频道的信息,然后将用于选择最后一个频道的信息发送给前端电路IC 1。如上所述,该信息包括将要提供给PLL电路30的分频电路32和36的分频比的信息,和用于前端电路部件10的调节部分的实际使用调节数据。尤其是,信号处理器61根据存储在高速缓冲存储器61b中的预先获得调节数据来产生与最后一个频道有关的实际使用调节数据。在步骤S205,在产生实际使用调节数据时,信号处理器61根据需要执行内插处理,如使用预先获得调节数据进行的线性内插。
然后,在步骤S206,信号处理器61对必需的调节项执行校准处理。在执行校准处理的同时,信号处理器61将测试信号生成部件7控制为操作状态以生成如上所述的测试信号,并将开关电路6切换到测试信号生成部件7侧。校准处理结束之后,信号处理器61将测试信号生成部件7控制为非操作状态以停止测试信号的生成,并将开关电路6切换到接收天线5侧。因此,电视广播接收机进入最后一个频道的接收状态。
然后,在步骤S207,信号处理器61对来自系统控制器4的表示切断电源的信息进行监控,以确定用户是否执行电源切断操作。然后,在步骤S208,如果在步骤S207确定用户未执行电源切断操作,那么信号处理器61对来自系统控制器4的表示改变所选频道的信息进行监控,以确定用户是否切换所选频道。
如果在步骤S208确定用户未切换所选频道,则信号处理器61将处理返回到步骤S207,以重复以步骤S207开始的步骤处理。
然后,如果在步骤S208确定用户切换了所选频道,则信号处理器61通过系统控制器4接收频道切换后的频道信息,并将用于选择所选频道切换后的频道的信息发送给前端电路IC 1。该信息包括将要提供给PLL电路30的分频电路32和36的分频比的信息,和用于前端电路部件10的调节部分的实际使用调节数据。尤其是,信号处理器61根据存储在高速缓冲存储器61b的预先获得调节数据来产生与所选频道切换之后的频道有关的实际使用调节数据。在步骤S209,这样产生实际使用调节数据时,信号处理器61根据需要而执行内插处理,如使用预先获得调节数据进行的线性内插。
然后,在步骤S210,信号处理器61对必需的调节项执行校准处理。执行校准处理的同时,如上所述,信号处理器61将测试信号生成部件7控制为操作状态以生成测试信号,并将开关电路6切换到测试信号生成部件7侧。
在校准处理结束之后,信号处理器61将测试信号生成部件7控制为非操作状态以停止测试信号的生成,并将开关电路6切换到接收天线5侧。因此,电视广播接收机建立了所选频道切换之后的频道的接收状态。
然后,信号处理器61将处理返回到步骤S207,以重复以步骤S207开始的步骤处理。
如果在步骤S207确定用户执行电源切断操作,那么信号处理器61结束图13的处理例程。此时,在步骤S211,高速缓冲存储器61b的调节数据消失。需要指出,步骤S211的处理不是由信号处理器61执行的处理,而是表示对电源切断时高速缓冲存储器61b的存储内容丢失的确认。
[信号处理器61的内插处理示例] 在本实施例中,使用存储在高速缓冲存储器61b的预先获得调节数据中的图3所示的“IF BPF的截止频率调节数据”,可以为所有广播系统准备好用于中间频率的带通滤波器24的中间频率带宽。此外,通过响应于期望的中间频率带宽,使用图3所示的“IF BPF的截止频率调节数据”来执行内插处理,可以执行截止频率的微调设置。
图14例示存储在非易失性存储器51的“IF BPF的截止频率调节数据”。参照图14,用于中间频率的带通滤波器24的中间频率带宽的最低频率被固定,并且不包括在非易失性存储器51的预先获得调节数据中。
“IF BPF的截止频率调节数据”包括与3个接收频带的带宽6MHz/7MHz/8MHz分别相对应的截止频率的预先获得调节数据 IF_BPF_COFF_6M, IF_BPF_COFF_7M,以及 IF_BPF_COFF_8M。
信号处理器61使用以上给出的预先获得调节数据,通过内插处理来确定与带通滤波器24的所选接收频道相对应的最优截止频率。图15示出此情况下的信号处理器61的处理操作流程图。
在步骤S301,信号处理器61首先从高速缓冲存储器61b读出预先获得调节数据IF_BPF_COFF_6M、F_BPF_COFF_7M以及IF_BPF_COFF_8M。
然后,在步骤S302,信号处理器61将对应于所选接收频道的最优期望IF带宽IFBW与所述3个接收频带的带宽6MHz/7MHz/8MHz相互比较,以选择接近期望IF带宽IFBW的两个数据。
尤其是,所述两个数据中的最接近于期望IF带宽IFBW的第一数据由IFBW1表示,并且从所述3个接收频带的带宽6MHz/7MHz/8MHz中选择带宽IFBW1。然后,将作为与所选带宽有关的预先获得调节数据的截止频率调节数据表示为调节数据IF_BPF_COFF1。
所述两个数据中的第二接近期望IF带宽IFBW的第二数据由IFBW2表示,并且从所述3个接收频带的带宽6MHz/7MHz/8MHz中选择带宽IFBW2。然后,将作为与所选带宽有关的预先获得调节数据的截止频率调节数据表示为调节数据IF_BPF_COFF2。
然后,在步骤S303,信号处理器61使用以上述这种方式选择的数据来执行图16的式A表示的内插处理数学运算,以计算最优截止频率调节数据IF_BPF_COFF。
然后,信号处理器61在步骤S304将计算出的截止频率调节数据IF_BPF_COFF存储在寄存器。在电源保持接通的同时,使用存储在寄存器中的截止频率调节数据IF_BPF_COFF对带通滤波器24的截止频率进行微调。
需要指出,上述用于调节带通滤波器24的截止频率的内插处理是图13的步骤S205执行的内插处理的示例。
现在,描述图13的步骤S208执行的内插处理的示例。一些预先获得调节数据取决于与所选频道相对应的RF频率的变化,如图17所示。因此,每次所选频道变化时,都生成实际使用调节数据。然而,此时,直接对应于与所选频道相对应的RF频率的预先获得调节数据可能未存储在非易失性存储器51中。在图17,例示了非易失性存储器51存储有间断的频率f1,f2,f3,…的预先获得调节数据D1,D2,D3,…。
在直接对应于与所选频道相对应的RF频率的预先获得调节数据以此方式存储在非易失性存储器51的情况下,信号处理器61执行内插处理以产生实际使用调节数据。
例如,如果与所选频道相对应的RF频率是位于图17的频率f1与f2之间的频率f12,信号处理器61执行如下所述的这种内插处理。尤其是,信号处理器61使用频率f12的两侧的频率f1和f2的数据D1和D2来执行内插处理,以计算频率f12的实际调节数据D12。将以下给出的这种数学运算式用于内插处理。
尤其是,如果频率f12与频率f1之差由k1表示并且频率f12与频率f2之差由k2表示,则由以下数学运算式(B)来确定实际调节数据D12 D12={k2/(k1+k2)}D1+{k1/(k1+k2)}D2 …(式B) [校准示例] 现在,对图13的流程图的步骤S206或步骤S209中执行的校准示例进行描述。下述示例旨在调节中间频率滤波器(即,带通滤波器24)的图像干扰去除特性。以下将图像干扰去除特性的校准称为IMRR校准。
对于本示例的IMRR校准,解调电路IC 2包括检测电路62。
<用于IMRR校准的检测电路62的结构的第一示例> 图18示出检测电路62的具体结构的第一示例。参照图18,在所示示例中,解调电路部件60包括将来自前端电路IC 1的中间频率信号转换成数字信号的A/D转换器601,和解调处理部件602。将来自A/D转换器601的数字中间频率信号提供给检测电路62。
检测电路62包括乘法器621、振荡器622、低通滤波器623以及电平检测器624。
振荡器622生成中间频率的振荡信号。将数字中间频率信号提供给乘法器621,将振荡器622的振荡信号也提供给乘法器621。从乘法器621获得与数字中间频率信号和振荡信号之差的频率相对应的输出信号。将乘法器621的输出信号通过低通滤波器623提供给电平检测器624。电平检测器624检测乘法器621的输出信号的电平,并将检测结果提供给信号处理器61。
尽管用于IMRR校准的来自测试信号生成部件7的测试信号具有固定频率,信号处理器61将该频率设定为所选接收频道的图像干扰频率。
因此,当在IMRR校准模式下从天线端子脚T11输入测试信号时,如果带通滤波器24的图像干扰去除特性处于最优状态,则检测电路62的电平检测器624的检测电平在理想情况下等于0。
信号处理器61参照检测电路62的电平检测器624的检测电平,以调节带通滤波器24的图像干扰去除特性的调节数据。然后,信号处理器61对调节数据进行校准,使得可以获得最优图像干扰去除特性。
<信号处理器61在IMRR校准时的操作示例> 图19例示在信号处理器61执行图像干扰去除特性的校准时的处理操作流程图。
参照图19,在步骤S400,信号处理器61在最后一个频道的频道选择开始时、或在所选频道切换之后的频道选择开始时,开始IMRR校准的处理例程。
在IMRR校准之前,在步骤S401,如上所述,信号处理器61首先从高速缓冲存储器61b读出预先获得调节数据,以产生实际使用调节数据并将实际使用调节数据提供给前端电路IC 1。将信号处理器61产生的实际使用调节数据中与图像干扰去除特性有关的实际使用调节数据确定为IMRR校准的对象的调节数据的缺省值a。
在步骤S402,信号处理器61对测试信号生成部件7进行控制以生成用于所选频道的测试信号,并将开关电路6切换到测试信号生成部件7侧以使IMRR校准模式生效。
然后,在步骤S403,信号处理器61执行用于IMRR校准的调节设置值的初始化。尤其是,在执行IMRR校准的范围内,信号处理器61将用于IMRR校准的设置值x的初始值设定为最小值x=a-MRANGE。
然后,在步骤S404,信号处理器61将一个较高的值MAXVAL作为初始值设定给将要与电平检测器624的输出电平相比较的变量minmag。换句话说,信号处理器61将变量minmag设定为MAXVAL。
然后,在步骤S405,信号处理器61将设定值x发送给前端电路IC 1,从而将设定值x设定为前端电路部件10的带通滤波器24的图像干扰去除特性调节数据。
然后,在步骤S406,信号处理器61读出检测电路62的电平检测器624的检测电平amp。然后,在步骤S407,信号处理器61将电平检测器624的检测电平amp与变量minmag相互比较,以确定是否满足amp<minmag。
如果在步骤S407确定满足amp<minmag,则在步骤S408信号处理器61将设定值x存储为最优值x_opt,并将变量minmag确定为与设定值x相对应的电平检测器624的检测电平amp。
另一方面,如果在步骤S407确定不满足amp<minmag,则信号处理器61不执行最优值x_opt和变量minmag的更新。
然后,信号处理器61在步骤S409确定设定值x是否高于执行IMRR校准的范围的最大值a+PRANGE。如果确定设定值x不高于最大值a+PRANGE,则在步骤S410信号处理器61将下一调节值设定给设定值x。信号处理器61响应于IMRR校准的调节步长宽度来确定下一调节值。在设定了下一调节值之后,信号处理器61将处理返回到步骤S405,重复以步骤S405开始的步骤处理。
如果在步骤S409确定设定值x高于最大值a+PRANGE,则在步骤S411信号处理器61将当前作为最优值x_opt保持的调节值设定为与图像去除干扰特性有关的最优调节值。
然后,在步骤S412,信号处理器61将IMRR校准模式设定为无效,并将此通知给系统控制器4。然后,在步骤S413,信号处理器61进入正在接收的频道上的通常操作状态。
需要指出,尽管在上述图19的流程图的处理示例中通过完全或穷尽的搜索方法来确定最优调节值,但是也可以使用某些其他搜索方法,如二分(binary)搜索方法。
<用于IMRR校准的检测电路62的结构的第二示例> 图20示出解调电路IC 2的检测电路62的结构的第二示例。
第二结构示例利用解调电路部件60具有OFDM(正交频分复用)解调电路的结构并且包括快速傅立叶变换(FFT)部件的事实。
尤其是,在解调电路部件60中,通过由乘法器603和频率振荡器604构成的混频器电路对A/D转换器601的输出信号进行正交解调。然后,FFT部件605将经过混频器电路正交解调的信号转换成频域信号。
在本第二结构示例中,将解调电路部件60的FFT部件605的输出信号提供给检测电路62。检测电路62由最大振幅检测器625构成。最大振幅检测器625根据FFT部件605的数学运算结果来确定展现最大振幅的频率,并输出该频率的振幅。将最大振幅检测器625的振幅输出提供给信号处理器61。
在IMRR校准中,由于通过天线端子脚T11提供图像干扰频率的测试信号,因此最大振幅检测器625将图像干扰频率中的振幅输出提供给信号处理器61。
因此,信号处理器61可以通过IMRR校准设定图像干扰去除特性的调节值,来设定图像干扰去除特性的最优调节值,使得最大振幅检测器625的振幅输出可以是0。
通过按上述这种方式使用预先存储在非易失性存储器51中的预先获得调节数据执行校准,适合于长期变化和使用环境的精确的实际使用调节数据被产生。此时,由于使用存储在非易失性存储器51中的预先获得调节数据作为起点来执行实际使用调节数据的校准,因此在获得最优实际使用调节数据之前进行校准所需的时间很短。
需要指出,可以将用于校准的测试信号生成部件7设置在前端电路IC 1。
[其他实施例和其他修改] 上述实施例中,将用于存储与前端电路部件10的调节部分有关的调节数据的非易失性存储器51设置在前端电路IC 1。然而,也可以将非易失性存储器51设置在前端电路IC 1以外。图21示出具有刚才描述的结构的电视广播接收机的结构示例。
参照图21,前端电路IC 1不包括非易失性存储器,而仅包括缓冲寄存器54。缓冲寄存器54从解调电路IC 2的信号处理器61接收并存储前端电路部件10的调节部分的调节数据,并将该调节数据提供给前端电路部件10的调节部分。
此外,本示例中,将非易失性存储器70设置在前端电路IC 1之外并且经由端子脚T27连接到信号处理器61。信号处理器61在需要时访问非易失性存储器70,以从非易失性存储器70读出预先获得调节数据。然后,与上述实施例类似,信号处理器61根据从非易失性存储器70接收的预先获得调节数据来生成实际使用调节数据,然后将实际使用调节数据提供给缓冲寄存器54。
除了将非易失性存储器70设置在前端电路IC 1外部,图21的结构与上述实施例类似地操作,并实现类似的工作效果。
需要指出,尽管上述实施例的校准仅为带通滤波器24的图像干扰去除特性有关的调节数据而执行,但是校准并不限于此。例如,校准也可以为跟踪滤波器的调谐频率调节数据或增益调节数据而执行。此外,还可以将校准应用于带通滤波器24的截止频率调节。再者,校准也可以为VCO的电流分散调节数据或与恒压电路53的恒压电源有关的分散调节数据而执行。
此外,尽管在对实施例的以上描述中以接收频道频率作为与调节数据的变化有关的参数例子,但是所述参数并不限于此。例如,可以将根据长期变化的调节数据存储在非易失性存储器,以及将用于测量时间的计时器并入电子设备,从而响应于经过时间而根据调节数据通过内插处理来产生当前时间的最优调节数据。
而且,还可以将根据温度变化的调节数据存储在非易失性存储器,以及将用于测量环境温度的装置并入电子设备,从而通过温度测量装置来测量当前时间的温度,然后通过内插处理根据存储在非易失性存储器的调节数据来产生适合于该温度的调节数据。
此外,尽管使用RS码作为将要写入非易失性存储器中的调节数据的错误校正码,但是自然地,不仅可以使用RS码,而且可以使用各种其他错误校正码或错误检测校正码。
需要指出,尽管在上述实施例中电子设备是电视广播接收机,但是自然地,本发明可以应用于除电视广播接收机以外的各种电子设备。
尽管使用特定术语对本发明优选实施例进行描述,但是这种描述仅是出于例示的目的,应当明白,可以在不脱离所附权利要求的精神或范围的情况下进行改变和更改。
权利要求
1、一种电子设备,包括
第一集成电路,包括能够使用调节数据调节的内部组成部件;非易失性存储器,其中存储有对所述内部组成部件预先执行的调节的结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的所述预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将存储的所述实际使用调节数据提供给所述内部组成部件的数据存储功能;和
第二集成电路,包括作为内部组成部件的信号处理器,所述第一集成电路的所述接口部件连接到该信号处理器,所述信号处理器操作以在电源接通时通过所述接口部件接收从所述非易失性存储器读出的所述预先获得调节数据,将接收的所述预先获得调节数据存储在所述信号处理器的内嵌存储器中,在电源保持接通时从所述内嵌存储器读出所述预先获得调节数据,根据从所述内嵌存储器读出的所述预先获得调节数据来生成所述实际使用调节数据,然后将生成的所述实际使用调节数据发送给所述接口部件。
2、根据权利要求1所述的电子设备,其中所述第一集成电路构成被配置为接收广播信号的前端部件,所述第二集成电路构成被配置为解调来自所述前端部件的信号的解调部件。
3、根据权利要求1所述的电子设备,其中所述预先获得调节数据以错误校正编码形式写入所述非易失性存储器,并且由所述第二集成电路的所述信号处理器进行错误校正解码。
4、一种用于电子设备的集成电路内部组成部件的分散调节方法,包括步骤
将调节数据写入第一集成电路的非易失性存储器中,第一集成电路包括能够使用调节数据调节的内部组成部件;所述非易失性存储器,其中存储对所述内部组成部件预先执行的调节的结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的所述预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将所述实际使用调节数据提供给所述内部组成部件的数据存储功能;
通过第二集成电路的信号处理器,在电源接通时,通过所述接口部件接收从所述非易失性存储器读出的所述预先获得调节数据,并将接收的所述预先获得调节数据存储在所述信号处理器的内嵌存储器,所述第二集成电路包括作为内部组成部件的所述信号处理器,所述第一集成电路的所述接口部件连接到所述信号处理器;以及
通过所述信号处理器,在电源保持接通时,从所述内嵌存储器读出所述预先获得调节数据,根据从所述内嵌存储器读出的所述预先获得调节数据来生成所述实际使用调节数据,将生成的所述实际使用调节数据发送给所述接口部件。
5、一种集成电路,包括
作为内部组成部件的信号处理器,另一集成电路的接口部件连接到该信号处理器,所述另一集成电路包括能够使用调节数据调节的内部组成部件;非易失性存储器,其中存储有对该内部组成部件预先执行的调节的结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的所述预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将存储的所述实际使用调节数据提供给该内部组成部件的数据存储功能,
所述信号处理器可操作以在电源接通时通过所述接口部件接收从所述非易失性存储器读出的所述预先获得调节数据,将接收的所述预先获得调节数据存储在所述信号处理器的内嵌存储器,在电源保持接通时从所述内嵌存储器读出所述预先获得调节数据,根据从所述内嵌存储器读出的所述预先获得调节数据来生成所述实际使用调节数据,然后将生成的所述实际使用调节数据发送给所述接口部件。
6、根据权利要求5所述的集成电路,其中所述集成电路构成解调部件,该解调部件被配置为从所述另一集成电路接收信号,所述另一集成电路构成被配置为接收广播信号的前端部件。
7、一种电子设备,包括
第一集成电路,包括能够使用调节数据调节的内部组成部件;和数据存储部件,被配置为将从外部发送的实际使用调节数据提供给所述内部组成部件;
非易失性存储器,其中存储有对所述第一集成电路的所述内部组成部件预先执行的调节的结果的预先获得调节数据;以及
第二集成电路,包括作为内部组成部件的信号处理器,所述第一集成电路的所述数据存储部件和所述非易失性存储器连接到该信号处理器,
所述信号处理器可操作以在电源接通时接收从所述非易失性存储器读出的所述预先获得调节数据,将接收的所述预先获得调节数据存储在所述信号处理器的内嵌存储器,在电源保持接通时从所述内嵌存储器读出所述预先获得调节数据,根据从所述内嵌存储器读出的所述预先获得调节数据来生成所述实际使用调节数据,然后将生成的所述实际使用调节数据发送给所述数据存储部件。
全文摘要
一种电子设备,包括第一集成电路和第二集成电路。第一集成电路包括能够使用调节数据调节的内部组成部件;非易失性存储器,其中存储有对所述内部组成部件预先执行的调节的结果的预先获得调节数据;以及接口部件,具有将从所述非易失性存储器读出的预先获得调节数据传送到外部的数据传送功能,和存储从外部发送的实际使用调节数据以及将存储的实际使用调节数据提供给所述内部组成部件的数据存储功能。第二集成电路包括信号处理器,所述第一集成电路的所述接口部件连接到该信号处理器。
文档编号H04B1/16GK101552883SQ20091013022
公开日2009年10月7日 申请日期2009年3月26日 优先权日2008年3月31日
发明者青木裕, 新桥龙男 申请人:索尼株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1