对同步信号的同步方法和电路、背光驱动器及其驱动方法

文档序号:7992097阅读:346来源:国知局
专利名称:对同步信号的同步方法和电路、背光驱动器及其驱动方法
技术领域
本发明的目的是提供一种使输入和输出同步信号同步的方法和电路,更具体地说,涉及能够实现输出同步信号对输入同步信号的频率变化的快速同步的一种使输入和输出同步信号同步的方法和电路,以及使用该方法和电路的液晶显示装置中的背光驱动器、 和驱动背光驱动器的方法。
背景技术
本申请要求2010年12月31日提交的韩国专利申请10-2010-0140615的优先权,
其如同全面在此阐述一样通过引用结合于此。在用于通过使用数字数据显示图像的平板显示设备中,通常有使用液晶的液晶显示设备LCD、使用惰性气体的放电的等离子体显示面板PDP、和使用有机发光二极管的有机发光二极管0LED。在平板显示装置中,液晶显示装置具有很多应用领域,诸如电视机、笔记本计算机和蜂窝电话。液晶显示装置通过利用具有折射率和介电的各向异性的液晶的电气和光学特性, 用像素矩阵显示图像。液晶显示装置中的每个像素通过作为数据信号的响应改变液晶的配向来控制透过偏振片的光的光透射率,以产生梯度。液晶显示装置设置有液晶面板,该液晶面板用像素矩阵显示图像;驱动电路,用于驱动液晶面板;背光单元,应用向液晶面板发射光;以及背光驱动器,用于驱动背光单元。最近,作为背光单元,使用LED背光,其应用有发光二极管(在下文,称为LED),与现有技术的灯相比,具有快速开启速度、高亮度、低功耗的优点。LED背光通过使用白光LED 或者红/绿/蓝LED的组合发射白光。并且,LDE背光部件不但具有全局调光(背光的亮度被整体控制)的优点,而且具有局部调光(背光的亮度被按照位置即逐块控制)的优点。驱动LED背光的背光驱动器产生脉宽调制PWM信号,具有与从诸如电视机的外部系统或者时序控制器接收的调光值相匹配的占空比。背光驱动器根据PWM信号控制LED背光的导通/关断时间以便调整LED背光的亮度。为了与液晶面板同步地驱动LED背光,背光驱动器从外部系统接收垂直同步信号以便划分视频数据的帧。为了应对这样接收的垂直同步信号的频率变化,背光驱动器在每个帧计算垂直同步信号的输入周期以便设定输出周期,并且通过使用垂直同步信号的输出周期生成用于产生PWM信号的占空比所需的内部时钟。然而,在垂直同步信号的输入/输出周期被在每个帧计算的情况下,如果垂直同步信号的频率突然改变,则现有技术的背光驱动器不能够设定与突然改变的输入周期相匹配的输出周期,因而,不能够产生内部时钟。因此,内部时钟产生错误造成占空比在期望范围以外,导致LED背光的亮度变化,造成屏幕上很差的图像质量,诸如闪烁等。

发明内容
本发明关注用于使输入和输出同步信号同步的方法和电路、使用该方法和电路的液晶显示器中的背光驱动器、和驱动背光驱动器的方法。本发明的目的是提供一种使输入和输出同步信号同步的方法和电路,该方法和电路可实现输出同步信号对输入同步信号的频率变化的快速同步,以及使用该方法和电路的液晶显示装置中的背光驱动器、和驱动背光驱动器的方法。本发明的另一个目的是提供一种使输入和输出同步信号同步的方法和电路,该方法和电路即使在输入/输出同步信号同步的步骤中也可参照输出同步信号产生稳定的内部时钟,以及使用该方法和电路的液晶显示装置中的背光驱动器、和驱动背光驱动器的方法。本公开的其它优点、目的及特征一部分将在以下的说明书中进行阐述,并且一部分对于本领域的技术人员来说将在研读以下内容后变得清楚,或者可以从本发明的实践获知。本发明的这些目的和其它优点可以通过在本书面描述及其权利要求书及附图中具体指出的结构来实现和获得。为了实现这些目的和其它优点,并且根据本发明的目的,如此处举例并且广泛描述的,本发明提供一种使输入和输出同步信号同步的方法,所述方法包括以下步骤检测输入同步信号的第N个(N是正整数)输入周期;确定所检测的第N个输入周期是否与输出同步信号的在先的第(N-I)个输出周期相同;如果以上步骤中检测的第N个输入周期与第 (N-I)个输出周期不相同,则检测第(N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差;将以上步骤检测的差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期;以及产生和输出具有以上步骤设定的第N个输出周期的输出同步信号。所述方法还包括以下步骤在检测输入同步信号的第N个输入周期的步骤之后, 确定所检测的第N个输入周期是否在预定基准范围以内;如果在以上步骤确定所检测的第 N个输入周期在所述基准范围以外,则产生和输出具有第(N-I)个输出周期的输出同步信号;以及如果在以上步骤确定所检测的第N个输入周期在所述基准范围以内,则进行到确定第N个输入周期是否与第(N-I)个输出周期相同的步骤。所述方法还包括以下步骤如果第N个输入周期与第(N-I)个输出周期相同,则在将第N个输入周期设定为第N个输出周期之后进行到输出第N个水平同步信号的步骤。将以上步骤检测的差与第N个输入周期进行运算,并且将所述运算的值设定为第 N个输出周期的步骤包括以下步骤如果第N个输入周期增加到比第(N-I)个输出周期更长,则将通过将以上步骤检测到的差与第N个输入周期求和获得的值设定为第N个输出周期;以及如果第N个输入周期减小到比第(N-I)个输出周期更短,则将从第N个输入周期减去在以上步骤中检测到的差获得的值设定为第N个输出周期。检测第(N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差的步骤包括如果第N个输入周期与第(N-I)个输出周期不相同,则确定第(N-I)个输出周期是否在第N个输入周期结束之前结束的步骤,以及将以上步骤检测的差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期的步骤包括以下步骤 如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过将以上步骤中检测的差与第N个输入周期求和获得的值设定为第N个输出周期,以及如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过从第N个输入周期减去以上步骤中检测到的差获得的值设定为第N个输出周期。所述方法还包括以下步骤尽管第(N-I)个输出周期已结束,但是如果第N个输入周期没有结束,则重复输出具有第(N-I)个输出周期的输出垂直同步信号。所述方法还包括以下步骤如果在输出具有第(N-I)个输出周期的输出同步信号的期间第N个输入周期结束并且第(N+1)个输入周期也结束,则忽略所述第N个输入周期。在本发明的另一个方面,本发明提供一种驱动背光驱动器的方法,包括以下步骤 通过使用以上描述的使输入和输出同步信号同步的方法,使输出垂直同步信号与输入垂直同步信号的输入周期的变化同步,参照所设定的输出周期产生内部时钟;以及通过使用所述内部时钟产生具有期望的占空比的脉宽调制信号以驱动所述背光单元。在本发明的再一个方面,本发明提供一种使输入和输出同步信号同步的电路,所述电路包括同步信号输入单元,用于检测输入同步信号的第N个(N是正整数)输入周期; 微控制器单元,用于确定来自所述同步信号输入单元的第N个输入周期是否与输出同步信号的在先的第(N-I)个输出周期相同;如果以上步骤中检测的第N个输入周期与第(N-I) 个输出周期不相同,则检测第(N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差;将所述差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期;以及同步信号输出单元,其产生和输出具有由所述微控制器单元设定的第N个输出周期的输出同步信号。所述微控制器单元确定所检测的第N个输入周期是否在预定基准范围以内,以及如果确定第N个输入周期在所述基准范围以外,则将第(N-I)个输出周期设定为第N个输出周期,以及如果确定第N个输入周期在所述基准范围以内,则确定第N个输入周期是否与第(N-I)个输出周期相同。如果第N个输入周期与第(N-I)个输出周期相同,则所述微控制器单元将第N个输入周期设定为第N个输出周期。如果第N个输入周期增大到比第(N-I)个输出周期更长,则所述微控制器单元将通过将以上步骤检测到的差与第N个输入周期求和获得的值设定为第N个输出周期;以及如果第N个输入周期减小到比第(N-I)个输出周期更短,则将从第N个输入周期减去在以上步骤中检测到的差获得的值设定为第N个输出周期。如果第N个输入周期与第(N-I)个输出周期不相同,则所述微控制器单元还确定第(N-I)个输出周期是否在第N个输入周期结束之前结束,如果第(N-I)个输出周期在第 N个输入周期结束之前结束,则将通过将所述差与第N个输入周期求和获得的值设定为第N 个输出周期,以及如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过从第 N个输入周期减去所述差获得的值设定为第N个输出周期。尽管第(N-I)个输出周期已结束,但是如果第N个输入周期没有结束,则所述微控制器单元使得重复前向输出具有第(N-I)个输出周期的输出垂直同步信号。如果在输出具有第(N-I)个输出周期的输出同步信号的期间第N个输入周期结束并且第(N+1)个输入周期也结束,则所述微控制器单元忽略所述第N个输入周期。所述微控制器单元使同步信号的第N个输入周期和第N个输出周期在第N个输入周期和第N个输出周期之间具有至少一个周期的时间差。在本发明的又一个方面,本发明提供一种液晶显示装置中的背光驱动器,所述背光驱动器包括如以上描述的用于使输入和输出同步信号同步的电路以便使输出垂直同步信号与输入垂直同步信号的输入周期的变化同步;时钟产生器,其参照由所述电路设定的输出周期产生内部时钟;以及脉宽调制信号发生器,其通过使用所述内部时钟产生具有期望的占空比的脉宽调制信号以驱动所述背光单元。应该理解,对本发明的以上概述和以下详述都是示例性和解释性的,并旨在对所要求保护的本发明提供进一步的解释。


附图被包括在本申请中以提供对本发明的进一步理解,并结合到本申请中且构成本申请的一部分,附图示出了本发明的实施方式,且与说明书一起用于解释本发明的原理。 在附图中图1示意地例示根据本发明的优选实施方式的液晶显示装置的框图。图2例示图1中的背光驱动器的框图。图3例示了示出根据本发明的优选实施方式的用于使背光驱动器的输入和输出垂直同步信号同步的方法的步骤的流程图。图4例示了示出根据图3中的用于使输入和输出垂直同步信号同步的方法的同步步骤驱动波形。图5例示了示出根据图3中的用于使输入和输出垂直同步信号同步的方法的另一个同步步骤驱动波形。图6例示了示出根据图3中的用于使输入和输出垂直同步信号同步的方法的另一个同步步骤驱动波形。
具体实施例方式下面将详细描述本发明的具体实施方式
,在附图中例示出了本发明的具体实施方式
的示例。尽可能在整个附图中用相同的附图标记代表相同或类似部件。图1示意地例示根据本发明的优选实施方式的液晶显示装置的框图。参照图1,液晶显示装置包括液晶面板观、背光单元50、具有用于驱动液晶面板观的数据驱动器M和选通驱动器沈的面板驱动器22、用于驱动背光单元50的背光驱动器 30、和用于控制面板驱动单元22和背光驱动器30的驱动的时序控制器20。时序控制器20通过使用各种数据处理方法校正从外部接收的数据以便改善图像质量或者降低功率消耗,并且向面板驱动单元22中的数据驱动器M输出该数据。例如, 在通过局部调光来驱动LED背光单元50时,时序控制器20分析接收的数据并且确定的局部调光值以便逐块控制背光单元的亮度,以及针对通过局部调光降低的亮度对数据进行补偿。为了提高液晶的响应速度,时序控制器20还通过对取决于相邻帧之间的数据差的数据施加从查找表选择的过冲值或者欠冲值来将接收的数据校正为过驱动数据,以及输出所校正的数据。另外,时序控制器20通过使用来自外部的多个同步信号(即,垂直同步信号、水平同步信号、数据使能信号和点时钟)来生成数据控制信号和选通控制信号,该数据控制信号控制数据驱动器M的驱动时序,该选通控制信号控制选通驱动器沈的驱动时序。时序控制器20分别向数据驱动器M和选通驱动器沈输出所产生的数据控制信号和选通控制信号。数据控制信号包括源启动脉冲和源采样时钟,源启动脉冲和源采样时钟控制数据信号的锁存;极性控制信号,极性控制信号用于控制数据信号的极性;以及源输出使能信号, 源输出使能信号控制数据信号的输出周期。选通控制信号包括选通启动脉冲和选通移位时钟,选通启动脉冲和选通移位时钟控制选通信号的扫描;选通输出使能信号,选通输出使能信号控制选通信号的输出周期。面板驱动单元22包括用于驱动液晶面板观中的数据线DL的数据驱动器M、和用于驱动液晶面板观中的选通线GL的选通驱动器26。数据驱动器M作为对来自时序控制器20的数据控制信号的响应,将来自时序控制器20的视频数据提供到液晶面板观中的多个数据线DL。数据驱动器M从时序控制器 20接收数字数据,通过使用伽马电压将数字数据转换为正/负模拟数据信号,以及每次相关的选通线GL被驱动时将模拟数据信号提供到数据线DL。数据驱动器M具有安装在诸如 TCP、C0F和FPC的电路膜的至少一个数据IC,该电路膜通过TAB (载带自动焊接)附接到液晶面板或者通过COG (玻上芯片)安装到液晶面板观。选通驱动器沈作为对来自时序控制器20的选通控制信号的响应,持续驱动在液晶面板观的薄膜晶体管阵列上形成的多个选通线GL。选通控制器沈在每个选通线GL 被驱动的相关扫描周期提供选通导通电压的扫描脉冲,以及在其它选通线GL被驱动的其它扫描周期提供选通截止电压的扫描脉冲。选通驱动器沈具有安装在诸如TCP(载带封装)、C0F(膜上芯片)和FPC(柔性印刷电路)的电路膜的至少一个数据IC,该电路膜通过 TAB(载带自动焊接)附接到液晶面板或者通过COG(玻上芯片)安装到液晶面板观。另外, 选通驱动器沈可以通过GIP (面板内选通)与在液晶面板观中构建的像素阵列一起形成在薄膜晶体管基板上。液晶面板观包括滤色器基板,在该基板上形成有滤色器阵列;薄膜晶体管阵列基板,在该基板上形成有薄膜晶体管阵列;位于滤色器基板和薄膜晶体管阵列基板之间的液晶层;以及偏振片,偏振片附接到滤色器基板和薄膜晶体管阵列基板外部。液晶面板观通过排列在其上的多个像素的像素矩阵显示图像。每个像素通过组合红绿蓝子像素产生期望的颜色,每个子像素根据数据信号来改变液晶的配向以调整光透射率。每个子像素具有连接到选通线GL和数据线DL的薄膜晶体管TFT、并联连接到薄膜晶体管TFT的液晶电容器 Clc和存储电容器Cst。液晶电容器Clc充电有通过薄膜晶体管TFT向像素电极提供的数据信号和向其中的公共电极提供的公共电压Vcom之间的差,并且根据所充电的电压驱动液晶以调整光透射率。存储电容器Cst维持液晶电容器Clc中充电的电压。液晶层在TN(扭曲向列)模式或者VA(垂直对准)模式利用垂直电场驱动,或者在IPS (面内切换)模式或者FFS (边缘场切换)模式利用水平电场驱动。背光单元50是直接发光型或者边缘发光型,并且利用背光驱动器30划分为多个块驱动以便将光引导到液晶面板观。直接发光型背光单元具有在与液晶面板观相对的整个显示区域上排列的LED阵列。边缘发光型背光单元具有朝向导光板的至少两个边缘排列的LED阵列,该导光板与液晶面板观相对排列,从而来自LED阵列的光转换为表面光源并且引导到液晶面板观。背光驱动器30逐块驱动LED背光单元50以根据来自外部系统或者时序控制器20 的调光值逐块控制亮度。如果背光单元50被划分为多个端口区域(port regions)驱动,则
9背光单元50可以设置有用于独立地驱动多个端口区域的多个背光驱动器30。背光驱动器 30逐块产生具有与调光值相匹配的占空比的PWM信号,并且逐LED块提供与所产生的PWM 信号相匹配的LED驱动信号,以便驱动背光单元50。在此示例中,为了使背光单元50与液晶面板观同步,背光驱动器30通过使用从外部系统或者时序控制器20接收的作为帧分类信号的垂直同步信号来产生PWM信号。具体地,为了应对输入的垂直同步信号的频率变化,背光驱动器30在每个帧(每个周期)计数垂直同步信号的输入周期以检测输入周期,通过使用该输入周期设定输出周期,以及产生并且输出具有该输出周期的垂直同步信号。背光驱动器30参照垂直同步信号的输出周期产生用于产生PWM信号的占空比所要求的内部时钟。详细地说,为了使得输入/输出垂直同步信号同步,背光驱动器30在每个帧(每个周期)检测所输入的垂直同步信号的输入周期,并且将该输入周期与输出垂直同步信号的在先的输出周期相比较。如果垂直同步信号的输入周期与在先的输出周期相同,则背光驱动器30产生并且输出具有与输入周期(即在先的输出周期)相同的输出周期的垂直同步信号。与此相反,如果垂直同步信号的输入周期与在先的输出周期不同,则背光驱动器30 检测输入周期的结束时间点和在先的输出周期的结束时间点(在先的输出周期)之间的差,并且和该差一样多地调整输入周期。并且,背光驱动器30设定所调整的输入周期作为输出周期,并且产生和输出具有这样设定的输出周期的垂直同步信号。其细节将在以下描述。最终,即使输入周期突然变化,由于通过使用根据垂直同步信号的输入周期的变化调整所检测的输入周期获得的输出周期,背光驱动器30可以在几个帧内使输入和输出垂直同步信号同步,并且在产生输出垂直同步信号之前预先估计输出周期,通过在每个帧使用稳定的输出周期,即使在使输入和输出垂直同步信号同步的步骤中,背光驱动器30也可以产生预定的内部时钟。结果,背光驱动器30可以防止由于输入垂直同步信号的频率的变化造成的内部时钟的忽略,并且稳定地产生具有期望的占空比的PWM信号。另外,为了确保用于对垂直同步信号的输入周期和在先的输出周期进行比较、根据比较的结果调整输入周期、以及使用所调整的输入周期作为输出周期的操作的时间周期,背光驱动器30产生和输出输出垂直同步信号从而输出垂直同步信号具有从输入垂直同步信号开始的至少一个帧(一个周期)范围中的延迟时间周期。并且,在使输出和输入垂直同步信号同步之前,S卩,在将输入垂直同步信号的输入周期和输出垂直同步信号的在先的输出周期相比较之前,背光驱动器30可以额外地执行对所检测的输入周期与具有预定最小值MIN和预定最大值MAX的基准范围的进行比较的步骤,以及选择性地执行使输入和输出垂直同步信号同步的步骤。例如,如果所检测的垂直同步信号的输入周期是在基准范围内,则背光驱动器30 将输入垂直同步信号的输入周期和输出垂直同步信号的在先的周期相比较,并且进展到根据比较的结果使输入和输出垂直同步信号同步的步骤。与此相反,如果所检测的垂直同步信号的输入周期在基准范围以外,则背光驱动器30产生和输出维持在先的输出周期的输出垂直同步信号,而没有进行使输入和输出垂直同步信号同步的步骤。垂直同步信号的基准范围被设计者设定并存储在背光驱动器30的内部寄存器中。最终,即使在由于外部噪声等造成输入垂直同步信号在基准范围以外的情况下,背光驱动器30也可以稳定产生和输出该输出垂直同步信号。图2例示图1中的背光驱动器的框图。参照图2,背光驱动器30包括垂直同步信号VSYNC输入单元32、微控制器单元MCU 34、垂直同步信号YSYNC输出单元36、内部时钟PCLK产生器38、PWM信号发生器40、和寄存器42。VSYNC输入单元32检测来自外部系统或者时序控制器20的输入垂直同步信号 VSYNC_IN的输入周期,并且向MCU 34输出该输入周期。MCU 34将在VSYNC输入单元32检测的输入周期存储在寄存器42中,并且确定输入周期是否在寄存器42中存储的周期基准范围MIN-MAX内。如果输入周期在基准范围 MIN-MAX以外,则MCU 34维持在寄存器42中存储的输出垂直同步信号的在先的输出周期。 如果输入周期在基准范围MIN-MAX以内,则MCU 34确定输入周期是否与在先的输出周期相同。如果垂直同步信号的输入周期与在先的输出周期相同,则MCU 34将该输入周期设定为输出周期并且将输出周期存储在寄存器42中。与之相反,如果垂直同步信号的输入周期与在先的输出周期不同,则MCU 34检测输入周期的结束时间点和在先的输出周期的结束时间点(在先的输出周期结束的时间点)之间的差,将所检测的差和输入周期进行运算(加法或者减法)获得的值设定为输出周期,并且将该输出周期存储在寄存器42中。VSYNC输出单元36产生和输出具有在寄存器42中存储的输出周期的输出垂直同步信号VSYNC_0UT。如果多个背光驱动器级联,则输出垂直同步信号VSYNC_0UT是向下一级背光驱动器的输出。PCLK产生器38参照在寄存器42中存储的输出周期产生和输出内部时钟PCLK。PWM信号发生器40通过使用来自PCLK产生器38的内部时钟PCLK产生具有根据来自外部系统或者时序控制器20的调光值的占空比的PWM信号,并且向背光单元50输出该PWM信号。图3例示了示出根据本发明的优选实施方式的用于使背光驱动器的输入和输出垂直同步信号同步的方法的步骤的流程图。在步骤S2,背光驱动器30从接收自外部的垂直同步信号VSYNC_IN检测当前第N 个周期(N是正整数)。通过用背光驱动器30中产生的系统时钟SCLK计数输入垂直同步信号VSYNC_IN来检测垂直同步信号VSYNC_IN的输入周期。背光驱动器30将所检测的第 N个输入周期存储在内部寄存器42中。背光驱动器30在每个周期中检测输入周期以更新内部寄存器42中的输入周期。在步骤S4,背光驱动器30将在步骤S2中检测的垂直同步信号VSYNC_IN的第N个输入周期与预定周期基准范围MIN-MAX相比较,以确定第N个输入周期是否在周期基准范围MIN-MAX以内。输入垂直同步信号VSYNC_IN的基准范围MIN-MAX被设计者预先设定并且存储在寄存器42中以便防止发生噪声等。如果在步骤S4输入垂直同步信号VSYNC_IN的第N个输入周期在周期基准范围 MIN-MAX以外(否),则背光驱动器30执行下一个步骤S6。在步骤S6,背光驱动器30产生和输出具有与在寄存器42中存储的在先的第(N-I)个输出周期相同的输出周期的第N个输出垂直同步信号VSYNC_0UT。换句话说,如果背光驱动器30确定第N个输入垂直同步信号VSYNC_IN的输入周期比基准范围MIN-MAX的最小值MIN更短,或者比基准范围MIN-MAX
11的最大值MAX更长,则背光驱动器30将在先的第(N-I)个输出周期设定为第N个输出周期以稳定地产生和输出第N个输出垂直同步信号VSYNC_0UT。最终,即使在由于外部噪声等造成输入垂直同步信号VSYNC_IN不稳定的情况下,背光驱动器30也可以稳定产生和输出输出垂直同步信号VSYNC_0UT。背光驱动器30将所产生的输出垂直同步信号VSYNC_0UT的第N个输出周期存储在寄存器42中以便在下一个周期中使用第N个输出周期作为在先的周期值。与此相反,如果在步骤S4输入垂直同步信号VSYNC_IN的第N个输入周期在周期基准范围MIN-MAX以内(是),则背光驱动器30执行下一个步骤S8。在步骤S8,背光驱动器30将在寄存器42中存储的输入垂直同步信号VSYNC_IN的第N个输入周期和输出垂直同步信号VSYNC_0UT的在先的第(N-I)个输出周期相比较,以确定第N个输入周期是否与第(N-I)个输出周期相同。如果在步骤S8输入垂直同步信号VSYNC_IN的第N个输入周期和输出垂直同步信号VSYNC_0UT的在先的第(N-I)个输出周期相同(是),则背光驱动器30执行下一个步骤 SlO0在步骤S10,背光驱动器30将第N个输入周期设定为第N个输出周期并且将该第N个输出周期存储在寄存器42中,并且产生和输出具有所存储的输出周期的第N个输出垂直同步信号 VSYNC_0UT。与此相反,如果在步骤S8输入垂直同步信号VSYNC_IN的第N个输入周期和输出垂直同步信号VSYNC_0UT的在先的第(N-I)个输出周期不同(否),则背光驱动器30执行下一个步骤S12。在步骤S12,背光驱动器30确定输出垂直同步信号VSYNC_0UT的第(N-I) 个输出周期是否在输入垂直同步信号VSYNC_IN的第N个输入周期被计算(结束)之前结束。也就是说,背光驱动器30确定输入垂直同步信号VSYNC_IN的第N个输入周期是否比第(N-I)个输出周期更长,即输入垂直同步信号VSYNC_IN的频率是否增加。如果在步骤S12输出垂直同步信号VSYNC_0UT的第(N_l)个输出周期在输入垂直同步信号VSYNC_IN的第N个输入周期被计算(结束)之前结束(是),即如果第N个输入周期比第(N-I)个输出周期更长(输入垂直同步信号VSYNC_IN的频率增大的情况),则背光驱动器30执行步骤S14。在步骤S14,背光驱动器30检测输出垂直同步信号VSYNC_0UT 的第(N-I)个输出周期的结束时间点和输入垂直同步信号VSYNC_IN的第N个输入周期的结束时间点之间的差。在此示例中,可以从在寄存器42中存储的第(N-I)个输出周期估计输出垂直同步信号VSYNC_0UT的第(N-I)个输出周期的结束时间点。接着,在下一个步骤S16,背光驱动器30将在步骤S14检测的输出垂直同步信号 VSYNC_0UT的第(N-I)个输出周期的结束时间点和输入垂直同步信号VSYNC_IN的第N个输入周期的结束时间点之间的差加到第N个输入周期以将相加后的值设定为第N个输出周期。接着,背光驱动器30进行到步骤SlO以产生和转发具有在步骤S16设定的第N个输出周期的输出垂直同步信号VSYNC_0UT。同时,如果在步骤S12输出垂直同步信号VSYNC_0UT的第(N_l)个输出周期不在计算(结束)了输入垂直同步信号VSYNC_IN的第N个输入周期之前结束(否),即如果第 N个输入周期比第(N-I)个输出周期更短(输入垂直同步信号VSYNC_IN的频率减小的情况),则背光驱动器30执行步骤S18。在步骤S18,背光驱动器30检测输出垂直同步信号 VSYNC_0UT的第(N-I)个输出周期的结束时间点和输入垂直同步信号VSYNC_IN的第N个输入周期的结束时间点之间的差。在下一个步骤S20,背光驱动器30从第N个输入周期减去输出垂直同步信号 VSYNC_0UT的第(N-I)个输出周期的结束时间点和输入垂直同步信号VSYNC_IN的第N个输入周期的结束时间点之间的差以将相减得到的值设定为第N个输出周期。接着,背光驱动器30进行到步骤S10,以产生和转发具有在步骤S20设定的第N个输出周期的输出垂直同步信号 VSYNC_0UT。图4到图6例示了驱动波形,用于示出图3例示的在改变输入垂直同步信号的频率的同时使输入和输出垂直同步信号同步的方法的从步骤S8到步骤S20的同步步骤。参照图4到图6,可以知道为了确保进行图3例示的步骤S8到步骤S20要求的操作时间周期,背光驱动器30产生和输出第N个输出垂直同步信号VSYNC_0UT从而第N个输出垂直同步信号VSYNC_0UT具有距离第N个输入垂直同步信号的至少一个帧(一个周期) 的延迟时间周期范围。图4例示如果输入垂直同步信号VSYNC_IN的频率仅仅在一个周期增加(即,输入周期仅仅增加一个周期)使输入和输出同步信号VSYNC_IN和VSYNC_0UT同步的步骤。参照图4,由于输入垂直同步信号VSYNC_IN的第二个输入周期T2_IN与输出垂直同步信号VSYNC_0UT的在先的第一个输出周期T1_0UT相同(S8 是),具有与第二输入周期 T2_IN相同的第二输出周期T2_0UT的输出垂直同步信号VSYNC_0UT被输出(SlO)。如果由于输入垂直同步信号VSYNC_IN的周期减小(频率增大)在第三输入周期 T3_IN与输出垂直同步信号VSYNC_0UT的在先的第二输出周期T2_0UT不同的同时(S8 否) 在计算(结束)了第三输入周期T3_IN之前第二输出周期T2_0UT尚未结束612:否),则背光驱动器30检测第二输出周期T2_0UT的结束时间点和第三输入周期T3_IN的结束时间点的差A(SlS)。另外,背光驱动器30从第三输入周期T3_IN减去所检测的差A,以设定第三输出周期T3’_0UT(S20),并且产生和输出具有所设定的第三输出周期T3’_0UT的输出垂直同步信号VSYNC_0UT。同时,由于处于计算输入垂直同步信号VSYNC_IN的第四输入周期T4_IN之前的时间点,尽管输出垂直同步信号VSYNC_0UT的第三输出周期T3’ _0UT结束,但是背光驱动器 30重复地输出输出垂直同步信号VSYNC_0UT的第三输出周期T3_0UT。如果在输入垂直同步信号VSYNC_IN的第四输入周期(T4_IN)与输出垂直同步信号VSYNC_0UT的在先的第三输出周期T3’_0UT不相同的同时(S8 否)第三输入周期T3' _ OUT在计算(结束)了第四输入周期T4_IN之前结束(S12 是),则背光驱动器30检测第三输出周期T3’_0UT的结束时间点和第四输入周期(T4_IN)的结束时间点之间的差B(S14)。 接着,背光驱动器30将所检测的差B加到第四输入周期(T4_IN),以设定第四输出周期 T4’ _0UT(S16)并且产生和输出具有所设定的第四输出周期T4’ _0UT的输出垂直同步信号 VSYNC_0UT(SlO)。如果在输入垂直同步信号VSYNC_IN的第五输入周期(T5_IN)与输出垂直同步信号VSYNC_0UT的在先的第四输出周期T4’ _0UT不相同(S8 否)的同时在计算(完成)了第五输入周期T5_IN之前第四输出周期T4’_0UT尚未结束(S12 否),则背光驱动器30检测第四输出周期T4’_0UT的结束时间点和第五输入周期的结束时间点(T5_IN)之间的差 C(S18)。接着,背光驱动器30从第五输入周期(T5_IN)减去所检测的差C,以设定第五输出
13周期T5’ _0UT(S20),并且产生和输出具有所设定的第五输出周期T5' _0UT的输出垂直同步信号 VSYNC_0UT (SlO)。如果在输入垂直同步信号VSYNC_IN的第六输入周期(T6_IN)与输出垂直同步信号VSYNC_0UT的在先的第五输出周期T5’ _0UT不相同(S8 否)的同时在计算(完成)了第六输入周期T6_IN之前第五输出周期T5’ _0UT尚未结束(S12 否),则背光驱动器30 检测第五输出周期T5’ _0UT的结束时间点和第六输入周期的结束时间点(T6_IN)之间的差0 (S18),并且将所检测的差0加到第六输入周期(T6_IN),以设定第六输出周期T6’ _ OUT(Sie)。在本示例中,由于第五输出周期T5’ _ουτ的结束时间点和第六输入周期的结束时间点(T6_IN)之间没有差异,所以背光驱动器30设定与第六输入周期(T6_IN)相同的第六输出周期T6_0UT(S16),并且产生和输出具有所设定的第六输出周期T6’ _0UT的输出垂直同步信号VSYNC_0UT (SlO)。接着,如果输入垂直同步信号VSYNC_IN的第七输入周期T7_IN与输出垂直同步信号VSYNC_0UT的第六输出周期T6_0UT相同(S8 是),背光驱动器输出与第七输入周期T7_ IN相同的第七输出周期T7_0UT的输出垂直同步信号VSYNC_0UT(未示出)。图5例示如果输入垂直同步信号VSYNC_IN的频率在增加两个周期的之后减小, 艮口,输入周期仅在减少两个周期之后增加,使输入和输出垂直同步信号VSYNC_IN和VSYNC_ OUT同步的情况的步骤。参照图5,由于输入垂直同步信号VSYNC_IN的第二个输入周期T2_IN与输出垂直同步信号VSYNC_0UT的在先的第一个输出周期T1_0UT相同(S8 是),具有与第二输入周期 T2_IN相同的第二输出周期T2_0UT的输出垂直同步信号VSYNC_0UT被输出(SlO)。如果由于输入垂直同步信号VSYNC_IN的周期减小(频率增大)在输入垂直同步信号VSYNC_IN的第三输入周期T3_IN与输出垂直同步信号VSYNC_0UT的在先的第二输出周期T2_0UT不同的同时(S8:否)在计算(结束)了第三输入周期T3_IN之前第二输出周期T2_0UT尚未结束(S12 否),则背光驱动器30检测第二输出周期T2_0UT的结束的结束时间点和第三输入周期T3_IN的结束时间点的差A(SlS)。另外,背光驱动器30从第三输入周期T3_IN减去所检测的差A,以设定第三输出周期T3’_0UT(S20),并且产生和输出具有所设定的第三输出周期T3' _0UT的输出垂直同步信号VSYNC_0UT。如果在输入垂直同步信号VSYNC_IN的第四输入周期(T4_IN)与输出垂直同步信号VSYNC_0UT的在先的第三输出周期T3’_0UT不相同(S8 否)的同时在计算(结束)了第四输入周期T4_IN之前第三输出周期T3’_0UT尚未结束(S12 否),则背光驱动器30检测第三输出周期T3’_0UT的结束时间点和第四输入周期的结束时间点T4_IN之间的差O(SlS), 并且将所检测的差0加到第四输入周期(T4_IN),以设定第四输出周期T4’ _0UT(S16)。在本示例中,由于第三输出周期T3’ _0UT的结束时间点和第四输入周期的结束时间点(T4_ IN)之间没有差异,所以背光驱动器30设定与第四输入周期(T4_IN)相同的第四输出周期T4_0UT(S16),并且产生和输出具有所设定的第四输出周期T4_0UT的输出垂直同步信号 VSYNC_0UT(SlO)。同时,由于处于计算输入垂直同步信号VSYNC_IN的第五输入周期T5_IN之前的时间点,因此尽管输出垂直同步信号VSYNC_0UT的第四输出周期T4_0UT结束,但是背光驱动器30还是重复地输出输出垂直同步信号VSYNC_0UT的第四输出周期T4_0UT。
如果在输入垂直同步信号VSYNC_IN的第五输入周期(T5_IN)与输出垂直同步信号VSYNC_0UT的在先的第四输出周期T4_0UT不相同(S8 否)的同时在计算(结束)了第五输入周期T5_IN之前第四输出周期T4_0UT尚未结束(S12 否),则背光驱动器30检测第四输出周期T4_0UT的结束时间点和第五输入周期的结束时间点(T5_IN)之间的差B(SlS)。 接着,背光驱动器30从第五输入周期(T5_IN)减去所检测的差B,以设定第五输出周期 T5’ _0UT(S20),并且产生和输出具有所设定的第五输出周期T5' _0UT的输出垂直同步信号 VSYNC_0UT (SlO)。如果在输入垂直同步信号VSYNC_IN的第六输入周期(T6_IN)与输出垂直同步信号VSYNC_0UT的在先的第五输出周期T5’ _0UT不相同(S8 否)的同时在计算(结束)了第六输入周期T6_IN之前第五输出周期T5’ _0UT尚未结束(S12 否),则背光驱动器30 检测第五输出周期T5’_0UT的结束时间点和第六输入周期的结束时间点(T6_IN)之间的差O(SlS),并且将所检测的差0加到第六输入周期(T6_IN),以设定第六输出周期T6_ 0UT(S20)。在本示例中,由于第五输出周期T5’ _0UT的结束时间点和第六输入周期的结束时间点(T6_IN)之间没有差异,所以背光驱动器30设定与第六输入周期(T6_IN)相同的第六输出周期T6_0UT(S16),并且产生和输出具有所设定的第六输出周期T6_0UT的输出垂直同步信号 VSYNC_0UT (SlO)。接着,如果输入垂直同步信号VSYNC_IN的第七输入周期T7_IN与输出垂直同步信号VSYNC_0UT的第六输出周期T6_0UT相同(S8 是),背光驱动器30输出与第七输入周期 T7_IN相同的第七输出周期T7_0UT的输出垂直同步信号VSYNC_0UT(未示出)。图6例示了在输入垂直同步信号VSYNC_IN的频率减小(即,输入周期增加)的情况下使输入和输出垂直同步信号VSYNC_IN和VSYNC_0UT同步的情况的步骤。参照图6,由于输入垂直同步信号VSYNC_IN的第二个输入周期T2_IN与输出垂直同步信号VSYNC_0UT的在先的第一个输出周期T1_0UT相同(S8 是),具有与第二输入周期 T2_IN相同的第二输出周期T2_0UT的输出垂直同步信号VSYNC_0UT被输出(SlO)。由于是计算了输入垂直同步信号VSYNC_IN的第三输入周期T3_IN之前的时间点, 尽管输出垂直同步信号VSYNC_0UT的第二输出周期T2_0UT结束,但是背光驱动器30重复地输出输出垂直同步信号VSYNC_0UT的第二输出周期T2_0UT。如果由于输入垂直同步信号VSYNC_IN的周期减小(频率增大)在输入垂直同步信号VSYNC_IN的第三输入周期T3_IN与输出垂直同步信号VSYNC_0UT的在先的第二输出周期T2_0UT不同的同时(S8:否)第二输出周期T2_0UT在计算(结束)了第三输入周期 T3_IN之前结束(S12 是),则背光驱动器30检测第二输出周期T2_0UT的结束时间点和第三输入周期T3_IN的结束时间点的差A (S14)。另外,背光驱动器30将所检测的差A加到第三输入周期T3_IN,以设定第三输出周期T3’ _0UT(S16),并且产生和输出具有所设定的第三输出周期T3' _0UT的输出垂直同步信号VSYNC_0UT(SlO)。同时,如果在输出第三输出周期T3’_0UT的输出垂直同步信号VSYNC_0UT期间,在输入垂直同步信号VSYNC_IN的第四输入周期T4_IN结束之后第五输入周期T5_IN的计算也完成,则第四输入周期T4_IN以及第四输入周期T4_IN与第三输出周期T3’ _0UT之间的差被忽略。如果在输入垂直同步信号VSYNC_IN的第五输入周期(T5_IN)与输出垂直同步信号VSYNC_0UT的在先的第三输出周期T3’ _0UT不相同(S8 否)的同时在计算(结束)了第五输入周期T5_IN之前第三输出周期T3’_0UT尚未结束(S12 否),则背光驱动器30检测第三输出周期T3’_0UT的结束的结束时间点和第五输入周期的结束时间点(T5_IN)之间的差C(SlS)。接着,背光驱动器30从第五输入周期(T5_IN)减去所检测的差C,以设定第五输出周期T5’ _0UT(S20),并且产生和输出具有所设定的第五输出周期T5' _0UT的输出垂直同步信号VSYNC_0UT (SlO)。如果在输入垂直同步信号VSYNC_IN的第六输入周期T6_IN与输出垂直同步信号 VSYNC_0UT的在先的第五输出周期T5’_0UT不相同(S8 否)的同时在计算(完成)了第六输入周期T6_IN之前第五输出周期T5’_0UT尚未结束(S12 否),则背光驱动器30检测第五输出周期T5’_0UT的结束时间点和第六输入周期的结束时间点T6_IN之间的差O(SlS), 并且将所检测的差0加到第六输入周期(T6_IN),以设定第六输出周期T6_0UT(S16)。在本示例中,由于第五输出周期T5’ _0UT的结束时间点和第六输入周期的结束时间点(T6_ IN)之间没有差异,所以背光驱动器30设定与第六输入周期(T6_IN)相同的第六输出周期T6_0UT(S16),并且产生和输出具有所设定的第六输出周期T6_0UT的输出垂直同步信号 VSYNC_0UT(SlO)。接着,如果输入垂直同步信号VSYNC_IN的第七输入周期T7_IN与输出垂直同步信号VSYNC_0UT的第六输出周期T6_0UT相同(S8 是),背光驱动器30输出与第七输入周期 T7_IN相同的第七输出周期T7_0UT的输出垂直同步信号VSYNC_0UT(未示出)。最终,从图4到图6,可以知道在改变输入垂直同步信号VSYNC_IN的频率之后可以在几个帧内使输入和输出垂直同步信号VSYNC_IN和VSYNC_0UT同步,以及即使在同步的步骤中也可参照预定输出周期稳定地产生和输出内部时钟PCLK。另外,尽管仅采用使背光驱动器的输入和输出同步信号进行同步的方法作为示例描述了本发明,但是用于同步输入和输出同步信号的方法不仅仅可应用于背光驱动器,而且可应用于使用垂直同步信号的其它装置,并且不仅仅可应用于使输入和输出垂直同步信号同步的方法,而且可应用于使其它输入和输出同步信号同步的方法。如上所述,本发明具有以下优点。本发明的用于使输入和输出同步信号同步的方法和电路、使用该方法和电路的液晶显示装置中的背光驱动器、和驱动背光驱动器的方法根据同步信号的输入周期的变化来调整所检测的输入周期以使用所调整的输入周期作为输出周期,使得即使输入周期突然改变,也能够在几帧内使输入和输出垂直同步信号同步。另外,由于能够在产生输出垂直同步信号之前预先估计输出周期,因此即使使输入和输出垂直同步信号同步的步骤中也可以在每个步骤稳定地设定输出周期。最终,由于使用该方法和电路的液晶显示装置中的背光驱动器、和驱动背光驱动器的方法参照稳定输出周期产生固定的内部时钟以稳定地产生具有占空比的PWM信号,以稳定地驱动背光单元,本发明的使用该方法和电路的液晶显示装置中的背光驱动器和驱动背光驱动器的方法能够防止出现闪烁。对于本领域技术人员而言,很明显,可以在不脱离本发明的精神或范围的情况下对本发明做出各种修改和变化。因此,本发明旨在涵盖本发明的落入所附权利要求及其等同物范围内的这些修改和变化。
权利要求
1.一种对输入同步信号和输出同步信号进行同步的方法,所述方法包括以下步骤 检测所述输入同步信号的第N个输入周期,N是正整数;确定所检测的第N个输入周期是否与所述输出同步信号的在先的第(N-I)个输出周期相同;如果在以上步骤中检测到的第N个输入周期与第(N-I)个输出周期不相同,则检测第 (N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差;将在以上步骤中检测到的差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期;以及产生和输出具有在以上步骤中设定的第N个输出周期的输出同步信号。
2.根据权利要求1所述的方法,所述方法还包括以下步骤在检测所述输入同步信号的第N个输入周期的步骤之后,确定所检测的第N个输入周期是否在预定基准范围以内;如果在以上步骤中确定第N个输入周期在所述基准范围以外,则产生和输出具有第 (N-I)个输出周期的输出同步信号;以及如果在以上步骤中确定第N个输入周期在所述基准范围以内,则进行到确定第N个输入周期是否与第(N-I)个输出周期相同的步骤。
3.根据权利要求1所述的方法,所述方法还包括以下步骤如果第N个输入周期与第(N-I)个输出周期相同,则在将第N个输入周期设定为第N 个输出周期之后进行到输出第N个水平同步信号的步骤。
4.根据权利要求1所述的方法,其中,将在以上步骤中检测到的差与第N个输入周期进行运算并且将所述运算的值设定为第N个输出周期的步骤包括以下步骤如果第N个输入周期增加到比第(N-I)个输出周期更长,则将通过将在以上步骤中检测到的差与第N个输入周期求和所获得的值设定为第N个输出周期;以及如果第N个输入周期减小到比第(N-I)个输出周期更短,则将从第N个输入周期减去在以上步骤中检测到的差所获得的值设定为第N个输出周期。
5.根据权利要求1所述的方法,其中,检测第(N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差的步骤包括如果第N个输入周期与第(N-I)个输出周期不相同,则确定第(N-I)个输出周期是否在第N个输入周期结束之前结束的步骤,以及将在以上步骤中检测到的差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期的步骤包括以下步骤如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过将在以上步骤中所检测到的差与第N个输入周期求和所获得的值设定为第N个输出周期,以及如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过从第N个输入周期减去在以上步骤中检测到的差所获得的值设定为第N个输出周期。
6.根据权利要求5所述的方法,所述方法还包括以下步骤尽管第(N-I)个输出周期已结束,但是如果第N个输入周期没有结束,则重复输出具有第(N-I)个输出周期的输出垂直同步信号。
7.根据权利要求5所述的方法,所述方法还包括以下步骤如果在输出具有第(N-I) 个输出周期的输出同步信号的期间第N个输入周期结束并且第(N+1)个输入周期也结束,则忽略所述第N个输入周期。
8.根据权利要求1所述的方法,其中,同步信号的第N个输入周期和第N个输出周期在第N个输入周期和第N个输出周期之间具有至少一个周期的时间差。
9.一种驱动背光驱动器的方法,该方法包括以下步骤通过使用根据权利要求1到8中任意一项所述的对输入同步信号和输出同步信号进行同步的方法,使输出垂直同步信号与输入垂直同步信号的输入周期的变化同步,参照所设定的输出周期产生内部时钟;以及通过使用所述内部时钟产生具有期望的占空比的脉宽调制信号以驱动背光单元。
10.一种对输入同步信号和输出同步信号进行同步的电路,所述电路包括同步信号输入单元,其检测所述输入同步信号的第N个输入周期,N是正整数;微控制器单元,其确定来自所述同步信号输入单元的第N个输入周期是否与所述输出同步信号的在先的第(N-I)个输出周期相同;如果在以上步骤中检测到的第N个输入周期与第(N-I)个输出周期不相同,则检测第(N-I)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差;将所述差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期;以及同步信号输出单元,其产生和输出具有由所述微控制器单元设定的第N个输出周期的输出同步信号。
11.根据权利要求10所述的电路,其中,所述微控制器单元确定所检测的第N个输入周期是否在预定基准范围以内,以及如果确定第N个输入周期在所述基准范围以外,则将第(N-I)个输出周期设定为第N个输出周期,以及如果确定第N个输入周期在所述基准范围以内,则确定第N个输入周期是否与第(N-I)个输出周期相同。
12.根据权利要求10所述的电路,其中,如果第N个输入周期与第(N-I)个输出周期相同,则所述微控制器单元将第N个输入周期设定为第N个输出周期。
13.根据权利要求10所述的电路,其中,如果第N个输入周期增大到比第(N-I)个输出周期更长,则所述微控制器单元将通过将在以上步骤中检测到的差与第N个输入周期求和所获得的值设定为第N个输出周期;以及如果第N个输入周期减小到比第(N-I)个输出周期更短,则将从第N个输入周期减去在以上步骤中检测到的差所获得的值设定为第N个输出周期。
14.根据权利要求10所述的电路,其中,如果第N个输入周期与第(N-I)个输出周期不相同,则所述微控制器单元还确定第(N-I)个输出周期是否在第N个输入周期结束之前结束,如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过将所述差与第N个输入周期求和所获得的值设定为第N个输出周期,以及如果第(N-I)个输出周期在第N个输入周期结束之前结束,则将通过从第N个输入周期减去所述差所获得的值设定为第N个输出周期。
15.根据权利要求14所述的电路,其中,尽管第(N-I)个输出周期已结束,但是如果第 N个输入周期没有结束,则所述微控制器单元使得重复前向输出具有第(N-I)个输出周期的输出垂直同步信号。
16.根据权利要求14所述的电路,其中,如果在输出具有第(N-I)个输出周期的输出同步信号的期间第N个输入周期结束并且第(N+1)个输入周期也结束,则所述微控制器单元忽略所述第N个输入周期。
17.根据权利要求10所述的电路,其中,所述微控制器单元使同步信号的第N个输入周期和第N个输出周期在第N个输入周期和第N个输出周期之间具有至少一个周期的时间差。
18.一种液晶显示装置中的背光驱动器,所述背光驱动器包括如权利要求10到17中任意一项所述的用于对输入同步信号和输出同步信号进行同步的电路,该电路用于使输出垂直同步信号与输入垂直同步信号的输入周期的变化同步; 时钟产生器,其参照由所述电路设定的输出周期产生内部时钟;以及脉宽调制信号发生器,其通过使用所述内部时钟产生具有期望的占空比的脉宽调制信号以驱动背光单元。
全文摘要
本发明涉及一种对同步信号的同步方法和电路、背光驱动器及其驱动方法,该方法和电路可实现输出同步信号对输入同步信号的频率变化的快速同步。该方法包括以下步骤检测输入同步信号的第N个(N是正整数)输入周期;确定所检测的第N个输入周期是否与输出同步信号的在先的第(N-1)个输出周期相同;如果以上步骤中检测的第N个输入周期与第(N-1)个输出周期不相同,则检测第(N-1)个输出周期的结束时间点和第N个输入周期的结束时间点之间的差;将以上步骤检测的差与第N个输入周期进行运算,并且将通过所述运算获得的值设定为第N个输出周期;以及产生和输出具有以上步骤设定的第N输出周期的输出同步信号。
文档编号H04N7/54GK102572444SQ201110386600
公开日2012年7月11日 申请日期2011年11月29日 优先权日2010年12月31日
发明者李政雨, 梁峻赫 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1