数据信号线驱动方法、数据信号线驱动电路及显示装置的制作方法

文档序号:8064437阅读:230来源:国知局
专利名称:数据信号线驱动方法、数据信号线驱动电路及显示装置的制作方法
技术领域
本发明涉及对数据信号线进行驱动,以便将多相化了的视频信号取入到数据信号线,使所取入的视频信号从该数据信号线输出的数据信号线驱动方法、数据信号线驱动电路及采用了这些的显示装置。
背景技术
一般情况下,液晶面板、有机EL(Electroluminescence)面板等图像显示装置如图21所示,具备数据信号线SL1~SLx、与该数据信号线SL1~SLx正交的扫描信号线GL1~Gly、具有配置于各数据信号线与扫描信号线的交点的像素PIX的像素阵PIXARY、驱动上述数据信号线的数据信号线驱动电路SD、驱动上述扫描信号线的扫描信号线驱动电路GD、将控制信号提供给上述数据信号线驱动电路SD和扫描信号线驱动电路GD的控制信号发生部。
上述数据信号线驱动电路SD、扫描信号线驱动电路GD、控制信号发生部、像素阵PIXARY在由玻璃及石英等组成的绝缘性基片上被一体形成。在该场合下,上述各驱动电路由多晶硅薄膜MOS晶体管(以下称多晶硅TFT)来构成。
不过,采用了多晶硅TFT的驱动电路与采用了单晶硅TFT的驱动电路相比,具有动作速度极低的缺点。尤其在驱动数据信号线的数据信号线驱动电路中,在进行大画面、大容量显示的场合下,构成数据信号线驱动电路的移位寄存器的动作速度不足,因而探讨了各种在不超过由多晶硅TFT构成的移位寄存器的动作速度范围内进行驱动的方法。
比如,已提出一种在数据信号线驱动电路中,设置多个视频信号线,将多相化了的视频信号DAT输入到这些各视频信号线,与各视频信号线连接,从数据信号线按同一定时来输出视频信号,由此使移位寄存器的频率只按多相化数下降的多相展开技术。
图22表示将视频信号2相化了的场合下数据信号线驱动电路的概略框图。在该例中,将视频信号DAT分离成视频信号号DAT1及视频信号号DAT2这2个,使各自经过独立的视频信号线,从数据信号线输出。在该场合下,如图23所示,由一个移位寄存器SR及一个波形整形电路SMP,按同一定时来驱动2个数据信号线SL(参照图24所示的定时图)。
此外在图22中,为简化说明,示出了2条视频信号线和1个系统的移位寄存器,但作为其技术内容具有相同的概念,视频信号线为8条,移位寄存器为4个系统的示例,在专利文献1(US6,219,023B1)中有介绍。
如上所述,如果进行2相展开,对数据信号线驱动电路进行驱动,则可降低构成数据信号线驱动电路的移位寄存器的动作速度(频率)。
此外,图24所示的定时图是一种假设作为显示部的像素PIXARY的分辨率与所输入的视频信号的分辨率相同场合下的定时图。
不过,在上述的显示装置中,并非仅有显示部的分辨率与视频信号的分辨率相同的场合,还要求输入其分辨率低于显示部的分辨率的视频信号来进行显示。比如,为输入其分辨率为显示部分辨率的一半的视频信号并进行适当显示,可使上述数据信号线驱动电路基于图25所示的定时图来动作。即,通过使相同的视频信号输出到2条数据信号线,可使其分辨率为显示部分辨率的一半的视频信号显示出来。此外,此时在扫描线驱动电路中,扫描信号线也按每2条来驱动。
不过,在传统的进行多相展开的数据信号线驱动电路中,相邻数据信号线连接到互相各异的视频信号线。比如,在图22所示的数据信号线驱动电路的场合下,相邻的2条数据信号线分别被连接到视频信号线DAT1、DAT2。而且相邻的2条数据信号线通过同一波形整形电路SMP来连接到同一移位寄存器SR。
因此,在使其分辨率与显示部的分辨率相同的视频信号显示时(高分辨率驱动时),如上述图24所示,使来自2条视频信号线的视频信号与来自同一移位寄存器的定时脉冲同步,输出到数据信号线,因而相展开数成为2,视频信号的频率与在原状态下,对移位寄存器的频率未进行相展开的场合相比,可达到1/2。其结果是,具有与不进行相展开的场合相比,可降低数据信号线驱动电路中的电耗的长处。
然而,在使其分辨率低于显示部的分辨率的视频信号显示时(低分辨率驱动时),如图25所示,为将同一视频信号提供给相邻的数据信号线,有必要向2条视频信号线提供同一视频信号。因此,在低分辨率驱动时,不能如同高分辨率驱动时那样成为相展开状态。
这样,由于在低分辨率驱动时,如上所述,有必要向2条视频信号线提供相同的数据,因而图22所示的数据信号线驱动电路的移位寄存器的频率虽成为与高分辨率驱动时相同的频率,但从视频信号线提供的视频信号的频率也成为与高分辨率驱动时相同的频率。其结果是,低分辨率驱动时的数据信号线驱动电路中的电耗将与高分辨率驱动时数据信号线驱动电路中的电耗相等。
因此,在传统的多相展开的数据信号线驱动电路中,由于高分辨率驱动时与低分辨率驱动时的电耗相等,因而存在着即使在分辨率降低的场合下,其电耗也不降低的问题。

发明内容
本发明的目的在于提供在进行多相展开时,与高分辨率驱动时相比,可降低低分辨率驱动时的电耗的数据信号线驱动方法、数据信号线驱动电路及具备了它的显示装置。
为达到上述目的,本发明涉及的数据信号线驱动方法的特征在于是一种驱动各数据信号线,以便将多相化了的视频信号通过多个视频信号线取入到多个数据信号线的数据信号线驱动方法,其中,规定条数的数据信号线连续连接到上述视频信号线,按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线向数据信号线取入视频信号。
根据上述构成,通过按块单位从视频信号线向数据信号线取入视频信号,在块内,来自不同视频信号线的视频信号被取入各数据信号线群。
这样,由于不论是在分别逐条同时驱动块内的各数据信号线群的数据信号线的场合(高分辨率驱动),还是在同时驱动各数据信号线群的所有数据信号线的场合(低分辨率驱动),均可以持续向各视频信号线转送不同的视频信号(多相展开),因而与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗。
此外,在上述视频信号具有多个彩色信号的场合下,考虑以下的数据信号线驱动方法。
即,是一种用于驱动各数据信号线,以便将具有多个彩色信号的视频信号多相化并通过视频信号线取入到多个数据信号线的数据信号线驱动方法,其中,各视频信号线可由分别按每个彩色信号分割的多个分割视频信号线来组成,规定条数的数据信号线按每个彩色信号连续连接到各分割视频信号线,按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线向数据信号线取入视频信号。
在该场合下同样,由于可持续向各视频信号线转送不同的视频信号(多相展开),因而与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗。
本发明的数据信号线驱动电路的特征在于是一种用于驱动各数据信号线,以便将多相化了的视频信号通过多个视频信号线取入到各数据信号线的数据信号线驱动电路,具有视频信号取入部,其对各视频信号线,形成由连续连接规定条数的数据信号线组成的数据信号线群,当按视频信号线数集中对各视频信号线形成的数据信号线群并作为1个块时,按该块单位,从视频信号线向数据信号线取入视频信号。
根据上述构成,由于由视频信号取入部,按块单位从视频信号线向数据信号线取入视频信号,因而在块内,来自不同视频信号线的视频信号被取入各数据信号线群。
这样,由于不论是在分别逐条同时驱动块内的各数据信号线群的数据信号线的场合,还是在同时驱动各数据信号线群的所有数据信号线的场合,均可以持续向各视频信号线转送不同的视频信号(多相展开),因而与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗。
此外,在视频信号包含多个彩色信号的场合下,考虑以下的数据信号线驱动电路。
即,是一种用于驱动各数据信号线,以便将具有多个彩色信号的视频信号多相化并通过视频信号线取入到多个数据信号线的数据信号线驱动电路,其可具有视频信号取入部,其中各视频信号线由分别按每个彩色信号分割的多个分割视频信号线来组成,当规定条数的数据信号线按每个彩色信号连续连接到各分割视频信号线,按视频信号线数集中该数据信号线群并作为1个块时,按上述块单位,从视频信号线向数据信号线取入视频信号。
在该场合下同样,由于可持续向各视频信号线转送不同的视频信号(多相展开),因而与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗。
本发明涉及的显示装置的特征在于具备显示屏,其具有多个数据信号线、与这些数据信号线交叉的多个扫描信号线、设于上述数据信号线与扫描信号线的各交叉部的像素,与从扫描信号线供给的扫描信号同步,从各数据信号线向各像素取入用于图像显示的视频信号并予以保持;数据信号线驱动电路,其与规定的定时信号同步,将视频信号输出到上述多个数据信号线;扫描信号线驱动电路,其与规定的定时同步,将扫描信号输出到上述多个扫描信号线,多相化了的上述各视频信号通过多个视频信号线,被提供给上述数据信号线,上述数据信号线驱动电路是上述构成的任意一种数据信号线驱动电路。
根据上述构成,由于无论视频信号是高分辨率,还是低分辨率,均可以在多相展开下进行显示,因而与进行高分辨率驱动的场合相比,可降低进行低分辨率驱动场合下的电耗,作为其结果,可降低显示装置整体的电耗。
而且在高分辨率驱动时的场合下,在传统的数据信号线驱动电路中,在构成为按块单位来将视频信号取入到数据信号线的场合下,虽然由于针对块的端部部分与中间部分的数据信号线的邻接数据信号线的影响各异,因而存在着块的端部部分在显示上发生条纹,显示质量恶化的问题,但在上述构成的场合下,可以使针对整个块中的数据信号线的邻接数据信号线的影响达到均一,因而也可抑制显示质量的劣化。
上述数据信号线驱动电路、上述扫描线驱动电路、上述像素可在同一基片上形成。
这样,通过使具有上述功能的数据信号线驱动电路与扫描信号线驱动电路及像素在同一基片上形成,可降低伴随实装的成本,同时可提高可靠性。
本发明的其它目的、特征及优点通过以下所示的记载可充分明晓。此外通过参照了附图的以下说明可了解本发明的长处。


图1是本发明一实施方式涉及的数据信号线驱动电路的概略框图。
图2是具备有图1所示的数据信号线驱动电路的图像显示装置的概略框图。
图3(a)~(k)是表示构成图2所示图像显示装置的像素的TFT的制造工序的附图。
图4是构成图2所示图像显示装置的像素的TFT的剖面图。
图5是图2所示图像显示装置的像素的概略构成图。
图6是表示图1所示的数据信号线驱动电路高分辨率驱动时的状态的附图。
图7是图1所示数据信号线驱动电路高分辨率驱动时各种信号的定时图。
图8是表示图1所示数据信号线驱动电路低分辨率驱动时的状态的附图。
图9是图1所示数据信号线驱动电路低分辨率驱动时各种信号的定时图。
图10(a)是表示原视频信号的附图。
图10(b)是表示传统的多相化状态视频信号的附图。
图10(c)是表示本发明中使用的视频信号的附图。
图11是将图10(a)所示信号转换为图10(b)所示信号的第1转换电路的概略框图。
图12是将图10(a)所示信号转换为图10(c)所示信号的第2转换电路的概略框图。
图13是本发明其它实施方式涉及的数据信号线驱动电路的概略框图。
图14是表示图13所示数据信号线驱动电路高分辨率驱动时的状态的附图。
图15是图13所示数据信号线驱动电路高分辨率驱动时的各种信号的定时图。
图16是表示图13所示数据信号线驱动电路低分辨率驱动时的状态的附图。
图17是图13所示数据信号线驱动电路低分辨率驱动时的各种信号的定时图。
图18是图13所示数据信号线驱动电路低分辨率驱动时的各种信号的另一定时图。
图19是表示将本发明数据信号线驱动电路用于彩色显示装置场合下视频信号线与数据信号线的连接关系的附图。
图20是表示将传统的数据信号线驱动电路用于彩色显示装置场合下视频信号线与数据信号线的连接关系的附图。
图21是传统的图像显示装置的概略框图。
图22是图21所示图像显示装置中具备的数据信号线驱动电路的概略框图。
图23是表示图22所示数据信号线驱动电路高分辨率驱动时的状态的附图。
图24是图22所示数据信号线驱动电路高分辨率驱动时的各种信号的定时图。
图25是图22所示数据信号线驱动电路低分辨率驱动时的各种信号的定时图。
具体实施例方式本发明的一种实施方式的说明如下。在本实施方式中,对将本发明的数据信号线驱动电路用于矩阵型图像显示装置的示例作以说明。
本发明实施方式涉及的矩阵型图像显示装置如图2所示,具有m条数据信号线SLx(1≤x≤m)、与该数据信号线SLx正交的n条扫描信号线GLy(1≤y≤n)、配置于各数据信号线SLx与扫描信号线GLy的交点的像素1、驱动数据信号线SLx的数据信号线驱动电路3、配置于与驱动扫描信号线GLy的扫描信号线驱动电路4同一的玻璃基片等绝缘基片上的驱动单片结构式像素阵2。
由于上述像素阵2具有其像素1的数量为m×n个的显示部,因而其显示部的分辨率为m×n。这表示图2所示的图像显示装置中显示部的最大分辨率为m×n。此外在本实施方式中,可适当显示其分辨率低于显示部的最大分辨率的视频信号。这一点的详情在后文介绍。
在上述图像显示装置中,独立于上述像素阵2,对数据信号线驱动电路3与扫描信号线驱动电路4,设有提供驱动电源的电源电路5和提供各种信号的控制电路6。
上述电源电路5对数据信号线驱动电路3,施加作为驱动电源的高电平电压VSH和低电平电压VSL,对扫描信号线驱动电路4,施加作为驱动电源的高电平电压VGH和低电平电压VGL。此外电源电路5对上述像素阵2中设置的与各像素1连接的公用线(未图示),施加公用电压COM。
上述控制电路6对数据信号线驱动电路3,提供时钟信号SCK和起动脉冲SSP,对扫描信号线驱动电路4,提供时钟信号GCK和起动脉冲GSP。此外控制电路6将从外部输入的数字视频信号转换为模拟视频信号DAT,提供给数据信号线驱动电路3。有关该视频信号DAT转换的详情在后文介绍。
在上述图像显示装置中,上述像素阵2中,为在绝缘基片上以单片状来形成上述像素1和上述数据信号线驱动电路3及上述扫描信号线驱动电路4,由多晶硅薄膜晶体管(Poly Si TFT)来形成构成它们的有源元件。这样,可在同一基片上以同一工序来形成驱动电路(数据信号线驱动电路3、扫描信号线驱动电路4)和像素,可实现制造成本的降低。
以下,对作为形成单片状的图像显示装置示例,由多晶硅薄膜晶体管来构成上述像素阵2及上述各驱动电路3·4的有源元件场合下的晶体管的结构及其制造方法作以简单说明。
即,在图3(a)所示的玻璃基片上,如图3(b)所示,堆积非晶质硅薄膜(a-Si)。此外如图3(c)所示,通过在该非晶质硅薄膜上照射准分子激光,使非晶质硅薄膜变为多晶硅薄膜(Poly-Si)。
此外,如图3(d)所示,使多晶硅薄膜按所希望的形状形成图案,作为活化区来形成该图形,如图3(e)所示,在上述多晶硅薄膜上,形成由二氧化硅组成的栅极绝缘膜。
此外,在图3(f)中,在栅极绝缘膜上,由铝等来形成薄膜晶体管的栅极后,在图3(g)及图3(h)中,在成为薄膜晶体管的源·漏区的区域内注入杂质。这里,在n型区内注入磷,在p型区内注入硼。此外由于在一方区域内注入杂质之前,其余的区域用保护层来覆盖,因而可只在所希望的区域内注入杂质。
此外,如图3(i)所示,在上述栅极绝缘膜及栅极电极上,堆积由二氧化硅或氮化硅等组成的层间绝缘膜,如图3(j)所示,在开启接触孔后,如图3(k)所示,形成铝等金属配线。
这样,如图4所示,可形成将绝缘性基片上的多晶硅薄膜作为活性层的顺向交错(顶部栅极)结构的薄膜晶体管。此外同图表示n-ch晶体管示例,在上述n型区中,配置栅极电极下部的多晶硅薄膜,使其裹夹绝缘性基片的表面方向,一方成为源极区,另一方成为漏极区。
这样,通过利用多晶薄膜晶体管,可在与像素阵2的同一基片上,利用大致相同的制造工序来构成实用的具有驱动能力的数据信号线驱动电路3及扫描信号线驱动电路4。此外虽然在上述中作为一例,以具有该结构的薄膜晶体管为例进行了说明,但采用比如逆向交错结构等其它结构的多晶薄膜晶体管也可获得大致相同的效果。
这里,由于在上述图3(a)至图3(k)的工序中,处理的最高温度为栅极绝缘膜形成时的600℃,因而可将比如美国科宁公司生产的1737玻璃等高耐热性玻璃用作绝缘性基片。
这样,通过在600℃以下来形成多晶硅薄膜晶体管,作为绝缘基片,可廉价地采用大面积的玻璃基片。其结果是,可廉价地实现大显示面积的图像显示装置。
此外在图像显示装置是液晶显示装置的场合下,还通过其它层间绝缘膜来形成透过电极(透过型液晶显示装置的场合)和反射电极(反射型液晶显示装置的场合)。
在上述结构的图像显示装置是比如液晶显示装置的场合下,上述像素比如如图5所示,具备作为转换元件,其栅极与扫描信号线GLj连接,漏极与数据信号线SLi连接的场效应晶体管SW(i,j)、一方电极被连接到该场效应晶体管SW(i,j)的源极的像素电容Cp(i,j)。此外像素电容Cp(i,j)的另一端连接到与全像素PIX…通用的通用电极线。上述像素电容Cp(i,j)由液晶电容CL(i,j)、根据需要附加的辅助电容Cs(i,j)来构成。这里,i表示与任意的数据信号线SLi(1≤i≤m)对应,j表示与任意的扫描信号线GLj(1≤j≤n)对应。
在上述像素PIX(i,j)中,选择了扫描信号线GLj后,场效应晶体管SW(i,j)导通,施加于数据信号线SLi的电压被施加到像素电容Cp(i,j)。另一方面,在该扫描信号线GLj的选择期间结束,场效应晶体管SW(i,j)被截止的期间,像素电容Cp(i,j)持续保持截止时的电压。
这里,液晶的透过率或反射率随施加到液晶电容CL(i,j)的电压而变化。因而如果选择了扫描信号线GLj,将对应于提供给该像素PIX(i,j)的视频数据D的电压施加到数据信号线SLi,则可使该像素PIX(i,j)的显示状态结合视频数据D来变化。
虽然上述以液晶场合为例进行了说明,但像素PIX(i,j)中,如果在表示选择的信号被施加到扫描信号线GLj的期间,能根据施加到数据信号线SLi的信号值,来调整像素PIX(i,j)的亮度,则不论是否是自发光,均可采用其它结构的像素。
在上述构成中,图2所示的扫描信号线驱动电路4向各扫描信号线GL1~GLn输出比如电压信号等表示是否是选择期间的信号。扫描信号线驱动电路4基于比如从控制电路6提供的时钟信号GCK及启动脉冲信号GSP等定时信号来变更输出表示选择期间的信号的扫描信号线GLj。这样,各扫描信号线GL1~GLn按预定的定时被依次选择。
此外,数据信号线驱动电路3通过按规定的定时进行取样,来分别抽出作为视频信号DAT,提供给按时间分割来输入的各像素PIX…的视频数据D…。此外,数据信号线驱动电路3通过各数据信号线SL1~SLm,向对应于扫描信号线驱动电路4正在选择中的扫描信号线GLj的各像素PIX(1,j)~PIX(m,j)输出对应于分别向各自提供的视频数据D…的输出信号。
上述视频信号DAT是预定的多种分辨率的任意一种,在本实施方式中,与表示是哪种分辨率的分辨率切换信号(驱动切换控制信号)一起,被从控制电路6输入。数据信号线驱动电路3基于从控制电路6输入的时钟信号SCK及启动脉冲SSP等定时信号,来决定上述取样定时及输出信号的输出定时。
另一方面,各像素PIX(1,j)~PIX(m,j)在选择自身所对应的扫描信号线GLj的期间,根据提供给自身所对应的数据信号线SL1~SLm的输出信号,来调整发光时的亮度及透过率等,决定自身的明亮度。
这里,扫描信号线驱动电路4依次选择扫描信号线GL1~GLn。因此,可将像素阵2的全部像素1设定为分别针对各自的视频数据D所表示的明亮度,可更新向像素阵2显示的图像。
以下对数据信号线驱动电路3将多相化了的视频信号输入到分别独立的视频信号线,通过进行多相化展开来驱动数据信号线SL,提供高分辨率与低分辨率中任意一种的视频信号的场合作以说明。此外假设输入在低分辨率的场合下,其水平分辨率为高分辨率场合下的一半的视频信号。
上述数据信号线驱动电路3如图1所示,设有用于输入2相化了的视频信号DAT1、DAT2的独立的2条视频信号线11、12。
在输入上述视频信号DAT1的视频信号线11上,如数据信号线SL1、SL2、SL5、SL6那样,由连续2条数据信号线组成的数据信号线群每隔2条来连接。这里,由数据信号线SL1与SL2来形成1个数据信号线群,由数据信号线SL5与SL6来形成1个数据信号线群。
在输入上述视频信号DAT2的视频信号线12上,如数据信号线SL3、SL4、SL7、SL8那样,由连续2条数据信号线组成的数据信号线群每隔2条来连接。这里,由数据信号线SL3与SL4来形成1个数据信号线群,由数据信号线SL7与SL8来形成1个数据信号线群。
这样,在上述数据信号线驱动电路3中,构成为数据信号线SL相对视频信号线11及视频信号线12按每2条互相交错地来连接。
即,在视频信号线11、12上,按视频信号线数来集中连续连接了2条数据信号线的数据信号线群,作为1个块。这里,通过由数据信号线SL1与SL2形成的数据信号线群与由数据信号线SL3与SL4形成的数据信号线群这2个数据信号线群来作为1个块。
在上述数据信号线SL1与SL3的转换元件13中,输入来自波形整形电路SMP1的取样脉冲。在数据信号线SL2与SL4的转换元件13中,输入来自波形整形电路SMP2的取样脉冲。这样,被输入到在同一波形整形电路SMP中,连接到不同的视频信号线的数据信号线的转换元件13。这样,对与2条视频信号线11、12连接的各数据信号线SL,视频信号DAT1及视频信号DAT2被同时取样。
即,在上述构成的数据信号线驱动电路3中,按块单位来从视频信号线向数据信号线取入视频信号。
上述波形整形电路SMP与移位寄存器SR连接,该移位寄存器SR的输出信号被输入。该移位寄存器SR的输出信号是成为用于对数据信号线取入视频信号的取样脉冲的信号。即,移位寄存器SR的输出信号通过波形整形电路SMP来进行波形整形,成为取样脉冲。
上述移位寄存器SR被设成多段,分别成为SR1、SR2、…。
在上述移位寄存器SR1与SR2之间,连接2个转换元件14、15,在移位寄存器SR2与SR3之间,连接1个转换元件16。这样,上述转换元件14、15及转换元件16被交互设置于邻接的移位寄存器SR之间。
上述转换元件14与转换元件15的通·断具有相反的关系。即当转换元件14导通时,转换元件15断路,当转换元件14断路时,转换元件15导通。上述转换元件16与转换元件15同样来进行通·断。
这里,当使转换元件14导通时,转换元件15、16断路,来自移位寄存器SR1的输出越过下一段的移位寄存器SR2,输入到移位寄存器SR3,来自移位寄存器SR3的输出越过下一段的移位寄存器SR4,输入到移位寄存器SR5。这样,在转换元件14导通时,来自移位寄存器SR1的输出越过1段来依次传送。
另一方面,当使转换元件14断路时,转换元件15、16导通,来自移位寄存器SR1的输出从下一段的移位寄存器SR2被依次传送。
在上述的转换元件14~16中,输入双值驱动切换控制信号MSEL,控制通·断。
在移位寄存器SR1、SR2与波形整形电路SMP1、SMP2之间,设置驱动切换电路17。
上述驱动切换电路17对将移位寄存器SR1的输出信号O1只提供给波形整形电路SMP1,或提供给波形整形电路SMP1与SMP2双方这两者进行切换。驱动切换电路17在将移位寄存器SR1的输出信号O1只提供给波形整形电路SMP1的场合下,进入将移位寄存器SR2的输出信号O2提供给波形整形电路SMP2的状态。
在移位寄存器SR3、SR4与波形整形电路SMP3、SMP4之间,设置驱动切换电路17。在该场合下同样,进行与上述设于移位寄存器SR1、SR2与波形整形电路SMP1、SMP2之间的驱动切换电路17相同的动作。
即,驱动切换电路17对将移位寄存器SR3的输出信号O3只提供给波形整形电路SMP3,或提供给波形整形电路SMP3与SMP4双方这两者进行切换。驱动切换电路17在将移位寄存器SR3的输出信号O3只提供给波形整形电路SMP3的场合下,进入将移位寄存器SR4的输出信号O4提供给波形整形电路SMP4的状态。
上述驱动切换电路17由上述驱动切换控制信号MSEL来控制通·断状态的切换。在该场合下,所谓驱动切换电路17处于导通状态,表示移位寄存器SR1的输出成为2种系统的状态,所谓驱动切换电路17处于断路状态,表示移位寄存器SR1的输出成为1种系统的状态。
驱动切换电路17的通·断与转换元件14的通·断连动。即,转换元件14导通时,驱动切换电路17成为导通状态,转换元件14断路时,驱动切换电路17成为断路状态。这样,由于当驱动切换电路17成为导通状态时,转换元件15与16处于断路状态,因而比如移位寄存器SR2不驱动,处于停止状态。即,驱动切换电路具有作为使驱动(动作)所不需要的移位寄存器停止的停止手段的功能。
这样,通过采用驱动切换电路17,在移位寄存器SR1、3、5、…、(2i-1)…中,可使其输出成为1个系统或2个系统,在移位寄存器SR2、4、…、2i中,可成为驱动停止状态或驱动状态。这里,i是1≤i≤m/2范围内的整数。m表示数据信号线的条数。
上述驱动切换控制信号MSEL是表示高电平或低电平的双值信号,由上述控制电路6来生成。该驱动切换控制信号MSEL中,其电平根据输入到上述数据信号线驱动电路3的视频信号的分辨率被切换。此外在本实施方式中,按以下形式进行切换即在高分辨率驱动时,即在其分辨率与像素阵2的像素数(分辨率)相同的视频信号被输入到数据信号线驱动电路3的场合下,使驱动切换控制信号MSEL成为低电平,在低分辨率驱动时,即在其分辨率低于像素阵2的像素数(分辨率)的视频信号被输入到数据信号线驱动电路3的场合下,使驱动切换控制信号MSEL成为高电平。
因此,上述数据信号线驱动电路3中,在高分辨率驱动时,驱动切换控制信号MSEL成为低电平,因而转换元件14成为断路状态,转换元件15、16成为导通状态,驱动切换电路17成为断路状态。这样,由于所有段的移位寄存器SR均动作,各移位寄存器SR的输出信号被输入到分别对应的波形整形电路SMP,因而连接到视频信号线11与视频信号线12的数据信号线SL同时被逐条驱动。
此外,上述数据信号线驱动电路3中,在低分辨率驱动时,其驱动切换控制信号MSEL成为高电平,因而转换元件14成为导通状态,转换元件15、16成为断路状态,驱动切换电路17成为导通状态。这样,由于移位寄存器SR每隔1段来动作,1个移位寄存器SR的输出信号被输入到2个波形整形电路SMP,因而连接到视频信号线11与视频信号线12的数据信号线SL按每2条来被同时驱动。
因此,通过由驱动切换控制信号MSEL如上所述来对上述数据信号线驱动电路3进行驱动控制,可使所观察的水平分辨率与视频信号的水平分辨率相一致。比如,物理的最大显示分辨率即使在比如UXGA(Ultra-eXtended Graphics Array)图像显示装置中,显示SVGA(Super Video Graphics Array)的视频信号所表示的图像的场合等,所输入的视频信号的水平分辨率低于图像显示装置水平方向上的物理显示分辨率的最大值的场合下,也可高质量地显示出图像。
如上所述,移位寄存器SR、驱动切换电路17、波形整形电路SMP构成用于按视频信号线数来集中连接到不同的视频信号线的数据信号线群,形成了1个块时,按该块单位,从视频信号线向数据信号线取入视频信号的视频信号取入部。
这里,对高分辨率驱动时数据信号线驱动电路3的动作及低分辨率驱动时数据信号线驱动电路3的动作作以下说明。这里,将高分辨率驱动作为权利要求范围中记载的第1驱动,将低分辨率驱动作为权利要求范围中记载的第2驱动。
首先,参照图6及图7,对高分辨率驱动时数据信号线驱动电路3的动作作以说明。图6表示数据信号线驱动电路3的概略框图,图7表示高分辨率驱动时的数据信号线驱动电路3中各种信号的定时图。
这里,输入到数据信号线驱动电路3的视频信号线11的视频信号DAT1及输入到视频信号线12的视频信号DAT2用于在将各DATA的顺序变更为适于取样的顺序后,将作为原信号的数字视频信号(DATA1、2、3、4、5、6、7、8、9、10、…)转换为模拟信号。对该视频信号DAT1及视频信号DAT2的详情在后文介绍。
在高分辨率驱动时,由于如图7所示的定时图所示,驱动切换控制信号MSEL成为低电平,因而各转换元件14及各驱动切换电路17成为断路状态,各转换元件15、16成为导通状态。
这样,首先,第1段的移位寄存器SR1由启动脉冲SSP及时钟信号SCK和SCKB(系SCK的反转信号,图7中未图示)来驱动,输出信号O1。该输出信号O1只输出到波形整形电路SMP1,由该波形整形电路SMP1来进行波形整形,作为取样脉冲SMP1被发送到数据信号线SL1与数据信号线SL3的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA1和流经视频信号线12的视频信号DAT2的DATA3进行取样。
接下来,下一段的移位寄存器SR2被驱动,输出信号O2。该输出信号O2只输出到波形整形电路SMP2,由该波形整形电路SMP2来进行波形整形,作为取样脉冲SMP2被发送到数据信号线SL2与数据信号线SL4的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA2和流经视频信号线12的视频信号DAT2的DATA4进行取样。
以下同样,移位寄存器SR被依次驱动,由图6所示的粗线围绕的部分与由细线围绕的部分被交互驱动,相邻的数据信号线SL按不同的定时被取样,同时每隔一条的数据信号线SL被按相同的定时来取样。
即,如图7所示,由取样脉冲SMP1,通过数据信号线SL1及数据信号线SL3,视频信号DAT1(DATA1)与视频信号DAT2(DATA3)被同时取样,由取样脉冲SMP2,通过数据信号线SL2及数据信号线SL4,视频信号DAT1(DATA2)与视频信号DAT2(DATA4)被同时取样。以下同样,视频信号DAT1与视频信号DAT2被取样。
这样,在高分辨率驱动时,不同的DATA被取入到数据信号线SL1至数据信号线SLm的全部,由此可进行图像显示装置最大分辨率(最大水平分辨率)下的显示。
接下来,参照图8及图9,对低分辨率驱动时的数据信号线驱动电路3的动作作以说明。图8表示数据信号线驱动电路3的概略框图,图9表示低分辨率驱动时的数据信号线驱动电路3中各种信号的定时图。
这里,输入到数据信号线驱动电路3的视频信号线11的视频信号DAT1及输入到视频信号线12的视频信号DAT2用于在将各DATA的顺序变更为适于取样的顺序后,将作为原信号的数字视频信号(DATA1、2、3、4、5、6、7、8、9、10、…)转换为模拟信号。对该视频信号DAT1及视频信号DAT2的详情在后文介绍。
在低分辨率驱动时,由于如图9所示的定时图所示,驱动切换控制信号MSEL成为高电平,因而各转换元件14及各驱动切换电路17成为导通状态,各转换元件15、16成为断路状态。
这样,首先,第1段的移位寄存器SR1由启动脉冲SSP及时钟信号SCK和SCKB来驱动,输出信号O1。该输出信号O1被输出到波形整形电路SMP1及波形整形电路SMP2,由该波形整形电路SMP1、SMP2来分别进行波形整形,作为取样脉冲SMP1、SMP2被发送到数据信号线SL1和数据信号线SL3及数据信号线SL2和数据信号线SL4的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA1和流经视频信号线12的视频信号DAT2的DATA2进行取样。即,4条数据信号线SL被同时驱动。
接下来,越过下一段的移位寄存器SR2,再下一段的移位寄存器SR3被驱动,输出信号O3。该输出信号O3被输出到波形整形电路SMP3和波形整形电路SMP4,由该波形整形电路SMP3、SMP4来进行波形整形,作为取样脉冲SMP3、SMP4被发送到数据信号线SL5与数据信号线SL7及数据信号线SL6及数据信号线SL8的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA3和流经视频信号线12的视频信号DAT2的DATA4进行取样。在该场合下,4条数据信号线SL也被同时驱动。
以下同样,每隔1段来驱动移位寄存器SR,以越过移位寄存器SR4,驱动移位寄存器SR5,连续连接于同一视频信号线的相邻数据信号线SL按同一定时被取样。
即,如图9所示,由取样脉冲SMP1、SMP2,通过数据信号线SL1及数据信号线SL2,视频信号DAT1的DATA1被取样,同时通过数据信号线SL3及数据信号线SL4,视频信号DAT2的DATA2被取样。
这样,在低分辨率驱动时,相同的DATA被取入到数据信号线SL1至数据信号线SLm中的每2条,可显示其水平分辨率为图像显示装置中最大分辨率(最大水平分辨率)的1/2的视频信号。
这里,参照图10(a)~(c)至图12,对输入到上述数据信号线驱动电路3的视频信号DAT1及视频信号DAT2的生成作以下说明。图10(a)是表示数字视频信号的附图,图10(b)是表示通常的2相展开了的模拟信号的附图,图10(c)是表示本实施方式中2相展开了的模拟信号的附图。图11表示用于生成图10(b)所示的模拟信号的电路的概略框图,图12表示用于生成图10(c)所示的模拟信号的电路的概略框图。
首先,对将图10(a)所示的数字视频信号转换为图10(b)所示的模拟视频信号的场合作以说明。
上述的转换由图11所示的第1转换电路21来进行。在该第1转换电路21中,首先,数字视频信号的“1、2、3、4、5、6、7、8”这8个DATA被寄存到存储器22及存储器23的任意一个。比如,每当选择脉冲(1)被输入到存储器22,DATA1、3、5、7便被依次寄存到该存储器22,每当选择脉冲(2)被输入到存储器23,DATA2、4、6、8便被依次寄存到该存储器23。
寄存到存储器22、23的DATA每当对存储器24、25同时输入转送脉冲时,便被依次寄存到该存储器24、25,同时,DATA分别同时从各存储器输出到下一段的DAC(数字/模拟转换电路)26、27,进行数字/模拟转换,模拟视频信号(1、3、5、7)作为视频信号DAT1来输出,模拟信号(2、4、6、8)作为视频信号DAT2来输出。
通过上述过程获得的视频信号DAT1及视频信号DAT2与图24所示的定时图中所示的视频信号DAT1及视频信号DAT2相同。
接下来,对将图10(a)所示的数字视频信号转换为图10(c)所示的模拟视频信号的场合作以说明。
上述转换由图12所示的第2转换电路31来进行。在该第2转换电路31中,在最终段设有与上述第1转换电路21相同的转换电路,在此省略其转换说明。
上述第2转换电路31除了上述第1转换电路21之外,还具备作为2个临时存储单元的存储器32、33及2个开关单元34、35。
在上述第2转换电路31中,首先,数字视频信号的“1、2、3、4、5、6、7、8”这8个DATA通过开关单元34,分别被寄存到存储器32、存储器33。这样,其DATA从各存储器按规定的规则,通过开关单元35被依次输出。
此时的DATA成为“1、3、2、4、5、7、6、8”。通过设为这种排列的DATA,首先,开关单元为使DATA能寄存到存储器32而动作,根据分别写入由地址信号来指示的存储器32内的寄存位置(00、01、10、11)的信号WE,DATA1、2、3、4被依次寄存。这里,在00位置寄存DATA1,在01位置寄存DATA2,在10位置寄存DATA3,在11位置寄存DATA4。
接下来,开关单元34为使DATA能寄存到存储器33而动作,根据分别写入由地址信号来指示的存储器33内的寄存位置(00、01、10、11)的信号WE,DATA5、6、7、8被依次寄存。这里,在00位置寄存DATA5,在01位置寄存DATA6,在02位置寄存DATA7,在11位置寄存DATA8。
接下来,开关单元35为读出寄存于存储器32的DATA而动作,根据从由地址信号来指示的存储器32内的寄存位置分别读出的信号RE,按照DATA1、3、2、4的顺序来读出DATA。
其后,开关单元35为读出寄存于存储器33的DATA而动作,根据从由地址信号来指示的存储器33内的寄存位置分别读出的信号RE,按照DATA5、7、6、8的顺序来读出DATA。
这样,通过开关单元35来输出的数字视频信号按照DATA1、3、2、4、5、7、6、8的顺序被输出到第1转换电路21。由于在该第1转换电路中,将依序排列的DATA作为每隔1个而异的视频信号来输出,因而从该第1转换电路21输出的模拟视频信号成为DATA1、2、5、6的视频信号DAT1和DATA3、4、7、8的视频信号DAT2。
由上述过程而获得的视频信号DAT1及DAT2可用作图7所示定时图所示的视频信号DAT1及视频信号DAT2。此外为获得图9所示定时图所示的视频信号DAT1及视频信号DAT2,在上述第2转换电路31中,可不将数字视频信号寄存到存储器32及33,而直接输入到上述第1转换电路21。
在上述构成的数据信号线驱动电路3中,输入了其分辨率低于图像显示装置的最大分辨率(最大水平分辨率)的视频信号的场合下,与传统的数据信号线驱动电路相比,可减少电耗。对此在下文中说明。
由于在本实施方式涉及的数据信号线驱动电路3中,在高分辨率驱动时,如图6及图7所示,输入2相化了的视频信号(视频信号DAT1,视频信号DAT2),进行2相展开,将视频信号取入到数据信号线SL来输出,因而与读入未2相化的视频信号(单相的视频信号)来输出的场合相比,可使视频信号的频率降为二分之一。这样,由于不必对视频信号高速取样,因而可降低移位寄存器SR的动作速度,其结果是,可实现数据信号线驱动电路电耗的降低。有关这一点,即使在图22所示的传统的数据信号线驱动电路中,与在高分辨率驱动时采用了单相视频信号的数据信号线驱动电路相比,也可以降低电耗。
由于在低分辨率驱动时,如图8及图9所示,与高分辨率驱动时同样,输入2相化了的视频信号(视频信号DAT1,视频信号DAT2),进行2相展开,将视频信号取入到数据信号线SL来输出,另一方面,相邻的数据信号线SL按相同的定时来对同一视频信号进行取样,因而视频信号的频率成为高分辨率驱动时的二分之一。这样,由于不必对视频信号高速取样,因而可降低移位寄存器SR的动作速度,其结果是,与高分辨率驱动时相比,可大幅降低数据信号线驱动电路3的电耗。
此外,由于在本实施方式的数据信号线驱动电路3中,控制为在低分辨率驱动时,移位寄存器SR每隔1段来动作,因而只有高分辨率驱动时的一半的移位寄存器SR在动作,因此与高分辨率驱动时相比,可进一步降低该数据信号线驱动电路3中的电耗。
而且通过采用上述构成,不仅可以实现分辨率切换功能,而且在高分辨率驱动时的场合下,在传统的数据信号线驱动电路中,构成为按块单位来将视频信号取入到数据信号线的场合下,由于针对块的端部部分与中间部分的数据信号线的邻接数据信号线的影响各异,因而存在着块的端部部分在显示上发生条纹,显示质量恶化的问题,但在上述构成的场合下,可以使针对整个块中的数据信号线的邻接数据信号线的影响达到均一,因而也可抑制显示质量的劣化。
不过,在上述构成的数据信号线驱动电路3中,为在低分辨率驱动时使移位寄存器SR每隔1段来动作,因而设置转换元件14~16。由于这些转换元件通常由晶体管来构成,因而数据信号线驱动电路全体中的晶体管数将非常多,其结果是,将有招致电路的大型化之虞。
为此,在以下的实施方式2中,对一种虽然其电耗不能比上述实施方式1更低,但可减少所设置的晶体管数,可实现电路小型化的数据信号线驱动电路进行说明。
对本发明的其它实施方式作以下说明。在本实施方式中,对具有与上述实施方式相同功能的部件附加同一符号,省略其说明。
本实施方式涉及的图像显示装置与上述实施方式1中图2所示的图像显示装置相同,不同点在于,取代数据信号线驱动电路3,具备图13所示的数据信号线驱动电路43。
上述数据信号线驱动电路43的构成与上述实施方式1的数据信号线驱动电路3相比,在移位寄存器SR之间未设置转换元件。因此,在数据信号线驱动电路43中,与数据信号线驱动电路3相比,可因构成转换元件的晶体管部分而缩小电路规模。
在上述数据信号线驱动电路43中,与数据信号线驱动电路3同样,设有驱动切换电路17,由驱动切换控制信号MSEL来控制通·断状态。即,当驱动切换电路17处于导通状态时,移位寄存器SR1的输出信号O1输入到波形整形电路SMP1及波形整形电路SMP2,移位寄存器SR2的输出信号O2不能输出到波形整形电路SMP2。此外当驱动切换电路17处于断路状态时,移位寄存器SR1的输出信号O1只输出到波形整形电路SMP1,移位寄存器SR2的输出信号O2输出到波形整形电路SMP2。移位寄存器SR3和移位寄存器SR4之间的关系也与移位寄存器SR1和移位寄存器SR2同样,由驱动切换电路17的通·断状态,来决定来自移位寄存器SR的输出信号的输出目标。
这里,对高分辨率驱动时数据信号线驱动电路43的动作及低分辨率驱动时数据信号线驱动电路43的动作作以下说明。
首先,参照图14及图15,对高分辨率驱动时数据信号线驱动电路43的动作作以说明。图14表示数据信号线驱动电路43的概略框图,图15表示高分辨率驱动时数据信号线驱动电路43中各种信号的定时图。
这里,输入到数据信号线驱动电路43的视频信号线11的视频信号DAT1及输入到视频信号线12的视频信号DAT2用于在将各DATA的顺序变更为适于取样的顺序后,将作为原信号的数字视频信号(DATA1、2、3、4、5、6、7、8、9、10、…)转换为模拟信号。该视频信号DAT1及视频信号DAT2的详情与实施方式1同样。
在高分辨率驱动时,如图15所示的定时图所示,由于驱动切换控制信号MSEL成为低电平,因而驱动切换电路17成为断路状态,如图14所示,来自各移位寄存器SR的输出信号只输出到分别对应的波形整形电路SMP。比如,移位寄存器SR1的输出信号O1只输出到波形整形电路SMP1,移位寄存器SR2的输出信号O2输出到波形整形电路SMP2,移位寄存器SR3的输出信号O3只输出到波形整形电路SMP3,移位寄存器SR4的输出信号O4输出到波形整形电路SMP4。
这样,通过移位寄存器SR被依次驱动,波形整形电路SMP1也被依次驱动,数据信号线SL每隔一个被同时驱动。比如在图14中,移位寄存器SR1被驱动后,取样脉冲从波形整形电路SMP1输入到数据信号线SL1与数据信号线SL3的各转换元件13,该数据信号线SL1与SL3被同时驱动。此时,流经视频信号线11的视频信号DAT1被取入到数据信号线SL1,流经视频信号线12的视频信号DAT2被取入到数据信号线SL3。接下来,移位寄存器SR2被驱动后,取样脉冲从波形整形电路SMP2输入到数据信号线SL2与数据信号线SL4的各转换元件13,该数据信号线SL2与SL4被同时驱动。
即,第1段的移位寄存器SR1由启动脉冲SSP及时钟信号SCK和SCKB(系SCK的反转信号,图15中未图示)来驱动,输出信号O1。该输出信号O1只输出到波形整形电路SMP1,由该波形整形电路SMP1来进行波形整形,作为取样脉冲SMP1被发送到数据信号线SL1与数据信号线SL3的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA1和流经视频信号线12的视频信号DAT2的DATA3进行取样。
接下来,下一段的移位寄存器SR2被驱动,输出信号O2。该输出信号O2只输出到波形整形电路SMP2,由该波形整形电路SMP2来进行波形整形,作为取样脉冲SMP2被发送到数据信号线SL2与数据信号线SL4的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA2和流经视频信号线12的视频信号DAT2的DATA4进行取样。
以下同样,移位寄存器SR被依次驱动,由图14所示的粗线围绕的部分与由细线围绕的部分被交互驱动,相邻的数据信号线SL按不同的定时被取样,同时每隔一条的数据信号线SL被按相同的定时来取样。
即,如图15所示,由取样脉冲SMP1,通过数据信号线SL1及数据信号线SL3,视频信号DAT1(DATA1)与视频信号DAT2(DATA3)被同时取样,由取样脉冲SMP2,通过数据信号线SL2及数据信号线SL4,视频信号DAT1(DATA2)与视频信号DAT2(DATA4)被同时取样。以下同样,视频信号DAT1与视频信号DAT2被取样。
这样,在高分辨率驱动时,不同的DATA被取入到数据信号线SL1至数据信号线SLm的全部,由此可进行图像显示装置中最大分辨率(最大水平分辨率)下的显示。
接下来,参照图16及图17,对低分辨率驱动时的数据信号线驱动电路43的动作作以说明。图16表示数据信号线驱动电路43的概略框图,图17表示低分辨率驱动时的数据信号线驱动电路43中各种信号的定时图。
这里,输入到数据信号线驱动电路43的视频信号线11的视频信号DAT1及输入到视频信号线12的视频信号DAT2用于在将各DATA的顺序变更为适于取样的顺序后,将作为原信号的数字视频信号(DATA1、2、3、4、5、6、7、8、9、10、…)转换为模拟信号。该视频信号DAT1及视频信号DAT2的详情与实施方式1相同。
在低分辨率驱动时,如图17所示的定时图所示,由于驱动切换控制信号MSEL成为高电平,因而各驱动切换电路17成为导通状态。
这样,首先,第1段的移位寄存器SR1由启动脉冲SSP及时钟信号SCK和SCKB来驱动,输出信号O1。该输出信号O1被输出到波形整形电路SMP1及波形整形电路SMP2,由该波形整形电路SMP1、SMP2来分别进行波形整形,作为取样脉冲SMP1、SMP2被发送到数据信号线SL1和数据信号线SL3及数据信号线SL2和数据信号线SL4的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA1和流经视频信号线12的视频信号DAT2的DATA2进行取样。即,4条数据信号线SL被同时驱动。
接下来,下一段的移位寄存器SR2被驱动,输出信号O2。不过,由于在低分辨率驱动时,该信号O2与波形整形电路SMP2分离,因而不影响视频信号的取样。接下来下一段的移位寄存器SR3被驱动,输出信号O3。该输出信号O3被输出到波形整形电路SMP3和波形整形电路SMP4,由该波形整形电路SMP3、SMP4来进行波形整形,作为取样脉冲SMP3、SMP4被发送到数据信号线SL5与数据信号线SL7及数据信号线SL6与数据信号线SL8的各转换元件13,对流经视频信号线11的视频信号DAT1的DATA3和流经视频信号线12的视频信号DAT2的DATA4进行取样。在该场合下,4条数据信号线SL也被同时驱动。
以下同样,为驱动移位寄存器SR4、SR5,由输出信号O5来生成取样脉冲SMP5、SMP6,通过每隔1段的输出信号,连续连接于同一视频信号线的相邻数据信号线SL按同一定时被取样。
即,如图17所示,由取样脉冲SMP1、SMP2,通过数据信号线SL1及数据信号线SL2,视频信号DAT1的DATA1被取样,同时通过数据信号线SL3及数据信号线SL4,视频信号DAT2的DATA2被取样。
这样,在低分辨率驱动时,相同的DATA被取入到数据信号线SL1至数据信号线SLm中的每2条,可显示其水平分辨率为图像显示装置中最大分辨率(最大水平分辨率)的1/2的视频信号。
此外,在上述数据信号线驱动电路43中,在低分辨率驱动时,各移位寄存器SR每隔1段向波形整形电路SMP提供输出信号,但不向波形整形电路SMP提供输出信号的移位寄存器SR不停止动作。因此,本实施方式涉及的数据信号线驱动电路43不能比上述实施方式1的数据信号线驱动电路3更减少低分辨率驱动时的电耗。不过,由于在数据信号线驱动电路43中,与数据信号线驱动电路3同样,在低分辨率驱动时也进行2相展开,另一方面,相邻的数据信号线SL按同一定时来对同一视频信号进行取样,因而与高分辨率驱动时相比可实现电耗的降低。
在上述说明中,对将高分辨率的视频信号输入到高分辨率的显示装置并使其显示的场合和将低分辨率的视频信号输入到高分辨率的显示装置并使其适当显示的场合作了说明,以下对按显示低分辨率的视频信号的低分辨率显示模式来使显示装置显示高分辨率的视频信号的示例作以说明。
在该场合下,驱动切换控制信号MSEL成为高电平,数据信号线驱动电路进入低分辨率显示模式。不过,由于所输入的视频信号为高分辨率,分别连续输入视频信号DAT1、DAT2,因而各视频信号DAT1、DAT2如图18所示,被相隔一个来选择。
这样,由于通过将高分辨率的视频信号输入到按低分辨率的显示模式来动作的数据信号线驱动电路,不必在数据信号线驱动电路的外部将高分辨率的视频信号转换为低分辨率的视频信号,因而可在缩小电路规模的同时,实现伴随低分辨率化的电耗的降低。
根据本实施方式涉及的数据信号线驱动电路,由于高分辨率驱动时与低分辨率驱动时的切换所必需的电路构成可以与传统的大致相同,只有数据信号线与视频信号线的连接状态不同即可,因而可不扩大电路规模,在高分辨率驱动时,甚至在低分辨率驱动时也可进行多相展开。这样,与传统的数据信号线驱动电路相比,可实现电耗的降低。
这里,参照以下所示的表1,对上述实施方式1的数据信号线驱动电路(图1)与上述实施方式2的数据信号线驱动电路(图13)及传统的数据信号线驱动电路(图22)的频率差异作以下说明。
对任意一种数据信号线驱动电路,均假设成一种2相展开的场合。在任意一种数据信号线驱动电路中,由于在高分辨率驱动时,其点频率比,即视频信号的频率可设为相展开数分之1,因而将高分辨率驱动时的点频率比设为1。
表1

※(高分辨率电耗)/(低分辨率电耗)从表1可看出,数据信号线驱动电路中的电耗比中产生了差异。这里的所谓电耗比表示高分辨率驱动时的电耗/低分辨率驱动时的电耗。
在图1所示的数据信号线驱动电路中,由于在低分辨率驱动时,边进行相展开,边使同一视频信号流经邻接的2条数据信号线,因而点频率比为高分辨率驱动时的1/2。即,低分辨率驱动时视频信号的频率成为高分辨率驱动时视频信号的频率的1/2。
在图13所示的数据信号线驱动电路中,由于在低分辨率驱动时,边进行相展开,边使同一视频信号流经邻接的2条数据信号线,因而与图1所示的数据信号线驱动电路同样,点频率比为高分辨率驱动时的1/2。即,低分辨率驱动时视频信号的频率成为高分辨率驱动时视频信号频率的1/2。不过,如图17所示,在图13所示的数据信号线驱动电路中,在低分辨率驱动时,与高分辨率驱动时同样,全段的移位寄存器均进行动作,而不停止。因此,与图1所示的数据信号线驱动电路相比,其电耗增多。即,与图1所示的数据信号线驱动电路相比,其电耗比变小。
在图13所示的数据信号线驱动电路中,在通过低分辨率驱动时的显示模式来显示高分辨率的视频信号的场合下,当然,与高分辨率驱动时的点频率比相同。
对上述2个数据信号线驱动电路,在图22所示的数据信号线驱动电路中,在低分辨率驱动时,如图25所示,有必要使同一视频信号流经2条视频信号线,因而不能进行2相展开。因此,不能增大点频率比,由于与高分辨率驱动时相同,因而电耗比与高分辨率驱动时相同。
由以上可知,根据本发明的数据信号线驱动电路,与高分辨率驱动时相比,在低分辨率驱动时只需较少的电耗即可。
在上述各实施方式中,对假设了单色显示场合的数据信号线驱动电路作了说明,但并非限定于此,也可适用于基于包含多个彩色信号的视频信号的彩色显示,比如基于RGB3色的彩色显示场合下的数据信号线驱动电路。
这里,参照图19及图20,对适用于彩色显示场合下的数据信号线的构成作以下说明。图19表示采用了本发明的数据信号线驱动电路主要部件的框图,图20表示传统数据信号线驱动电路的主要部件的框图。
采用了本发明的数据信号线驱动电路中,如图19所示,将输出3色(比如RGB)各自的视频数据的3条数据信号线作为1组,相邻2组的数据信号线中,输出第1色(比如红色)用的视频数据的数据信号线与同一第1色用的视频信号线连接,输出第2色(比如绿色)用的视频数据的数据信号线与同一第2色用的视频信号线连接,输出第3色(比如蓝色)用的视频数据的数据信号线与同一第3色用的视频信号线连接。在该场合下,由于不进行2相展开,因而输出连续2组3色各自的视频数据的数据信号线越过2组与同一视频信号线连接。
这里,由于不进行2相展开,因而与上述实施方式1同样,图1所示的视频信号DAT1、DAT2被输入到2条视频信号。然而,在本实施方式中,由于以具有RGB3个彩色信号的视频信号为对象,因而如图19所示,视频信号线的构成是与3个彩色信号对应分割为3个。以下将该分割后的视频信号线称为分割视频信号线。
即,上述视频信号DAT1包含RD1、GD1、BD1这3个彩色信号,上述视频信号DAT2包含RD2、GD2、BD2这3个彩色信号。这样,各彩色信号被输入到分别对应的分割视频信号线。这里,视频信号DAT1的彩色信号RD1输入到分割视频信号线11r,彩色信号GD1输入到分割视频信号线11g,彩色信号BD1输入到分割视频信号线11b。此外,视频信号DAT2的彩色信号RD2输入到分割视频信号线12r,彩色信号GD2输入到分割视频信号线12g,彩色信号BD2输入到分割视频信号线12b。
因此,本实施方式中的数据信号线驱动电路的构成中,具有视频信号取入部(波形形成电路SMP1等),其中,规定条数的数据信号线按每个彩色信号连续连接到各分割视频信号线,形成数据信号线群,按视频信号线数集中该数据信号线群并作为1个块,与上述实施方式1同样,按块单位,从视频信号线向数据信号线取入视频信号。
图19中,作为输入了视频信号DAT1的各彩色信号的分割视频信号线之一的分割视频信号线11r与数据信号线RSL1、RSL2连接,分割视频信号线11g与数据信号线GSL1、GSL2连接,分割视频信号线11b与数据信号线BGL1、BGL2连接,由这6条数据信号线来形成数据信号线群。
作为输入了视频信号DAT2的各彩色信号的分割视频信号线之一的分割视频信号线12r与数据信号线RSL3、RSL4连接,分割视频信号线12g与数据信号线GSL3、GSL4连接,分割视频信号线12b与数据信号线BGL3、BGL4连接,由这6条数据信号线来形成数据信号线群。
将上述2个数据信号线群作为1个块来考虑。这里,将视频信号的种类数(视频信号DAT1、DAT2这2种),即2组3色数据信号线群作为表示视频输入单位的1个块。
因此,输出分别属于该2组3色数据信号线群的各视频数据的数据信号线由来自不同的波形整形电路的信号来取入视频信号。这里,由于图19所示的数据信号线驱动电路的基本动作与数据信号线驱动电路3、43同样,因而省略其说明。
与此相对,在传统的数据信号线驱动电路中,如图20所示,将输出3色(比如RGB)各自的视频数据的3条数据信号线作为1组,相邻2组的数据信号线中,输出第1色(比如红色)用的视频数据的数据信号线与不同的第1色用的视频信号线连接,输出第2色(比如绿色)用的视频数据的数据信号线与不同的第2色用的视频信号线连接,输出第3色(比如蓝色)用的视频数据的数据信号线与不同的第3色用的视频信号线连接。在该场合下,由于不进行2相展开,因而输出连续的2组3色各自的视频数据的数据信号线与不同的视频信号线连接。这里,由于图20所示的数据信号线驱动电路的基本动作与图22所示的数据信号线驱动电路相同,因而省略其说明。
因此,在图19所示的数据信号线驱动电路的场合下,与图20所示的数据信号线驱动电路不同,即使在低分辨率驱动时也进行2相展开,另一方面,相邻2组的数据信号线按同一定时来对同一视频信号取样,因而与高分辨率驱动时相比,可降低视频信号的频率。
此外如果使移位寄存器与波形整形电路的关系处于图1所示的数据信号线驱动电路的状态,则在低分辨率驱动时,可以只使必要的移位寄存器进行动作,因而可进一步实现电耗的降低。
如上所述,不论视频信号是在单色的场合下还是彩色的场合下,在本发明的构成下,与高分辨率驱动时相比,均可降低低分辨率驱动时的电耗。
这里,在上述实施方式3中,对作为视频信号来采用了3色彩色视频信号的场合作了说明,但该3色彩色视频信号并非限定于红·绿·蓝这3色,比如深蓝·深红·黄色也可以,可采用4种颜色的彩色视频信号,也可以采用更多的彩色视频信号。
在上述各实施方式中,对将视频信号进行了2相展开的场合作了说明,但通过3相展开或更多相展开也可同样实现。
虽然将数据信号线的分支数,即数据信号线群的条数设为2条,但3条或更多条也可以。比如,如果是3条,可以使分辨率达到显示部所具有的最大分辨率(高分辨率)的三分之一。
虽然在上述各实施方式中,对一种对模拟视频信号进行取样的场合作了说明,但并非限定于此,也可适用于对数字视频信号进行取样,在该取样后转换为模拟视频信号的场合。由于在该场合下同样,使多相化了的数字视频信号从多个视频信号线通过,按各列来取样,将该取样后的数字视频信号转换为模拟视频信号,取入到多个数据信号线,因而也属于权利要求中记载的那种对各数据信号线进行驱动,以使多相化了的数字视频信号从多个视频信号线通过,取入到多个数据信号线的作法。
虽然对显示部中,数据信号线驱动电路的分辨率转换作了说明,但实质上在扫描信号线驱动电路中也进行分辨率转换处理。比如,在使显示部显示出其分辨率为高分辨率驱动时的二分之一(低分辨率)的视频信号的场合下,在扫描信号线驱动电路中进行控制,以按每2条来选择数据信号线,也按每2条来选择扫描信号线。
这样,由于在数据信号线驱动电路中被转换为二分之一的分辨率的视频信号在扫描信号线中也被转换为二分之一的分辨率,因而作为显示图像,成为其分辨率达到高分辨率时的四分之一的图像。
在上述各实施方式中,均进行权利要求范围中记载的以下动作,即驱动各数据信号线,以便将多相化了的视频信号通过多个视频信号线取入到多个数据信号线,而且还进行以下动作,即对各视频信号线,由规定条数连续连接的数据信号线来形成数据信号线群,在按视频信号线数集中形成于不同视频信号线的数据信号线群并作为1个块时,按该块单位,从视频信号向数据信号线取入视频信号。
尤其是,如果对上述实施方式3作以说明的话,其实际上是进行以下动作即,作为多相化了的视频信号,3种颜色的彩色视频信号各自成为2相化了的视频信号,现在观察其中1种颜色的彩色视频信号被2相化了的视频信号,即,将其2相化了的视频信号通过2条视频信号线取入到多个数据信号线,对1条视频信号线,由(用于输出其颜色数据的数据信号线中的)2条连续连接的数据信号线来形成数据信号线群,在按2条视频信号线数集中形成于2条视频信号线的数据信号线群并作为1个块时,按该块单位,从视频信号线向数据信号线取入视频信号。对其它2种颜色的彩色视频信号也进行上述处理,对于上述实施方式3,如对权利要求范围作进一步限定性记载,则上述块内的数据信号线群是一种按规定组数集中将取入数据信号线的视频信号中包含的颜色数作为1组的数据信号线的线群。
本发明的具备有数据信号线驱动电路的图像显示装置是一种矩阵型图像显示装置,具备配置成矩阵状的多个像素、配置到该像素的各列的多个数据信号线、与该像素各行对应配置的多个扫描信号线、与提供到各扫描信号线的扫描信号同步,从各数据信号线向各像素取入用于图像显示的视频信号并予以保持的显示部、数据信号线驱动电路,其与规定的定时信号同步,将视频信号输出到该多个数据信号线、扫描信号线驱动电路,其与规定的定时同步,将扫描信号输出到该多个扫描信号线,其中,视频信号被多相化,各自通过独立的视频信号线来提供,其特征在于上述数据信号线驱动电路可使所显示的图像的水平分辨率在该数据信号线驱动电路内发生变化。
在该场合下,通过具有上述特征,可低成本地获得一种可进行适于使用状况的分辨率显示的通用性高的面板。
在上述图像显示装置中,上述数据信号线驱动电路按块单位,从各视频信号线向数据信号线取入多相化了的视频信号,而且在该块内,与由相邻的多个信号线组成的信号线组或单个信号线邻接的上述信号线组或单个信号线可按不同的定时来驱动。
在该场合下,通过采用上述构成,可以实现分辨率切换功能。而且通常在高分辨率驱动时,在构成为按块单位来将视频信号取入到数据信号线的场合下,由于针对块的端部部分与中间部分的数据信号线的邻接数据信号线的影响各异,因而存在着块的端部部分在显示上发生条纹,显示质量恶化的问题,但在上述构成的场合下,可以使针对整个块中的信号线或信号线组的邻接信号线或信号线组的影响达到均一,因而也可抑制显示质量的劣化。
此外,上述图像显示装置可以具有可任意切换以下驱动法的功能即,上述数据信号线驱动电路按块单位,从各视频信号线向数据信号线取入数据,而且在该块内,按不同的定时来驱动与由相邻的多个信号线组成的信号线组或单个信号线邻接的上述信号线组或单个信号线的驱动法;按块单位,从各视频信号线向数据信号线取入数据,而且在该块内,按相同的定时来驱动与由相邻的多个信号线组成的信号线组或单个信号线邻接的上述信号线组或各信号线的驱动法。
在该场合下,通过切换由相邻的多个信号线组成的信号线组或各信号的信号线的驱动定时,来切换水平分辨率。即,实现分辨率切换功能。
在上述数据信号线驱动电路中,也可以在按不同定时驱动的与由相邻的多个信号线组成的信号线组或单个信号线邻接的上述信号线组或单个信号线中,在上述信号线组的场合下,信号线组内的各信号线相邻接,与按不同的定时来驱动的信号线组内的各信号线组合,其中的2条以上与通用的视频信号线连接,在单个信号线的场合下,按不同定时来驱动,相邻信号线的2条以上与通用的视频信号线连接。
在该场合下,通过具有上述特征,可以按同一定时,将同一数据从一条信号线写入2条以上的数据信号线。即,可容易地实现低分辨率显示。
在上述数据信号线驱动电路中,在进行了上述驱动法切换时,生成用于从视频信号线向数据信号线取入视频信号的定时脉冲的移位寄存器的驱动段数可以不同,在该场合下,通过具有上述特征,可产生根据显示分辨率来改变数据信号线驱动部,以达到最佳化,由此来扩大电路动作裕度及降低驱动频率的长处。
此外上述数据信号线驱动电路的特征在于在进行上述驱动法切换,按同一定时来驱动与由相邻的多个信号线组成的信号线组或单个信号线邻接的上述信号线组或单个信号线时,生成用于从视频信号线向数据信号线取入视频信号的定时脉冲的电路的一部分处于停止状态。
在该场合下,通过具有上述特征,可根据显示分辨率来改变数据信号线驱动部,以达到驱动部的最佳最小化,由此可根据各显示分辨率来抑制电路的电耗。
在上述数据信号线驱动电路中,在上述数据信号线驱动电路内通过上述驱动法切换功能来改变所显示的图像的水平分辨率时,从外部输入的视频信号的展开相数也可以不变。
在该场合下,通过具有上述特征,在低分辨率显示时也可有效应用应与高分辨率显示对应的所敷设的视频信号线,其结果是,可实现数据信号线驱动电路驱动频率的降低及电耗的降低。
此外在上述数据信号线驱动电路中,在进行上述驱动法切换时,从外部输入的数据信号线驱动电路用的控制信号频率也可以不同。
在该场合下,可根据显示分辨率来抑制数据信号线驱动电路及生成该数据信号线驱动电路和扫描信号线驱动电路的控制信号或视频信号的外部电路中的电耗。
在上述图像显示装置中,上述数据信号线驱动电路、上述扫描信号线驱动电路、上述像素可在同一基片上形成。
在该场合下,通过使具有上述功能的数据信号线驱动电路与扫描线驱动电路以及像素在同一基片上形成,可降低伴随实装的成本,同时可提高可靠性。
在上述图像显示装置中,构成上述数据信号线驱动电路、上述扫描信号线驱动电路、上述像素的有源元件可以是多晶硅薄膜晶体管。
在该场合下,通过作为有源元件来采用多晶硅薄膜晶体管,可在同一基片上以同一工序来形成驱动电路及像素,因而可降低制造成本。
在上述图像显示装置中,上述有源元件也可在玻璃基片上由600℃以下的处理来形成。
在该场合下,可使用廉价的低融点玻璃基片,可低成本提供图像显示装置。
如上所述,本发明的数据信号线驱动方法,是一种驱动各数据信号线,以便将多相化了的视频信号通过多个视频信号线取入到各数据信号线的数据信号线驱动方法,其构成为规定条数的数据信号线连续连接到上述视频信号线,按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线向数据信号线取入视频信号。
此外,通过按块单位从视频信号线向数据信号线取入视频信号,在块内,来自不同视频信号线的视频信号被取入各数据信号线群。
这样,由于不论是在分别逐条同时驱动块内的各数据信号线群的数据信号线的场合,还是在同时驱动各数据信号线群的所有数据信号线的场合,均可以持续向各视频信号线转送不同的视频信号(多相展开),因而具有与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗的效果。
此外,在上述视频信号具有多个彩色信号的场合下,考虑以下的数据信号线驱动方法。
即,本发明的数据信号线驱动方法是一种用于驱动各数据信号线,以便将具有多个彩色信号的视频信号多相化并通过视频信号线取入到多个数据信号线的数据信号线驱动方法,其中,各视频信号线可由分别按每个彩色信号分割的多个分割视频信号线来组成,规定条数的数据信号线按每个彩色信号连续连接到各分割视频信号线,按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线向数据信号线取入视频信号。
在该场合下同样,由于可持续向各视频信号线转送不同的视频信号(多相展开),因而具有与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗的效果。
本发明的数据信号线驱动电路如上所述,是一种用于驱动各数据信号线,以便将多相化了的视频信号通过多个视频信号线取入到各数据信号线的数据信号线驱动电路,其构成为,具有视频信号取入部,其对各视频信号线,形成由连续连接规定条数的数据信号线组成的数据信号线群,当按视频信号线数集中对各视频信号线形成的数据信号线群并作为1个块时,按该块单位,从视频信号线向数据信号线取入视频信号。
根据上述构成,由于由视频信号取入部,按块单位从视频信号线向数据信号线取入视频信号,因而在块内,来自不同视频信号线的视频信号被取入到各数据信号线群。
这样,由于不论是在分别逐条同时驱动块内的各数据信号线群的数据信号线的场合,还是在同时驱动各数据信号线群的所有数据信号线的场合,均可以持续向各视频信号线转送不同的视频信号(多相展开),因而具有与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗的效果。
此外,在视频信号包含多个彩色信号的场合下,考虑以下的数据信号线驱动电路。
即,本发明的数据信号线驱动电路是一种用于驱动各数据信号线,以便将具有多个彩色信号的视频信号多相化并通过视频信号线取入到多个数据信号线的数据信号线驱动电路,其可具有视频信号取入部,其中各视频信号线由分别按每个彩色信号分割的多个分割视频信号线来组成,当规定条数的数据信号线按每个彩色信号连续连接到各分割视频信号线,按视频信号线数集中该数据信号线群并作为1个块时,按上述块单位,从视频信号线向数据信号线取入视频信号。
在该场合下同样,由于可持续向各视频信号线转送不同的视频信号(多相展开),因而具有与进行高分辨率驱动的场合相比,可抑制进行低分辨驱动场合下的电耗的效果。
上述视频信号取入部可具备驱动切换单元,其对分别逐条同时驱动块内各数据信号线群的数据信号线的第1驱动与同时驱动各数据信号线群的全部数据信号线的第2驱动进行切换。
在该场合下,通过具备对分别逐条同时驱动块内各数据信号线群的数据信号线的第1驱动(高分辨率驱动)与同时驱动各数据信号线群的全部数据信号线的第2驱动(低分辨率驱动)进行任意切换的驱动切换单元,将具有可任意切换取入数据信号线的信号的分辨率的功能。
这样,可具有以下效果即,在比如将高分辨率的视频信号取入数据信号线的场合下,通常采用分别逐条同时驱动块内各数据信号线群的数据信号线的第1驱动,对高分辨率的视频信号,采用同时驱动各数据信号线群的全部数据信号线的第2驱动,将视频信号取入到数据信号线。
上述视频信号取入部可具备移位寄存器,其生成用于从视频信号线向数据信号线取入视频信号的定时脉冲,上述驱动切换单元在切换第1驱动与第2驱动时,把上述移位寄存器的动作段数切换成在第1驱动与第2驱动中各异。
在该场合下,由于在第1驱动下动作的移位寄存器的段数与在第2驱动下动作的移位寄存器的段数相异,因而可在各驱动下实现电耗的最佳化。比如,在第1驱动那样的逐条同时驱动块内数据信号线群的数据信号线的场合下,有必要只按块内的数据信号线群数来使移位寄存器动作,但在第2驱动那样的同时驱动块内所有数据信号线群的数据信号线的场合下,可只使1个移位寄存器动作。在这种场合下,如果通过第1驱动与第2驱动来切换移位寄存器动作的段数,则不必使数据信号线的驱动所不需要的移位寄存器进行动作,因而具有可降低电耗的效果。
具体地说,上述视频信号取入部可具备停止单元,其通过由驱动切换单元所切换的驱动来停止数据信号线的驱动中不需要的移位寄存器。
上述块内的数据信号线群可按规定组数集中了把取入到数据信号线的视频信号中包含的颜色数作为1组的数据信号线。
在该场合下,在视频信号为彩色的场合下,颜色数通常为3,RGB3色数据信号线成为1组,在视频信号为单色的场合下,颜色数为1,1条数据信号线成为1组,因而无论在彩色场合下还是在单色场合下,与高分辨率驱动时的场合相比,均可降低低分辨率驱动场合下的电耗,作为其结果,可降低数据信号线驱动电路的电耗。
本发明的显示装置如上所述,具备显示屏,其具有多个数据信号线、与这些数据信号线交叉的多个扫描信号线、设于上述数据信号线与扫描信号线的各交叉部的像素,与从扫描信号线供给的扫描信号同步,从各数据信号线向各像素取入用于图像显示的视频信号并予以保持;数据信号线驱动电路,其与规定的定时信号同步,将视频信号输出到上述多个数据信号线;扫描信号线驱动电路,其与规定的定时同步,将扫描信号输出到上述多个扫描信号线,多相化了的上述各视频信号通过多个视频信号线,被提供给上述数据信号线,上述数据信号线驱动电路可以是上述任意一种数据信号线驱动电路。
此外由于无论视频信号是高分辨率,还是低分辨率,均可以在多相展开下进行显示,因而与进行高分辨率驱动的场合相比,可降低进行低分辨率驱动场合下的电耗,作为其结果,可降低显示装置整体的电耗。
而且在高分辨率驱动时的场合下,在传统的数据信号线驱动电路中,在构成为按块单位来将视频信号取入到数据信号线的场合下,由于针对块的端部部分与中间部分的数据信号线的邻接数据信号线的影响各异,因而存在着块的端部部分在显示上发生条纹,显示质量恶化的问题,但在上述构成的场合下,可以使针对整个块中的数据信号线的邻接数据信号线的影响达到均一,因而具有可抑制显示质量劣化的效果。
上述数据信号线驱动电路、上述扫描线驱动电路、上述像素可在同一基片上形成。
这样,通过使具有上述功能的数据信号线驱动电路与扫描信号线驱动电路及像素在同一基片上形成,具有可降低伴随实装的成本,同时可提高可靠性的效果。
发明的详细说明项中的具体实施方式
或实施例不过是用于了解本发明的技术内容,不应只限定于这种具体示例并作狭义解释,在本发明的精神及以下记载的权利要求范围内,可进行各种变更来实施。
权利要求
1.一种数据信号线驱动方法,用于驱动各数据信号线(SL1~SLn),以便将多相化了的视频信号通过多个视频信号线(11,12)取入到多个数据信号线(SL1~SLn),其特征在于规定条数的数据信号线(SL1~SLn)连续连接到各视频信号线(11,12),按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
2.一种数据信号线驱动方法,用于驱动各数据信号线(SL1~SLn),以便将具有多个彩色信号的视频信号多相化并通过视频信号线(11,12)取入到多个数据信号线(SL1~SLn),其特征在于各视频信号线(11,12)由分别按每个彩色信号分割的多个分割视频信号线(11r,11g,11b,12r,12g,12b)来组成,规定条数的数据信号线(SL1~SLn)按每个彩色信号连续连接到各分割视频信号线(11r,11g,11b,12r,12g,12b),按视频信号线数集中该数据信号线群并作为1个块,按上述块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
3.一种数据信号线驱动电路(3),用于驱动各数据信号线(SL1~SLn),以便将多相化了的视频信号通过多个视频信号线(11,12)取入到多个数据信号线(SL1~SLn),其特征在于具有视频信号取入部(17),其中对各视频信号线(11,12),形成由连续连接规定条数的数据信号线(SL1~SLn)组成的数据信号线群,当按视频信号线数集中对各视频信号线(11,12)形成的数据信号线群并作为1个块时,按该块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
4.一种数据信号线驱动电路,用于驱动各数据信号线(SL1~SLn),以便将具有多个彩色信号的视频信号多相化并通过视频信号线(11,12)取入到多个数据信号线(SL1~SLn),其特征在于具有视频信号取入部(17),其中各视频信号线(11,12)由分别按每个彩色信号分割的多个分割视频信号线(11r,11g,11b,12r,12g,12b)来组成,当规定条数的数据信号线(SL1~SLn)按每个彩色信号连续连接到各分割视频信号线(11r,11g,11b,12r,12g,12b),按视频信号线数集中该数据信号线群并作为1个块时,按上述块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
5.权利要求3或4中记载的数据信号线驱动电路,其特征在于上述视频信号取入部(17,SMP,SR)具备驱动切换单元(17),其对分别逐条同时驱动块内各数据信号线群的数据信号线(SL1~SLn)的第1驱动与同时驱动各数据信号线群的全部数据信号线(SL1~SLn)的第2驱动进行切换。
6.权利要求5中记载的数据信号线驱动电路,其特征在于上述视频信号取入部(17,SMP,SR)具备移位寄存器(SR),其生成用于从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号的定时脉冲,上述驱动切换单元(17)在切换第1驱动与第2驱动时,把上述移位寄存器(SR)的动作段数切换成在第1驱动与第2驱动中各异。
7.权利要求6中记载的数据信号线驱动电路,其特征在于上述视频信号取入部(17,SMP,SR)具备停止单元(17),其通过由驱动切换单元(17)所切换的驱动来停止数据信号线(SL1~SLn)的驱动中不需要的移位寄存器(SR)。
8.权利要求3或4中记载的数据信号线驱动电路,其特征在于上述块内的数据信号线群按规定组数集中了把取入到数据信号线(SL1~SLn)的视频信号中包含的颜色数作为1组的数据信号线(SL1~SLn)。
9.一种显示装置,具备显示屏,其具有多个数据信号线(SL1~SLn)、与这些数据信号线(SL1~SLn)交叉的多个扫描信号线(GL1~GLn)、设于上述数据信号线(SL1~SLn)与扫描信号线(GL1~GLn)的各交叉部的像素(1),与从扫描信号线(GL1~GLn)供给的扫描信号同步,从各数据信号线(SL1~SLn)向各像素(1)取入用于图像显示的视频信号并予以保持;数据信号线驱动电路(3),其与规定的定时信号同步,将视频信号输出到上述多个数据信号线(SL1~SLn);扫描信号线驱动电路(4),其与规定的定时同步,将扫描信号输出到上述多个扫描信号线(GL1~GLn),多相化了的上述各视频信号通过多个视频信号线(11,12),被提供给上述数据信号线(SL1~SLn),其特征在于上述数据信号线驱动电路(3)是一种驱动各数据信号线(SL1~SLn),以便将多相化了的视频信号通过多个视频信号线(11,12)取入到多个数据信号线(SL1~SLn)的数据信号线驱动电路(3),具有视频信号取入部(17,SMP,SR),其中对各视频信号线(11,12),形成由连续连接规定条数的数据信号线(SL1~SLn)组成的数据信号线群,当按视频信号线数集中对各视频信号线(11,12)形成的数据信号线群并作为1个块时,按该块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
10.一种显示装置,具备显示屏,其具有多个数据信号线(SL1~SLn)、与这些数据信号线(SL1~SLn)交叉的多个扫描信号线(GL1~GLn)、设于上述数据信号线(SL1~SLn)与扫描信号线(GL1~GLn)的各交叉部的像素(1),与从扫描信号线(GL1~GLn)供给的扫描信号同步,从各数据信号线(SL1~SLn)向各像素(1)取入用于图像显示的视频信号并予以保持;数据信号线驱动电路(3),其与规定的定时信号同步,将视频信号输出到上述多个数据信号线(SL1~SLn);扫描信号线驱动电路(4),其与规定的定时同步,将扫描信号输出到上述多个扫描信号线(GL1~GLn),多相化了的上述各视频信号通过多个视频信号线(11,12),被提供给上述数据信号线(SL1~SLn),其特征在于上述数据信号线驱动电路(3)是一种驱动各数据信号线(SL1~SLn),以便将具有多个彩色信号的视频信号多相化并通过视频信号线(11,12)取入到多个数据信号线(SL1~SLn)的数据信号线驱动电路(3),具有视频信号取入部(17,SMP,SR),其中各视频信号线(11,12)由分别按每个彩色信号分割的多个分割视频信号线(11r,11g,11b,12r,12g,12b)来组成,当规定条数的数据信号线(SL1~SLn)按每个彩色信号连续连接到各分割视频信号线(11r,11g,11b,12r,12g,12b),按视频信号线数集中该数据信号线群并作为1个块时,按上述块单位,从视频信号线(11,12)向数据信号线(SL1~SLn)取入视频信号。
11.权利要求9或10中记载的显示装置,其特征在于上述数据信号线驱动电路(3)、上述扫描线驱动电路(4)、上述像素(1)在同一基片上形成。
全文摘要
本发明的数据信号线驱动电路中,对转送2相化了的视频信号的2条视频信号线,形成由2条连续连接的数据信号线组成的数据信号线群。构成视频信号取入部的移位寄存器SR、驱动切换电路及波形整形电路驱动各数据信号线,以便在从2条视频信号线分别集中上述数据信号线群并作为1个块时,按该块单位,从该视频信号线向各数据信号线群的数据信号线取入视频信号。这样,可提供一种在进行多相展开时,与高分辨率驱动时相比,可降低低分辨率驱动时的电耗的数据信号线驱动电路。
文档编号H05B33/14GK1501706SQ20031011431
公开日2004年6月2日 申请日期2003年11月12日 优先权日2002年11月12日
发明者前田和宏, 辻野幸生, 鹫尾一, 麻生祐史, 史, 生 申请人:夏普株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1