射频发射机、集成电路器件、无线通信单元及相关方法

文档序号:7780603阅读:211来源:国知局
射频发射机、集成电路器件、无线通信单元及相关方法
【专利摘要】本发明实施例提供一种射频发射机、集成电路器件、无线通信单元及相关方法,其中RF发射机包含:包含多个功率放大器单元的功率放大器;耦接于功率放大器的至少一个信号处理模块,包含至少一个数字预失真组件,用于经由一数字滤波器应用至少一数字预失真码字至多个功率放大器单元的至少一个中;以及组合器,用于至少部分基于数字滤波后的至少一数字预失真码字,对多个功率放大器单元的多个输出进行组合以产生一模拟RF信号,该模拟RF信号用于通过一RF接口进行传送。本发明实施例可以在数字RF发射机中减缓DAC图像的影响,并能同时适用于窄带与宽带调制输入信号,相比于传统的RF发射机结构,本发明实施例更能获益于数字域所具有的可测量性和高效率优势。
【专利说明】射频发射机、集成电路器件、无线通信单元及相关方法
【【技术领域】】
[0001]本发明是有关于一种射频(RF)发射机、集成电路器件、无线通信单元及相关方法,本发明应用于、但不限应用于一种产生用于在射频接口处传输的射频信号的方法。
【【背景技术】】
[0002]深亚微米互补金属氧化物半导体(ComplementaryMetal-Oxide-SemiconductorTransistor, COMS)进程的发展使得数字电路的尺寸变得越来越小并具有越来越高的电源效率,但却不会特别影响到模拟电路的尺寸的变化。因此对于某些器件,例如RF发射机来说,需要在例如数字信号处理算法的帮助下,尽可能的减少器件中的模拟元件或电路,以使得深亚微米CMOS进程能得到更好的开展,进而从中获益。
[0003]此外,由于大部分传统的RF发射机都会使用线性功率放大器(PA),基于该线性PA的低效率特性,该类型的传统RF发射机的功率效率也通常会很低。相比之下,开关模式的PA具有较高的功率效率,从而也使得RF发射机更倾向于使用该种PA以替代传统的线性PA。因此,亟需一种能在数字处理算法的帮助下使用开关模式PA以减少PA的尺寸并改善PA的功率效率的RF发射机。但是,开关模式的PA通常具有非线性的输入-输出关系,此外,为了满足目前的各无线标准共存的迫切需求,通常还需要应用到噪声整形技术。
[0004]数字极性发射机是一种使用开关模式PA、同时利用CMOS工艺技术的已知的发射机设计。因此,该种数字极性发射机能够实现高功率效率,同时仅需很小的硅面积。但是,这种数字极性发射机的缺陷在于:由于在一极性结构中振幅调制(AM)信号与相位调制(PM)信号具有固有带宽扩展特性,因此这种数字极性发射机仅适合窄带宽调制信号。
[0005]混合极性发射机利用二维调制(同相/正交相)技术以实现宽带相位调制。但是,这种混合极性发射机的缺陷在于,其需要同时承受振幅量化噪声和相位量化噪声两种噪声,因此混合极性发射机更需要应用噪`声整形技术。
[0006]基于同相/正交相(I/Q)RF数模转换器(DAC)的发射机同样为一种已知的发射机设计。I/Q RF DAC结合了 DAC与混频器的功能,同时该I/Q RF DAC的输出在模拟(RF)域中被合并。但是,这种发射机设计需要一线性的PA,以及直接的I/Q RF数模转换功能的功率效率低于数字极性发射机的功率效率。
[0007]另一种已知的(主要为窄带)RF发射机设计使用合适的预失真技术,该预失真技术利用Λ-Σ调制器以自动反转功率放大器的非线性。该发射机设计相对比较简单并允许低精确度DAC的使用,但是这种发射机设计仍然包含传统的架构,因此PA的功率效率仍旧很低。
[0008]预期中另一种数字辅助型/数字密集型的RF发射机将会快速发展成为需求,但是,由于数字算法受限于电路速度的可行性,因此从实施角度来看,寻求一种简单而又有效的数字算法是实现该种发射机的关键。
[0009]首先请参见图1,图1所示为一种数字至RF转换器100的简单结构示意图,该数字至RF转换器100用于对RF信号执行调制操作。该数字至RF转换器100用于接收一 RF信号,在数字至RF发射机140中根据一接收到的数字码字信号(数字控制字)120对接收到的RF信号进行调制,以及据此输出一调制后RF信号130,其中该接收的RF信号例如为包含恒定包络的RF信号110。该数字至RF发射机140中并不包含通常会出现在传统的发射机中的模拟基带信号。而且,数字码字信号120与RF信号直接混频。该输出波形为一调制后RF信号130。
[0010]图2所示为现有的一种使用应用至数字功率放大器的数字预失真码字的RF发射机的简单结构示意图。模块205产生数字预失真(Dro)码字并将其输入至第一数字功率放大器电路(DPA1)210。该Dro码字同时还通过延迟模块215被输入至第二数字功率放大器电路(DPA2)220,以产生该DH)码字205的正交信号。第一数字功率放大器电路(DPA1 )210的输出与第二数字功率放大器电路(DPA2) 220的输出提供至一加法模块230,以产生加总后的RF功率放大信号作为输出235。
[0011]对于每一种RF发射机来说,其均涉及到用于控制数字RF发射机内的模拟模块的数字码字仅能以某一特定频率而变化的问题。因此,基于数字采样操作,每种RF发射机的RF输出频谱均呈现为周期频谱的重复,可将它们统称为数模转换(DAC)图像,例如图3中所示的信号波形300,305,310,315。图3所示为数字RF发射机中的DAC图像的示意图。这将导致所谓的DAC图像320在RF输出频谱内被采样频率所隔开。这种DAC图像无法满足功率谱密度需求或设备内共存的需求。在传统的RF发射机中,模拟低通滤波器通常设置在紧随DAC之后,以用于减缓这种DAC图像的产生。但是,在数字RF发射机中,其不具备这种模拟基带滤波能力,因此如何在数字RF发射机中减缓该DAC图像的影响(例如通过RF滤波器的减缓作用)以在一合理的成本代价下消除或最小化任何PSD的违规成为需要解决的一个重要的课题。
[0012]因此,亟需一种改善的RF发射机以及相关的方法以解决上述问题。

【发明内容】

[0013]有鉴于此,本发明实施例旨在于提供一种射频发射机、集成电路器件、无线通信单元及相关方法,以产生用于通过RF接口传送的RF信号,以减缓、消除上述一个或多个问题。
[0014]根据本发明的第一实施例,提供一种射频RF发射机,包含:包含多个功率放大器单元的功率放大器;至少一个信号处理模块,耦接于该功率放大器,该至少一个信号处理模块包含至少一个数字预失真组件,用于应用至少一数字预失真码字至多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及组合器,用于至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
[0015]根据本发明的第二实施例,提供一种集成电路器件,包含:至少一个数字信号处理模块,耦接至一功率放大器,该功率放大器包含多个功率放大器单元,其中该至少一个数字信号处理模块包含:至少一个数字预失真组件,用于应用至少一数字预失真码字至该多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及组合器,用于至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
[0016]根据本发明的第三实施例,提供一种用于产生通过RF接口传送的RF信号的方法,该方法包含:产生至少一数字预失真码字;应用该至少一数字预失真码字至一功率放大器的多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生该RF信号。
[0017]根据本发明的第四实施例,提供一种RF发射机,包含:包含多个功率放大器单元的功率放大器;至少一个信号处理模块,耦接于该功率放大器,该至少一个信号处理模块包含至少一个数字预失真组件,该至少一个数字预失真组件用于:对该至少一数字预失真码字实施插值操作;以及输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
[0018]根据本发明的第五实施例,提供一种集成电路器件,包含:至少一个信号处理模块,耦接于一功率放大器,该功率放大器包含多个功率放大器单元,其中该至少一个信号处理模块包含:至少一个数字预失真组件,用于对该至少一数字预失真码字实施插值操作;以及输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
[0019]根据本发明的第六实施例,提供一种用于产生通过RF接口传送的RF信号的方法,该方法包含:产生至少一数字预失真码字;应用该至少一数字预失真码字至一功率放大器的多个功率放大器单元中,该步骤进一步包含:对该至少一数字预失真码字实施插值操作;以及输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行`传送。
[0020]本发明实施例的射频发射机、集成电路器件、无线通信单元及相关方法,能在数字RF发射机中减缓DAC图像的影响,并能同时适用于窄带与宽带调制输入信号,相比于传统的RF发射机结构,本发明实施例更能获益于数字域所具有的可测量性和高效率优势。
【【专利附图】

【附图说明】】
[0021]图1所示为一种数字至RF转换器的简单结构示意图;
[0022]图2所示为现有的一种使用应用至数字功率放大器的数字预失真码字的RF发射机的简单结构示意图;
[0023]图3所示为数字RF发射机中的DAC图像的示意图;
[0024]图4所示为依据本发明一实施例的无线通信单元的部分简单结构示意图;
[0025]图5所示为依据本发明一实施例的RF发射机的简单结构示意图;
[0026]图6所示为依据本发明另一实施例的RF发射机的简单结构示意图;
[0027]图7所示为依据本发明又一实施例的RF发射机的简单结构示意图;
[0028]图8所示为图5的功率放大器模块的一实施例的简单结构示意图;
[0029]图9所示为依据本发明再一实施例的RF发射机的简单结构示意图;[0030]图10所示为依据本发明实施例的对Dro码字实施全插值或部分插值以应用至DPA的两种实施方式的比对示意图;
[0031]图11所示为依据本发明还一实施例的RF发射机的简单结构示意图;
[0032]图12所示为依据本发明又一实施例的RF发射机的简单结构示意图;
[0033]图13所示为依据本发明实施例的使用混合多相滤波方法以减少DAC图像的简化流程图;
[0034]图14所示为依据本发明实施例的使用部分插值方法以减少DAC图像的简化流程图;
[0035]图15所示为依据本发明实施例的同时使用混合多相滤波方法和部分插值方法以减少DAC图像的简化流程图;
[0036]图16至19所示为能获益于本发明实施例的各种数字至RF发射机的简单结构示意图。
【【具体实施方式】】
[0037]在说明书及后续的权利要求当中使用了某些词汇来指称特定的元件。本领域技术人员应可理解,制造商可能会用不同的名词来称呼同样的元件。本说明书及后续的权利要求并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区分的准贝U。在通篇说明书及后续的权利要求项当中所提及的「包含」为一开放式的用语,故应解释成「包含但不限定于」。另外,「耦接」一词在本文中应解释为包含任何直接及间接的电气连接手段。因此,若文中描述第一装置耦接于第二装置,则代表该第一装置可直接电气连接于该第二装置,或通过其他装置或连接手段间接地电气连接至该第二装置。
[0038]本发明实施例以使用于一`无线电信手机内的RF发射机为例予以描述。但是,本领域技术人员需要了解的是,本文所描述的发明概念并不局限于所列举实施例的特定特性中,其还可以应用及实作于其他可替代的通信单元、发射机、集成电路以及应用中,并产生同样的作用。
[0039]首先请参见图4,图4所示为依据本发明一实施例的无线通信单元400的部分简单结构示意图。在本发明实施例中,该无线通信单元400可以是一无线电信手机。如图所示,该无线通信单元400包含天线402以及耦接于该天线402的多种已知的射频收发机元件/电路。在本实施例中,该天线402耦接于一多工滤波器/天线开关404,该多工滤波器/天线开关404用以提供接收链406及发射链407之间的隔离。如本领域技术人员所了解的,该接收链406通常包含射频接收机电路,以提供接收、滤波以及中频或基频下变频功能。相反地,该发射链407通常包含射频发射机电路,以提供上变频调制、放大以及滤波功能。上变频电路和下变频电路接收来自频率产生电路430的RF本地振荡信号。
[0040]进一步地,该无线通信单元400还包含信号处理逻辑408。该信号处理逻辑408的一输出提供至一合适的用户接口(UI) 410,该用户接口 230包含例如一屏幕、键盘、麦克风或者扬声器等。该信号处理逻辑408还耦接至存储器元件416,存储器元件416用于储存各种运作机制,例如编码/解码功能及类似功能,以及该存储器元件416可通过各种技术实现,例如随机存取存储器(RAM),只读存储器(R0M),闪存或者这些存储器技术以及其他存储器技术的任意组合。此外,一计时器418通常可耦接至该信号处理逻辑408,用以控制无线通信单元400内各种操作的时序。
[0041]如本领域技术人员所了解的,无线电信手机中的发射链407包含用于接收输入信号的发射机电路,在本实施例中,该输入信号例如可以为来自信号处理逻辑408的信号,该输入信号包含即将通过一 RF接口传送的信息。该发射链407还用于输出一 RF信号,该RF信号中例如包含即将通过天线开关404传送至天线402的信息。举例来说,该发射链407需要执行对输入信号的数模转换、混频、噪声整形以及放大操作以产生RF信号输出。在一些实施例中,该发射链407的数字信号处理器使用一数字预失真码字以应用至一数字功率放大器中,关于这部分内容将参照后续附图进行进一步详细的说明。
[0042]现在请参见图5,图5所示为依据本发明一实施例的RF发射机500的简单结构示意图,该RF发射机500例如可实作于图4所示的发射链407和信号处理逻辑408中。如图5所不,该RF发射机500包含一数字信号处理模块510,用于通过例如图4所不的天线402接收一个或多个输入复信号,该输入复信号中包含即将通过RF接口传送的信息。在本实施例中,该数字信号处理模块510用于从数字基带(DBB)元件521 (例如图4所示的信号处理逻辑408)处接收IQ (同相/正交相)输入信号,该IQ输入信号包含第一信号(同相)成分522和第二信号(正交相)成分524。该数字信号处理模块510还用于将接收到的IQ输入信号522,524转换为(例如执行映射操作)第一同相数字码字512和第二正交相数字码字514,并通过IQ-PDAC模块540将该第一同相数字码字512和第二正交相数字码字514输出至功率放大器模块(2D-DPA) 530,该功率放大器模块530可运作为一功率DAC (PDAC)。
[0043]该功率放大器模块530可包含具有多个开关模式功率单元的第一(同相)阵列及第二(正交相)阵列。该功率放大器模块530用于接收数字码字输出,并至少部分基于接收到的同相和正交相数字码字以产生一模拟RF信号532以用于通过RF接口传送,例如通过带通滤波器534和天线402传送。
[0044]因此,该数字信号处理模块510用于转换(例如执行映射功能)该输入信号522,524为数字码字512,514。该数字码字512,514于PA模块530 (包含对RF信号的高功率数模转换功能)与RF信号直接混频以产生一输出波形,即RF调制信号。
[0045]在此方式下,RF发射机500包含一基于复信号的结构,例如基于IQ信号的结构,从而以同时适用于窄带与宽带调制输入信号。对比于例如数字极性结构,该数字极性结构由于AM输入信号与PM输入信号的固有带宽扩展特性仅能适用于窄带调制信号。此外,上述的基于IQ的结构还避免了对复杂算法的需求,例如数字极性结构中便通常需要执行CORDIC算法。此外,该RF发射机500还能将其数字域扩展至功率放大器模块530,从而相比于传统的RF结构,该RF发射机500更能获益于数字域所具有的可测量性和高效率优势。
[0046]虽然于图5所示的实施例中描述了一种离散式的集成电路,该电路至少包含上述耦接至功率放大器模块530的信号处理模块510,但是本领域技术人员在此基础上可预见其他的集成电路形式,其中至少可同时包含信号处理模块510与功率放大器模块530的功倉泛。
[0047]现在请参见图6,图6所示为依据本发明另一实施例的RF发射机600的简单结构示意图,该RF发射机600可使用数字预失真码字605应用至混合多相滤波器625及数字功率放大器中,该RF发射机例如可运作于图4所示的数字信号处理模块408中。在另一实施例中,该混合多相滤波器(h(n) ) 625还可以被使用简单标量增益因子或复滤波系数的另一滤波器所代替。在本发明实施例中,该数字预失真码字605可以通过一信号处理器使用从数字基带元件(未示出)接收到的输入复(IQ)信号,以及对该接收到的输入复(IQ)信号执行转换操作(例如执行映射操作)而产生。该数字预失真码字605可直接应用(610)至第一数字功率放大器(DPA1)615中,该第一数字功率放大器615例如可以为图5所示的PA模块530的一部分,包含对RF信号的高功率数模转换功能。该数字预失真码字605还可以经由混合多相滤波器625与延迟元件630应用至第二数字功率放大器(DPA2) 635中,以在该信号路径中产生相位偏移。在一些实施例中,该相位偏移等于T/2,其中T=l/fs,以及fs为码字序列x(n)的采样频率。在本发明一些实施例中,该混合多相滤波器625还可以设置在不包含延迟元件630的路径中;或者,在其他实施例中,可以在两条路径均设置延迟元件,例如均产生T/2的延迟偏移。在本发明实施例中,该混合多相滤波器625于采样频率fs下执行数字滤波操作。以及于本发明其他实施例中,还可以通过其他适合的方式来产生由延迟元件630所引入的相位偏移,例如通过一可替换的硬件元件,或者通过软件或者固件的方式。从而,在此方式下,数字码字的数字时钟频率将不会得到增长。
[0048]第一数字功率放大器615及第二数字功率放大器635的输出于组合器620中予以组合并产生一输出640至天线(未示出)。需要注意的是,由于该RF发射机600为一数字RF发射机,因此其中并不包含模拟基带滤波。
[0049]在上述方式下,基于图6所示的实施例,该RF发射机可提供一 2倍的线性插值DPA,其中在数字信号进入至模拟域之前一数字滤波器被应用至不同于(直接)DPA的不同相位中,从而。在此方式下,通过仔细的控制/选择该混合多相滤波器625及延迟元件630,所有存在于fs奇数倍的功率DAC图像可以得到进一步的减弱。因此,当基于下述方程式[I]的混合多相滤波器625应用至第二相位(上述不同于直接DPA的相位)时,该存在于fs奇数倍的DAC图像可以得到实质的减弱甚至在某些情形下可忽略不计。
[0050][I]因此,在一些实施例中,每一延迟路径(亦即h (η))连同延迟元件630 —起可起到多相滤波器的作用。因此,其所产生的转移函数(从输入X (η)至输出y (η))也包含多相滤波器功能。于本发明实施例中,这样的结构所带来的一个好处在于该多相滤波的效果可以在运行时钟频率不会相应增加的基础上得以实现。此外,当提供一特定的时钟频率受到技术工艺的限制和/或在高操作频率时功率消耗过高时,这样的结构会带来显著的优势。在一些实施例中,当将延迟元件630应用于不同的路径时,这些延迟元件630等距地被隔离,但在其他的实施例,这样的设置并非一定是必需的。通常来说,多相滤波器完全运作于数字域,但是需要注意的是,在本发明的一些实施例中,该多相滤波器可以通过混合的方式予以实现,例如将数字数据流分割为不同的路径,接着在RF/模拟域中再将其进行组合,从而以实现多相滤波的功能。
[0051]虽然在本发明实施例中所述的滤波器通常被描述为混合多相滤波器,但是本领域技术人员可以预见的是,在其他的实施例中,同样可应用其他的滤波器技术,以于fs的奇数倍大致抑制DAC图像。
[0052]上述混合多相滤波器可大致作用为一具有fs的输入采样频率与2fs的输出采样频率的纯数字的多相滤波器。通过仔细的设计上述公式[I]中的h(n),x(n)至y(t)的转移函数可以使得于fs的所有奇数倍处的DAC图像得到减缓。在这一点上,混合多相滤波器与上述提及的具有2fs的输出采样频率的纯数字的多相滤波器的性能是一样的,其原因在于,由于纯数字的多相滤波器中仅有一个DPA被使用以及其输入码字运作于2fs的采样频率,因而该纯数字的多相滤波器仅能在2fs的倍数下被观察到,亦即在fs的奇数倍处将不存在DAC图像。在本发明实施例中,使用该混合多相滤波器的一个优势在于,两个DPA中的每一个DPA的输入码字的采样频率均为fs,而不是一个单独DPA的输入码字的采样频率为2fs0
[0053]现在请参见图7,图7所示为依据本发明又一实施例的RF发射机700的简单结构示意图,该RF发射机700应用一数字预失真码字705至使用多混合多相滤波器设置的多个相位中,举例来说,该RF发射机可以实作于图4所示的数字信号处理模块408内。于本发明实施例中,该数字预失真码字705可以由一数字基带元件(未示出)通过接收复(IQ)输入信号,并对该接收到的复(IQ)输入信号执行转换操作(例如执行映射操作)而产生。该数字预失真码字705可以直接提供至(710)第一数字功率放大器(DPA1)715,该第一数字功率放大器715例如可以是图5所示的PA模块530的一部分,包含对RF信号的高功率数模转换功能。
[0054]如图7所示,该数字预失真码字705还可以经由混合多相滤波器725,745及分别与其对应的延迟元件730,750分别提供至多个数字功率放大器(DPA2,DPAL) 735,755中,以在彼此独立的各信号路径中引入各相位偏移。因此,在本实施例中,图6所示的2相位实现方式被多相位(L相位)实现方式所取代。在此方式下,该混合多相滤波器提供类似于一具有fs的输入采样频率与Lfs的输出采样频率的纯数字的多相滤波器的功能。通过仔细的设计h2(n),...,hL(n) ,x(n)至y (t)的转移函数可以使除Lfs的倍数之外的、几乎fs的所有倍数处的DAC图像均能得到减缓。该性能与上述提及的具有输出采样频率Lfs的纯数字多相滤波器的性能是非常类似的,其原因在于,由于纯数字的多相滤波器中仅有一个DPA被使用以及其输入码字运作于Lfs的采样频率也将为,因此其仅能在Lfs的倍数下被观察到,亦即在 fs, 2fs,...(L-1) fs, (L+l) fs, (L+2) fs,..., (L+L-l) fs 等处均将不存在 DAC 图像。
[0055]于本发明实施例中,上述相位偏移等于T/L,其中T=l/fs,fs为码字列x(n)的采样频率,L为应用混合多相滤波器的信号路径(或者滤波后的相位信号)的数目。
[0056]来自第一数字功率放大器715,第二数字功率放大器735,……,第L数字功率放大器755的输出于组合器720处得到组合,并产生一输出740至天线(为示出)。
[0057]上述多个混合多相滤波器的应用与作用于纯数字域内的多个数字多相滤波器的应用相类似。但是,该具有L个相位的纯数字多相滤波器需要设置其最后数字码字的时钟频率为Lfs。相反地,在图7所示的本实施例的多个混合多相滤波器的应用中,各数字码字的时钟频率均可维持在fs。尽管如此,仍然有L条数字数据流输入至各DPA中。该L条数字数据流的组合操作执行于各DPA715,735,755及组合网络720中而并非执行于数字域中。
[0058]通过此方式,在本发明图6及图7所示的实施例中,该RF发射机通过在数字信号进入至模拟域之前将多个数字滤波器应用至DPA的多个不同相位中,从而提供了一种L倍线性插值DPA。在此方式下,通过仔细的控制/选择该混合多相滤波器725,…,745及延迟元件730,…,750,所有存在于fs奇数倍的功率DAC图像可以得到进一步的减弱。
[0059]现在请参见图8,图8所示为图5的功率放大器模块530的一实施例的简单结构示意图800。该功率放大器模块530用于接收数字信号处理模块输出的正交数字码字,并至少部分基于接收到的正交数字码字(1-BB[12:0],Q-BB[12:0] ) 512,514,输出一模拟RF信号830以用于通过RF接口,例如通过图4所示的天线403予以传送。该功率放大器模块530包含具有多个’I’开关模式功率单元870的第一阵列(1-PA) 810,以及具有多个‘Q’开关模式功率单元870的第二阵列(Q-PA) 820。该第一阵列810用于接收至少部分第一(同相)数字码字512,并至少部分基于接收到的数字码字512产生模拟RF信号830的第一(同相)成分832。而第二阵列820则用于接收至少部分第二 (正交相)数字码字514,并至少部分基于该接收到的数字码字514产生模拟RF信号830的第二(正交相)成分834。第一(同相)成分832与第二 (正交相)成分834接着得以组合以产生模拟RF信号830。
[0060]如此一来,通过提供具有多个开关模式功率单元的阵列810,820以用于分别接收分别用于多维信号(例如复(IQ)信号)的各个成分的数字码字512,514,并分别据此产生放大后的成分832,834 (该放大后成分832,834随后被组合),一种能够被数字控制以产生多维(例如IQ)放大信号的功率放大器模块530得以实现。[0061]在本发明某些实施例中,上述阵列810,820的开关模块功率单元870的每一个可用于分别接收至少部分的数字码字512,514,该数字码字512,514包含N个控制位。此外,阵列810,820的每一个可包含N个开关模式功率单元,每一个开关模式功率单元870用于基于接收到的控制位的值选择性的输出一电流信号(1ut)874。每一阵列810,820中的开关模式功率单元870的输出均耦接在一起,从而每一阵列810,820中的多个功率单元输出电流信号(1ut) 874可得以组合以分别提供模拟RF信号830的组成成分832,834。在某些实施例中,各开关模式功率单元870的输出电流信号(lout) 874可依据其各自对应的控制位而被附加权重值。如此一来,每一阵列810,820的组合输出电流信号将代表其接收到的数字码字的数值。
[0062]图8所示的功率放大器模块530能将数模转换功能与功率放大功能进行很好的结合,从而简化了 RF发射机的设计。此外,分离的开关模块功率单元的阵列810,820可分别支持复IQ输入信号的I成分和Q成分,使得功率放大器模块530更能同时适合于窄带和宽带调制输入信号。
[0063]图8所示的功率放大器模块530中的该具有开关模式功率单元的阵列810,820还分别用于接收载波频率信号840,845,以及至少部分基于接收到该载波频率信号840,845以分别产生模拟RF信号830的各成分832,834。举例来说,该载波频率信号840,845可以分别被提供至每一开关模式功率单元870中,例如于图示的功率单元870内的840处。因此,一种2相位选择得以在模拟域实现,其中可基于符号位I_BB[12](或者符号位Q_BB[12])产生两组L0。通过连同所有的振幅位1-BB[11:0](或者Q_BB[11:0])—起以打开或关闭阵列810 (或阵列820)中的各开关模式功率单元,图8所示的该功率放大器模块530能实现混频功能与功率放大功能和数模转换功能中的任一或者两者的结合。对两组LO的布线(!outing)会消耗较大的功率以及增加所占据的硅面积。如此一来,图8所示的功率放大器模块530也能实现混频功能与功率放大功能和数模转换功能的结合。
[0064]与上述的在模拟域内实现2相位选择,以及基于符号位的值产生两组LO不同,在本发明其他的实施例中,还可以实现一种多相位选择,其中可基于一个或多个相位选择位来产生多组L0。
[0065]优化地,由于将数字域扩展至功率放大器模块530,因此无需在电路中设置线性前驱动放大器或基带滤波器。此外,数控功率单元的使用也使得功率放大器模块530的功率消耗可大致与瞬态RF输出功率一致。
[0066]图9所示为依据本发明再一实施例的RF发射机900的简单结构示意图,其中该RF发射机900使用的数字预失真码字905通过部分插值(partial interpolation)应用至数字功率放大器中,该RF发射机900例如可实作于图4所示的数字信号处理模块408内。
[0067]在本发明实施例中,该数字预失真码字905可以通过一数字基带元件(未示出)接收输入复(IQ)信号,并对接收到的输入复(IQ)信号进行转换(例如执行映射操作)而产生。
[0068]于本发明一实施例中,仅有部分的PA功率单元被实施插值(interpolate)操作,即比特数据流首先被分割成具有不同延迟的多条路径,接着再被合并。因此,在图9所示的部分插值实施例中,DPA首先被划分为两个部分:‘DPA a’ 915与‘DPA bl’ 935加‘DPAb2’955的组合(例如图5所示的PA模块530的各个部分,其中该PA模块530包含对RF信号的高功率数模转换功能)。于本发明实施例中,对于‘DPA a’915所使用的数字预失真码字905,并未实施插值操作,例如‘DPA a’接收控制位X[M:O],而与此同时,对于‘DPA bl’ 935与‘DPA b2’ 955,则实施对所使用数字预失真码字的插值操作及接收两组控制字,例如其可被设置为应用全码字插值或者部分码字插值中的任意一种。
[0069]但是,并非所有的比特位均实施插值操作,即仅对控制位Χ[Μ:0]的部分执行插值。在部分码字插值应用中,仅对基带控制位的一部分(例如Χ[Μ:0]中的X[1-1:0])进行插值。因此,数字预失真码字905的各部分插值910分别被应用至多个(在本实施例中为两个)数字功率放大器935,955中,以及该通向‘DPA b2’ 955的第二路径还通过一延迟元件930以分别引入多个相位偏移至多条信号路径中。在本发明实施例中,该相位偏移可等于T/2,T=l/fs,其中fs为码字序列X(η)的采样频率。
[0070]在全码字插值应用中,输入至‘DPA a,915与‘DPA bl,935,‘DPA h2^ 955的基带控制字分别为Xl [Μ: O]和Χ2[Μ:0]。
[0071]于本实施例中,第一 ‘DPA a,915与第二 ‘DPA bl,935、‘DPA b2,955的输出于组合器920处得以组合,并产生一输出940至天线(未示出)。而在另一实施例中,该第二‘DPAbl’ 935与‘DPA b2’ 955可包含多条路径,例如图7所示的‘L’条路径,其中每条路径均包含不同的延迟偏移T/L。
[0072]因此,对上述的实施例进行总结,部分插值可包含两层的含义:(i )部分的DPA单元可通过插值比特位来进行控制;(ii)仅对部分控制位执行部分插值操作。
[0073]通过此方式,尽管可能会引进很小的性能降低,部分插值的使用可减少DAC图像,同时降低电路复杂度和功率消耗。使用插值操作的一个基本目的还包括维持较低的时钟频率。因此,优化地,虽然每一路径均会有不同的时钟延迟,但每条路径均运作在相同的时钟频率下以及总的数字时钟频率并不会增长。
[0074]现在请参见图10,图10所示为依据本发明实施例的对Dro码字实施全插值1000或部分插值1050以应用至DPA的两种实施方式的比对示意图。在本实施例中,DPA被设置为包含32个一进制单元(32U) 1015,1030 (每个单元的权重值均为‘64’),31个一进制单元(31U) 1020,1035 (每个单元的权重均为‘64’)以及6个二进制单元(6B) 1025,1040(每个单元的权重分别为‘32’,‘16’,‘8’,‘4’,‘2’,‘I’)。如图所示,在第一 DPA(DPA a) 1005, 1055中,无论对于部分插值1050还是全插值1000来说,输入xl (t)均提供至32U1015,31U1020以及6B1025的每一个中。在全插值应用1000中,输入x2 (t)可提供至第二 DPA (DPA b) 1010 的 32U1030,31U1035 以及 6B1040 的每一个中。
[0075]但是,在DPA的部分插值应用1050中,位于顶部的32U1030并未执行插值,以及输入xl(t)被重提供至32U1030的每一个中。同时,输入x2(t)被提供至第二 DPA (DPA b)1060 的 31U1035 及 6B1040 的每一个中。
[0076]于本发明实施例中,可使用各种部分插值方式。例如,在一实施例中,可对振幅控制字执行插值,而在另一实施例中,可对符号位执行插值,或者在其他实施例中,还可以对控制码字的任意部分执行插值。
[0077]图11所示为依据本发明还一实施例的RF发射机1100的简单结构示意图,其中该RF发射机1100同时通过混合多相滤波器应用DH)码字1105以及应用部分插值至DPA中,该RF发射机1100例如可实作于图4所示的数字信号处理模块408中。
[0078]于本发明实施例中,该数字预失真码字1105可以通过一数字基带元件(未示出)接收输入复(IQ)信号,并对接收到的输入复(IQ)信号进行转换(例如执行映射操作)而产生。
[0079]于本实施例中,仅对部分PA功率单元实施插值操作,因此,在图11所示的部分插值应用中,DPA首先被分割为两个部分:‘DPA a’ 1115与‘DPA bl’ 1135加‘DPA b2’的组合1155 (例如图5所示的PA模块530的各个部分,其中该PA模块530包含对RF信号的高功率数模转换功能)。于本发明的一实施例中,对于‘DPA a’1115所使用的数字预失真码字1105,并未实施插值操作,而与此同时,对于‘DPA bl’1135与‘DPA b2’1155,则被设置为应用全码字插值或者部分码字插值中的任意一种。
[0080]在部分码字插值应用中,仅对基带控制位的一部分(例如Χ[Μ:0]中的X[1-1:0])实施插值操作。因此,数字预失真码字1105的各部分插值1100分别被提供至多个(在本实施例中为两个)数字功率放大器1135,1155中,以及该通向‘DPA b2’ 1155的第二路径还通过一混合多相滤波器(h(n) )1145以及对应的一个或多个延迟元件1130以分别引入相位偏移至多条单独的信号路径中。在本发明实施例中,该相位偏移可设置为等于T/2,其中T=I/fs,fs为码字序列x(n)的采样频率。于本发明实施例中,该混合多相滤波器h(n)625以采样频率fs执行滤波功能。
[0081]在全码字插值应用中,输入至‘DPA a,1115与‘DPA bl,1135,‘DPA b2,1155的基带控制字分别为Xl [Μ:0]和X2[M:0]。
[0082]第一‘DPA a’ 1115 与第二 ‘DPA bl’ 1135,‘DPA b2’,1155 的输出于组合器 920处得以组合,并产生一输出1140至天线(未示出)。而在本发明另一实施例中,该第二 ‘DPAb’ 1135与‘DPA b2’ 1155可包含多条路径,例如图7所示的‘L’条路径,其中每条路径均包含不同的延迟偏移T/L。
[0083]在此方式下,通过仔细的设计混合多相滤波器1145及延迟元件1130,存在于fs的奇数倍处的所有功率DAC图像能得到进一步的减缓。因此,当混合多相滤波器1145 (例如上述方程式[I]所示)应用至第二相位时,该存在于fs奇数倍的DAC图像可以得到实质的减弱甚至在某些情形下可忽略不计。
[0084]如此一来,尽管可能会引进很小的性能降低,部分插值的使用可减少DAC图像,同时降低电路复杂度和功率消耗。使用插值操作的一个基本的目的还包括维持较低的时钟频率。因此,优化地,虽然每一路径均会有不同的时钟延迟,但每条路径均运作在相同的时钟频率下以及总的数字时钟频率并不会增长。
[0085]图12所示为依据本发明又一实施例的RF发射机1200的简单模块示意图,其中该RF发射机1200同时通过混合多相滤波器h (η) 1245应用DB)码字1205以及应用部分插值至数字功率放大器中,举例来说,该RF发射机1200可实作于图4所示的数字信号处理模块408 中。
[0086]于本发明实施例中,该数字预失真码字1205可以通过一数字基带元件(未示出)接收输入复(IQ)信号,并对接收到的输入复(IQ)信号进行转换(例如执行映射操作)而产生。该DPD码字1205可以直接(1210)提供至第一 DPA (DPAD1215中,该第一 DPA1215例如可以为图5所示的PA模块530的一部分,其中包含对RF信号的高功率数模转换功能。该DPD码字1205还可以通过一符号改变功能1255提供至第二 DPA (DPA2) 1215中,以使用第一路径的符号位取代第二路径的符号位。如此一来,符号位并未被插值以致两条路径上的符号位将保持一致,但剩余部分信号由于经过一系列混合多相滤波、延迟以及绝对值功能以提供至第二 DPA1235,因此其信号将与上述第一路径上的信号不同。在此方式下,DPA码字1205将经由混合多相滤波器1245及延迟元件1230以提供至第二 DPA1235,从而引入一相位偏移至信号路径中,于本发明实施例中,该相位偏移可以设置为等于Τ/2,其中T=l/fs,以及fs为码字序列X (η)的采样频率。以及于本发明实施例中,该混合多相滤波器h (η) 1245以采样频率fs执行滤波功能。滤波后的相位偏移信号接着在被提供至第二 DPA1235之前被输入至一绝对值功能1250中以产生DH)码字的绝对值。
[0087]第一 DPA1215与第二 DPA1235的输出接着于组合器1220中得以组合,并产生一输出值1240至天线(未示出)。需要注意的是,由于本实施例的RF发射机1200为一数字RF发射机,因此其中不包含任何的模拟基带滤波功能。
[0088]现在请参见图13,图13所示为依据本发明一实施例的数字滤波方法的简化流程图1300,该数字滤波方法例如为混合多相滤波方法,以用于减少DAC图像。该方法开始于步骤1310,接收一输入复信号及据此产生至少一基带码字信号。接着于步骤1315中,将放大级分割为多个部分,其中每个部分受控于一组上采样基带信号。接着于步骤1320中,应用至少一基带码字信号至功率放大器模块的第一功率单元中。虽然在图13中未示出,但是这条路径将包含一个或多个的数字滤波器或者延迟单元。接着在步骤1325中,该上采样后的基带码字信号被分割并应用至多条路径中,其中每条路径均包含一数字滤波器,该数字滤波器均被加权一合适的增益值。接着在步骤1330中,一条或多条携带基带码字信号的路径被采样时钟周期的一部分延迟。以及在步骤1335中,延迟信号、基带信号、码字信号分别应用至各放大单元/级中。最后再步骤1340中,各放大单元/级的输出于一输出端点予以组

口 ο
[0089]现在请参见图14,图14所示为依据本发明一实施例的对码字执行部分插值操作以降低DAC图像的影响/级别的方法的简单流程示意图1400。如图所示,该方法开始于步骤1410,接收一输入复信号及据此产生至少一基带码字信号。与此同时,该信号得到使能。接着于步骤1415中,包含多个放大单元/级的功率放大器被分割为多个部分。在本实施例中,放大单元/级被分割为‘A’部分和‘B’部分。此外,‘B’部分还可以进一步划分为‘BI’子部分和‘B2’子部分,其中‘BI’子部分和‘B2’子部分是彼此相等的。需要注意的是,在本发明其他的实施例中,放大单元/级的各个部分也可以被进一步划分为数量多于2的子部分,以及这些子部分也可以是不相等的。接着于步骤1420中,应用至少一基带码字信号至功率放大器模块的第一功率单元中,以及在步骤1425中,该基带码字信号X[M: O]被分割为两组部分插值信号X[M:1]与X[1-1:0]。但是本领域技术人员需要了解的是,在本发明其他的实施例中,该基带码字信号Χ[Μ:0]同样还可以被分割为多于两组的部分插值信号,以及在本发明其他的实施例中,该基带码字信号Χ[Μ:0]可以分割至多条路径,其中一条路径不执行插值以及至少一条路径或多条路径执行插值,例如图7所示的‘L’条路径,其中每条路径均包含不同的延迟偏移T/L。接着在步骤1430中,一条或多条路径被延迟,以及在步骤1435中,使用信号组Χ[Μ:0]以使能‘A’部分与‘BI’子部分中的合适单元。接着在步骤1440中,使用X[M:1]与X[1-1:0]的延迟的组合以使能‘B2’子部分中的合适单元。最后,在步骤1445中,各放大单元/级的输出于一输出端点予以组合。
[0090]现在请参见图15,图15所示为依据本发明一实施例的同时使用数字滤波(例如混合多相滤波)方法与部分插值方法,以降低DAC图像的影响/级别的方法的简单流程示意图1500。该方法开始于步骤1510,接收一输入复信号及据此产生至少一基带码字信号。与此同时,该信号得到使能。接着于步骤1515中,包含多个放大单元/级的功率放大器被分割为多个部分。在本实施例中,放大单元/级可分为‘A’部分和‘B’部分。此外,‘B’部分还可以进一步划分为‘BI’子部分和‘B2’子部分,其中‘BI’子部分和‘B2’子部分在本实施例中是彼此相等的。但是需要注意的是,在本发明其他的实施例中,放大单元/级的各个部分也可以被进一步划分为数量多于2的多个子部分,以及这些子部分也可以是不相等的。接着,在步骤1520中,至少一个基带码字信号应用至功率放大器模块的第一功率放大器单元中。而在两个功率放大器单元的实施例中,该至少一个基带码字信号也将经由一符号改变功能被应用至功率放大器模块的第二功率放大器单元中。接着于步骤1525中,针对各功率放大器单元/级从基带信号X[M: O]中分别产生Xa[M: O]与Xb [M: O],其中Xb [M: O]是通过对Χ[Μ:0]加权一合适的数字滤波器增益而产生,例如能提供转移函数‘Η’的混合多相滤波器。接着于步骤1530中,一条或多条路径得以延迟,以及在步骤1535中,使用Xa[Μ: O]以使能‘Α’部分与‘BI’子部分中的合适单元。此外,在步骤1540中,使用Xa[Μ:1]与Xb[1-1:0]的延迟的组合以使能‘Β2’子部分中的合适单元。最后,在步骤1545中,各放大单元/级的输出于一输出端点予以组合以提供至一天线。
[0091]在图5所示的实施例中,数字至RF发射机500包含复(同相/正交相)发射机。但是,本领域技术人员可以了解的是,本发明同样还可以通过另一形式的数字至RF发射机来实现。
[0092]图16至19所示为能获益于本发明实施例的各种数字至RF发射机的简单结构示意图。举例来说,本发明实施例还可以实作于数字极性发射机,或混合极性发射机(例如图16所示的RF发射机1600)中。在该实施例结构中,ΑΜ[0],- ,AM [N]的时钟频率可以依据前述的一种或多种技术动态地发生改变。
[0093]此外,本领域技术人员可以了解的是,本发明还可以实作于另一复(同相/正交相)发射机中,例如图17所示的复(同相/正交相)RF DAC发射机1700。在该实施例结构中,提供至数字至RF转换器的数字码字的时钟频率可以依据前述的一种或多种技术动态地发生改变。
[0094]此外,本领域技术人员同样可以了解的是,本发明还可以实作于一数字反相(out-phasing)发射机,例如图18所示的数字反相结构1800中。在该数字反相发射机中,通过数字控制字设置的该调制后相位输入可以依据前述的一种或多种技术动态地发生改变。
[0095]此外,本领域技术人员同样可以了解的是,本发明还可以实作于一使用线性元件的线性放大(LINC)发射机,例如图19所示的LINC发射机1900中。在该LINC发射机实施例中,调制后相位输入的时钟频率及可切换动态电源电压可以依据前述的一种或多种技术动态地发生改变。
[0096]虽然本发明通过上述各种数字至RF发射机的实施例来予以描述,但是本领域技术人员可以了解的是,本发明的概念也可以应用于其他的结构中,以产生同样的效果。
[0097]由于本发明所示范实施例大部分均可使用本领域技术人员所熟知的电子元件及电路来实现,因此为了使本领域技术人员能够更好的理解本发明的基本概念以及不对其产生错误的教示,在本文中对该部分电路将不会对其进行更进一步的详尽的细节描述。
[0098]虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明,本领域任何技术人员,在不脱离本发明的精神和范围内,当可做些许更动与润饰,因此本发明的保护范围当视本发明的权利要求书所界定的范围为准。
[0099]本领域技术人员可以了解的是,本文对所有逻辑模块仅是做示例性的说明而并非限制,在其他可选实施例中,各逻辑模块或电路元件可以以合并或分解的方式,通过具有相同功能的其他的逻辑模块或电路元件予以实现。因此,可以了解的是,本文所描述的结构仅是示例性的说明,实际上可实现同样功能的其他结构也可应用于本发明中。
[0100]虽然透过一些实施例对本发明进行描述,但是这并意味着对本发明的具体实现形式的限制。本发明的保护范围仅本申请的权利要求予以限制。此外,虽然可能在一实施例中仅描述本发明的一个特性,但是本领域技术人员应该了解,各个所述实施例的各不同特性可以依据本发明得以结合。在权利要求项中,「包含」一词应解释成「包含但不限定于」,其并不排除没有列入至权利要求的其他元件或者步骤。
[0101]此外,虽然本发明中的方法、元件以及步骤均被单独地列出,但是该多种方法、多个元件或者多个方法步骤均可以通过例如一个单元或者一个处理器予以实现。此外,虽然在不同的权利要求项中保护了本发明的不同特性,但是这些特性也可以进行组合,不同的权利要求项的单独保护并不代表特性之间的组合是不可行和/或不好的。同时,权利要求项所描述包含的特性并非对权利要求的保护范畴的限定,该权利要求项所限定的特性在适当的情形下也可以应用于其他的权利要求项中。
[0102]此外,各权利要求项的排列顺序也并非暗示本发明的各特征必须按照该特定的顺序予以执行,尤其是并非暗示本发明所保护的方法中的步骤必须按照请求项中特定的顺序予以运行。相反地,各个步骤也可以通过其他适合的步骤运行。此外,本文中的唯一并不排除多个的情形,以及「一个」、「第一」、「第二」等词也并不排除多个的情形。
【权利要求】
1.一种射频RF发射机,其特征在于,包含: 包含多个功率放大器单元的功率放大器; 至少一个信号处理模块,耦接于该功率放大器,该至少一个信号处理模块包含至少一个数字预失真组件,用于应用至少一数字预失真码字至多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及 组合器,用于至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
2.如权利要求1所述的RF发射机,其特征在于,该数字滤波器为混合多相滤波器。
3.如权利要求1所述的RF发射机,其特征在于,该至少一数字预失真码字经由该数字滤波器与一相位偏移元件应用至该多个功率放大器单元的至少一个中。
4.如权利要求1所述的RF发射机,其特征在于,该至少一数字预失真码字经由多个不同的数字滤波器分别应用至该多个功率放大器单元中的多个中。
5.如权利要求4所述的RF发射机,其特征在于,该至少一数字预失真码字经由多个不同的数字滤波器及多个不同的相位偏移单元分别应用至该多个功率放大器单元中的多个中。
6.如权利要求1所述的RF发射机,其特征在于,该至少一个数字信号处理模块还用于接收至少一个复输入信号,并基于该至少一个复输入信号产生该至少一数字预失真码字,该复输入信号中包含即将通过该RF接口传送的信号。
7.如权利要求6所述的RF发射机,其特征在于,该功率放大器包含两个分别由多个该功率放大器单元所组成的阵列,每一该阵列接收该至少一个复输入信号的不同组成成分,以对应生成该模拟RF信号的不同组成成分。
8.如权利要求1所述的RF发射机,其特征在于,该至少一个数字信号处理模块还用于: 对该至少一数字预失真码字的一部分实施插值操作;以及 输出该至少一数字预失真码字的插值部分至该多个功率放大器单元的至少一个中。
9.如权利要求8所述的RF发射机,其特征在于,该至少一个数字信号处理模块用于将该至少一数字预失真码字的未插值部分应用至该多个功率放大器单元的至少一个的第一部分中,以及将该至少一数字预失真码字的未插值部分的符号改变结果应用至该多个功率放大器单元的至少一个的第二部分中。
10.如权利要求9所述的RF发射机,其特征在于,该至少一个数字信号处理模块耦接至一符号位功能模块,该符号位功能模块用于使用该未插值部分的符号位取代该插值部分的符号位。
11.如权利要求9所述的RF发射机,其特征在于,该至少一个数字处理模块耦接至一绝对值功能模块,该绝对值功能模块设置于一插值路径中并用于提供该预失真码字的绝对值至该功率放大器单元。
12.如权利要求1所述的RF发射机,其特征在于,该多个功率放大器单元形成功率放大器模块的开关模式功率单元阵列。
13.如权利要求1所述的RF 发射机,其特征在于,该RF发射机为下列集合中的至少一个:复RF数模转换器发射器,数字极性发射机,混合极性发射机,数字反相发射机,使用非线性元件的线性放大发射机。
14.一种集成电路器件,其特征在于,包含: 至少一个数字信号处理模块,耦接至一功率放大器,该功率放大器包含多个功率放大器单元,其中该至少一个数字信号处理模块包含: 至少一个数字预失真组件,用于应用至少一数字预失真码字至该多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及 组合器,用于至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
15.一种用于产生通过RF接口传送的RF信号的方法,其特征在于,该方法包含: 产生至少一数字预失真码字; 应用该至少一数字预失真码字至一功率放大器的多个功率放大器单元中,其中该至少一数字预失真码字经由一数字滤波器应用至该多个功率放大器单元的至少一个中;以及至少部分基于数字滤波后的至少一数字预失真码字,对该多个功率放大器单元的多个输出进行组合以产生该RF信号。
16.—种RF发射机,其特征在于,包含: 包含多个功率放大器单元的功率放大器; 至少一个信号处理模块,耦接于该功率放大器,该至少一个信号处理模块包含至少一个数字预失真组件,该至少一个数字预失真组件用于: 对该至少一数字预失真码字实施插值操作;以及 输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
17.如权利要求16所述的RF发射机,其特征在于,该至少一个信号处理模块用于将该至少一数字预失真码字的未插值部分应用至该多个功率放大器单元的至少一个的第一部分中,以及将该至少一数字预失真码字的未插值部分的符号改变结果应用至该多个功率放大器单元的至少一个的第二部分中。
18.一种集成电路器件,其特征在于,包含: 至少一个信号处理模块,耦接于一功率放大器,该功率放大器包含多个功率放大器单元,其中该至少一个信号处理模块包含: 至少一个数字预失真组件,用于: 对该至少一数字预失真码字实施插值操作;以及 输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接口进行传送。
19.用于产生通过RF接口传送的RF信号的方法,其特征在于,该方法包含: 产生至少一数字预失真码字;应用该至少一数字预失真码字至一功率放大器的多个功率放大器单元中,该步骤进一步包含: 对该至少一数字预失真码字实施插值操作;以及 输出该至少一数字预失真码字的插值部分至该功率放大器的至少一个该功率放大器单元的一部分中,并至少部分基于该至少一数字预失真码字的该插值部分产生一模拟RF信号,该模拟RF信号用于通过一 RF接`口进行传送。
【文档编号】H04B1/04GK103888155SQ201310687199
【公开日】2014年6月25日 申请日期:2013年12月16日 优先权日:2012年12月21日
【发明者】路超, 王 华, 梁正柏, 商升望 申请人:联发科技(新加坡)私人有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1