变码端1与0互换的接收电路的制作方法

文档序号:7831903阅读:173来源:国知局
变码端1与0互换的接收电路的制作方法
【专利摘要】变码端1与0互换的接收电路,属于遥控【技术领域】,由接收解调电路、解码集成电路、执行单元、1与0互换的变码电路共同组成,在初始状态下,解码集成块的第一输出为低位,可靠接收第一次发射信号后,第一输出有高压,启动1与0互换的变码电路形成变码,接收第二次发射信号,接收两次信号后,解码集成块的第二输出才有高压启动执行单元,与本单位前所申请的单波双码发射方案相配合,实现实现发射部分发出的“1”与“0”码互换的接收,为实现两次发射创造良好的条件,进一步提升三态编码类的集成电路的防破解能力,使产品在市场竞争中产生具大的竞争力。
【专利说明】变码端1与O互换的接收电路

【技术领域】
[0001]属于遥控【技术领域】。

【背景技术】
[0002]遥控技术,即是远距离控制技术,分为编码技术与解码技术,编码技术也就是发射电路中的编码集成,编码技术在遥控产品中占据十分重要的位置,它直接关系着产品的优劣性,从现在的技术水平看,现在的编码集成电路,一种是较高档的以滚动码为代表的种类,这类集成电路的优点是编码复杂,破解困难,但是价格贵,同时技术难度大。另一类是以编码为三种状态的编码,如2262以代表的编码集成电路种类,这类集成的优点是价格低,所以制成的产品具有很大的价格竞争优势,市场前景广阔,但是缺点的由于编码简单密极不高,所以不能广泛地用在要求较高的产品中。
[0003]本单位在前段时间曾研制成了多个能变换码的发射电路方案,对提高产品的竞争力具有很大的意义,但还需要能接收变码的接收电路,才能与之成为一个整体,因此现还需要进一步的研制。


【发明内容】

[0004]本专利的主要目的是提出一种解码电路,创新出能接收变码的接收线路与本单位前所申请的单波双码发射方案相配合,实现实现发射部分发出的“ I ”与“O”码互换的接收,为实现两次发射创造良好的条件,进一步提升三态编码类的集成电路的防破解能力,但却基本保持着价格低廉的优势,因而制作的产品在市场竞争中产生具大的竞争力,与其它高级类编码集成电路组合后,能实现超强的破解效果。
[0005]本专利提出的措施是:
[0006]1、变码端I与O互换的接收电路由接收解调电路、解码集成电路、执行单元、I与O互换的变码电路共同组成。
[0007]其中:解码集成电路有8位码位,其中有7位为固定码,另一位为变码端。
[0008]接收解调电路的输出连接解码集成电路的输入,解码集成电路的第一输出连接I与O互换的变码电路,解码集成电路的第二输出连接执行单元。
[0009]I与O互换的变码电路由NPN三极管及外围件组成:
[0010]解码集成电路的第一输出连接外围控制二极管的正极,外围控制二极管的负极接外围电阻后到NPN三极管的基极,NPN三极管的发射极接地线,NPN三极管的集电极接一个外围电源电阻,解码集成电路的变码端连接NPN三极管的集电极。
[0011]2、所用的解码集成电路为非锁定型。
[0012]3、外围控制二极管为面贴合型二极管。
[0013]4、解码集成电路的7位固定码的接法应与发射中编码集成电路的固定码的接法相同。
[0014]对本措施进一步解释如下:
[0015]1、前段时间,本单位所研制的单波双码发射的主要原理:
[0016]在发射中,编码集成电路有8位码位,其中7位为固定码,另一位为变码码,在发射时,要发射两次码,其中第一次发射码是7位固定码,和一位的变动码的第一次码,第二次发射的码是不变的7位固定码,和一位变动码变动后的码信号。与本实用新型中的接收部分相对应,解码集成电路中7位固定码与发射中编码集成电路的7位固定码相同,而解码集成电路中的变动码的第一次信号是“1”,第二次变动后的码信号是“0”,而现在本实用新型的接收线路,就是要可靠地能接收第一次发出的变动码是“ I ”,第二次信号是“O”的信号。
[0017]2、在本措施中,产生的两次解码的结构是:把解码集成8位码中的7位码连接成了固定码,(图1中的03)把其中一位码成为了收两次信号一种变动码(图1中的04)。在初始状态时,其中原本为变位码位始终呈现出的码位是“ I”的固定状态,而发生变码是在收到信号后才产生。本发明中的解码集成电路有两位输出端,其中第一位输出端(图1中的05),又称为是自动变码控制端,该端的输出与外围件三极管相连。另一位是第二位输出(图1中的07),又称向后级的输出端,该输出后级相连,是直接输出本级的解码结果。这种线路的结构可以实现本发明接收变码的要求。在上述线路结构中,第一输出所连的NPN三极管及外围件称为I与O互换的变码电路。
[0018]3、变码产生I与O互换的原因是:当解码集成电路第一输出无输出为零时,所连接NPN三极管基极无电压,所以其集电极为高位,所以变码端接通电源为高位,8卩“1”状态。当解码集成电路第一输出有输出为高位时,所连接NPN三极管基极为高电压,其集电极为低位,所以解码集成电路的变码端为低位,即“ O ”状态。
[0019]4、与本单位曾申请的单波双码发明相配产生的解码原理:
[0020]本电路产生四种功能与相应原理:
[0021](I)接收发射部分发出的第一次码的的原理:如图2中,NPN三极管如同一个反相器,当基极有高电压,集电极反相为低电压,当基极为低电压,集电极反相为高电压。所以,在初始状态下,解码集成电路的第一输出无电压时,NPN三极管的集电极为高电压,所连接了变码端初始状态为高位“I”状态,这时不仅能可靠地收到7位固定码,同时能收到发射部分变码位第一次发出的“I”的状态。即与发射部分所发的第一个信号“I”对应。因为其原理没有违背现有产品的性能。
[0022](2)接收发射部分发出的第二次码的的原理:当收到发射发出的第一信号后,这时编码集成线路的第一输出端输出I的信号,该信号通过外围控制二极管与外围基极电阻后成功触发NPN三极管,使NPN三极管导通,促使NPN三极管集电极为低位,相当于NPN三极管的集电极与发射极接通,因此NPN三极管集电极所连接的解码集成电路的变码端为低位“O”状态,与发射部分的第二次变码信号“O”相对应,因而能收到发射部分发出的第二个变码信号。
[0023](3)接收两次变码有时序的严格要求与原理:本发明的要求发射部分发射的两次信号顺序有严格要求,(主要原因是作案者作案困难)不能紊乱。其原因是只有第一次发射出正确的码“I”后,本发明中的解码集成电路第一位输出才有输出,从而使本发明中的解码集成电路产生“O”的新码。引起第二次信号的接收。反之如果作案者是先发射出第二次的信号,此时因本发明的解码集成电路的码处于高位“ I”的状态,与发射码不符合,不会有输出。所以发射部分发出的两次信号有严格的时序要求。
[0024](4)、具有接收时限要求,(其好处是可以大大提高破解能力)原理:在本措施中其解码集成电路采用的瞬态输出型编码集成电路,其好处是,编码集成电路在收到第一次发出的信号后,第一输出端有高位输出,但不是长久的,只能在一个暂短的时间接收第二次信号,否则自动作费。需要重新接收第一次信号,才能接收第二信号。因而要破解必须要形成四要素。因而大大地提高了破解的密级。
[0025]5、NPN三极管的外围基极电阻与外围电源电阻的关系是:外围基极电阻有保护三极管的作用,在解码集成电路收到第一次信号后陡然升高的电压不会对NPN三极管形成损坏,具有限流的保护作用。
[0026]外围基极电阻与外围电源电阻所形成这样的关系:外围电源电阻阻值如果过小,外围基极电阻也要小才能触发NPN三极管,外围电源电阻如果过大,在解码集成电路的第一输出无信号时,解码集成电路的变码端有可能变无法是“ I ”状态,因此,外围电源电阻的阻值范围是:当解码集成电路未收到第一次发射信号时,变码端应基本为电源电压。而外围基极电阻的阻值范围是:当解码集成电路收到第一次发射的信号时,变码端的电压应为低,基本为地线0V。
[0027]6、NPN三极管基极与编码集成电路的第一个输出端有二极管作隔离,不破坏整体工作状态。
[0028]本发明实施后,与本单位前申请的发射部分配合后,以下突出的特点:
[0029]1、大大提升了低级的编码集成电路的性质,本
【发明者】的解码集成必须要接收两次码后才有输出,因而具有很高的防破解能力,由于低级的编码集成电路具有价格低廉的优势,所以其产品有很强的竞争力。
[0030]2、如果与滚动码线路的再次组合,其破译难度是超强的,因为滚动码是一类性质的编码,而本措施中双码发射又是一类性质的编码,两种不同性质的编码组合,比一种性质的编码破解难度更大。
[0031]3、本措施的双码接收线路接收可靠:
[0032]其原因是本发明中的解码集成电路固定码与与发射部分的固定码完全相符。而接收的变化码部分,第一次信号码是“1”,第二次信号的码是“0”,与发射部分发出的两次变码绝对相符,第一次信号是“1”,第二个信号也是“O”。完全遵循了这类编解码集成电路的规律。另一个十分重要的原因是,在本发明中的接收线路中的解码实现的是“跟踪制”,也即是在接收到第一个变码“ I”后,才自动变为第二次所需的码“0”,两次接收过程不紊乱,不越位。
[0033]4、破解十分困难:主要有三个原因,一是必须有两次不同的码才能实现解码,才有输出。二是两次所需的不同的码有时序要求,不能紊乱,第三个重要原因是,这种不同的两次变码在发射时还必须有时间的要求,因为本发明中采用的编码集成输出是采用的瞬态输出型,也即是说在收到信号后,其输出只能保持为瞬态高位,短暂时间后就会消失。如果作案者,在第一次试探作正确的码后,想在十分短暂的时间内再试探出第二次正确的码显然是十分困难的。也既是说,作案者想破解本发明必须通过三关:一是必须两次不同双码,二是还必须有时序,三是还必须限制在很短的时间之内才能完成,因此采用作案的“扫码仪”破解几乎不可能。从某一方面来说,这种密级高于滚动码,因为破解滚动码在理论上,存在一定的概率,只是这种概率很低,很低,而本发明因为存在上述的破解三要素,这种破解概率就更低。
[0034]5、线路可靠,一是线路精简,二是易坏件三极管只有一个。
[0035]6、生产容易,一是不用贵重的设备与仪表,二是技术简单,三是线路精简且所用元件要求低,所以可以产生很高的直通率,十分适合微型企业生产。

【专利附图】

【附图说明】
[0036]图1是变码端I与O互换的接收电路的总措施图。
[0037]图中:01、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);02、解码集成电路;03、解码集成电路的固定码;04、解码集成电路的变码端;05、解码集成电路的第二输出;06、执行单元;07、解码集成电路的第一输出;08、1与O互换的变码电路。
[0038]图2是本措施有关部分的实际电路图。
[0039]图中:01、射频接收解调部分(如超再生式接收解调单元,或外差式接收解调单元);02、解码集成电路;03、解码集成电路的固定码;04、解码集成电路的变码端;05、解码集成电路的第二输出;06、执行单元;07、解码集成电路的第一输出;09、外围控制二极管;010、外围基极电阻;012、NPN三极管;013、外围电源电阻。

【具体实施方式】
[0040]图1与图2共同描述了具体实施的一种方式。
[0041]1、挑选元件:其中解码集成电路选用2272,NPN三极管选用小功率的NPN三极管,电阻采用1/4瓦。
[0042]2、焊接:按图2焊接。
[0043]3、检测与调整:
[0044](I)、对三极管初始状态的调整:根据解码集成电路耐压的要求,外围电源电路应接在解码集成电路的火线与NPN三极管的集电极之间。
[0045](2)、对三极管工作状态调整与检测:调整外围电源电阻,当解码集成电路在未收到第一个信号时,NPN三极管集电极有输出,且基本为电源电压,反之当解码集成电路的第一输出端有高位输出时,NPN三极管集电极无输出,否则应调整外围基极电阻的阻值。
[0046](3)、对解码集成自动变码位线的功能检测:当发射出第一次信号时,本发明的解码集成能可靠接收:有万用表测时第一输出端有高位输出。此时如果用示波器的热端连接解码集成电路的变码端,显示屏的信号会由光滑线变为无屏的现象(表示变码位线为“O”状)。
[0047](4)、检测接两次信号的接收正确:编码集成在收到第一信号后,很快发射第二信号,这时编码集成第二输出有向后级的高位输出。有万用表测该位时有电压输出,如果采用示波器时,显示屏有高位反应。
[0048](5)、检测接收信号是否时序:将万用表或示波器接到解码集成电路的第二输出端,如果首先发射第二信号,此时解码集成电路第二输出无高压,如果有高压,则说明外围基极电阻与外围电源电阻的阻值不对,或是NPN三极管损坏。
[0049](6)、检测解码集成电路是否为非互锁型:将万用表或示波器接到解码集成电路的第一输出与第二输出观察,当收到信号后,在暂短的时间内信号会消失,否则应更换编码集成电路的型号。
【权利要求】
1.变码端I与O互换的接收电路,其特征是:由接收解调电路、解码集成电路、执行单元、I与O互换的变码电路共同组成: 其中:解码集成电路有8位码位,其中有7位为固定码,另一位为变码端; 接收解调电路的输出连接解码集成电路的输入,解码集成电路的第一输出连接I与O互换的变码电路,解码集成电路的第二输出连接执行单元; I与O互换的变码电路由NPN三极管及外围件组成: 解码集成电路的第一输出连接外围控制二极管的正极,外围控制二极管的负极接外围电阻后到NPN三极管的基极,NPN三极管的发射极接地线,NPN三极管的集电极接一个外围电源电阻,解码集成电路的变码端连接NPN三极管的集电极。
2.根据权利要求1所述的变码端I与O互换的接收电路,其特征是:所用的解码集成电路为非锁定型。
3.根据权利要求1所述的变码端I与O互换的接收电路,其特征是:外围控制二极管为面贴合型二极管。
4.根据权利要求1所述的变码端I与O互换的接收电路,其特征是:解码集成电路的7位固定码的接法应与发射中编码集成电路的固定码的接法相同。
【文档编号】H04B1/16GK204013510SQ201420507962
【公开日】2014年12月10日 申请日期:2014年9月4日 优先权日:2014年9月4日
【发明者】郑敏芝 申请人:重庆尊来科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1