发送装置、接收装置和通信系统的制作方法

文档序号:11637185阅读:360来源:国知局
发送装置、接收装置和通信系统的制造方法

本公开涉及执行信号发送的发送装置、执行信号接收的接收装置和执行信号发送和接收的通信系统。



背景技术:

随着近年来电子装置的高度功能化和多功能化,电子装置配备有各种器件,诸如半导体芯片、传感器、显示器件。在这些器件之中,进行大量数据交换。数据量随着电子装置的高度功能化和多功能化日益增加。因此,数据交换往往利用高速接口进行,该高速接口能够以例如几个gbps的速度发送和接收数据。

关于增加更多发送能力的方法,已公开了各种技术。例如,ptl1和2公开了利用三个信号(每个信号具有三个电压电平)来执行数据交换的通信系统。

[引用文献列表]

[专利文献]

ptl1:日本未审查的专利申请公开(pct申请译本)号2011-517159。

ptl2:日本未审查的专利申请公开(pct申请译本)号2010-520715。



技术实现要素:

正如所述,在通信系统中,需要更大的发送能力以希望进一步增加发送能力。

因此,提供使得能够提高发送能力的发送装置、接收装置和通信系统是可取的。

根据本公开的实施例的第一发送装置包括生成器单元、输出控制单元和驱动单元。生成器单元基于控制信号生成指示发送符号的序列的发送符号信号。输出控制单元基于发送符号信号生成输出控制信号。驱动单元基于输出控制信号生成第一输出信号、第二输出信号和第三输出信号。生成器单元基于控制信号生成发送符号信号,以允许第一输出信号、第二输出信号和第三输出信号彼此交换信号模式。

根据本公开的实施例的第二发送装置包括符号生成器单元和输出单元。符号生成器单元基于用于指示发送符号的序列中的转换的转换信号生成符号信号。符号生成器单元被配置为能够在序列的头部设置发送符号。输出单元基于符号信号生成第一输出信号、第二输出信号和第三输出信号。

根据本公开的实施例的接收装置包括接收器单元和处理器单元。接收器单元基于第一输入信号、第二输入信号和第三输入信号生成指示符号序列的第一符号信号。处理器单元基于控制信号并基于第一符号信号生成作为第二符号的第一符号信号,该第一符号信号将在第一输入信号、第二输入信号和第三输入信号彼此交换信号模式的条件下生成。

根据本公开实施例的通信系统包括发送装置和接收装置。发送装置基于控制信号生成多组三个输出信号。接收装置接收多组输出信号。发送装置被配置为能够基于控制信号允许多组输出信号中的每组输出信号中的三个输出信号彼此交换信号模式。

在根据本公开的实施例的第一发送装置中,基于控制信号生成发送符号信号。基于发送符号信号生成第一输出信号、第二输出信号和第三输出信号。生成发送符号信号以允许第一输出信号、第二输出信号和第三输出信号彼此交换信号模式。

在根据本公开的实施例的第二发送装置中,基于指示发送符号序列中的转换的转换信号在符号生成器单元中生成符号信号。在输出单元中,基于符号信号生成第一输出信号、第二输出信号和第三输出信号。符号生成器单元被配置为能够将发送符号设置在发送符号序列的头部。

在根据本公开的实施例的接收装置中,基于第一输入信号、第二输入信号和第三输入信号生成第一符号信号。基于第一符号信号并基于控制信号生成第二符号信号。在此情况下,将在第一输入信号、第二输入信号和第三输入信号彼此交换信号模式的条件下生成第一符号信号作为第二符号信号。

在根据本公开的实施例的通信系统中,生成多组发送信号,并从发送装置发送给接收装置。在此情况下,发送装置被配置为能基于控制信号允许每组中的三个输出信号彼此交换信号模式。

根据本公开的实施例的第一发送装置,生成第一发送符号,以允许第一输出信号、第二输出信号和第三输出信号彼此交换信号模式。因此,可以增加发送能力。

根据本公开的实施例的第二发送装置,其配置能够在序列的头部设置发送符号。因此,可以增加发送能力。

根据本公开的实施例的接收装置,将在第一输入信号、第二输入信号和第三输入信号彼此交换信号模式的条件下生成第一符号信号作为第二符号信号。因此,可以增加发送能力。

根据本公开的实施例的通信系统,配置使得能够基于控制信号允许每组中的三个输出信号彼此交换信号模式。因此,可以增加发送能力。

值得注意的是,本公开的效果并不一定局限于上述的效果,并且可包括本文所述的任何效果。

附图说明

图1为示出根据本公开的一个示例实施例的通信系统的一个配置示例的框图。

图2为示出由图1所示的通信系统发送和接收的信号的电压状态的描述图。

图3为示出根据第一实施例的发送装置的一个配置示例的框图。

图4为示出符号转换的描述图。

图5为示出图3所示的发送符号生成器单元的一个配置示例的框图。

图6为汇总图3所示的发送符号生成器单元的一个操作示例的表格。

图7a为示出利用图3所示的发送装置的另一通信系统的一个配置示例的框图。

图7b为示出利用图3所示的发送装置的另一通信系统的一个配置示例的框图。

图7c为示出利用图3所示的发送装置的另一通信系统的一个配置示例的框图。

图7d为示出利用图3所示的发送装置的另一通信系统的一个配置示例的框图。

图7e为示出利用图3所示的发送装置的另一通信系统的一个配置示例的框图。

图8为示出图3所示的模式处理器单元的一个配置示例的框图。

图9为汇总图3所示的模式处理器单元的一个操作示例的表格。

图10为示出图3所示的串行器的一个操作示例的时序波形图。

图11为汇总图3所示的发送装置的一个操作示例的表格。

图12为示出图1所示的接收装置的一个配置示例的框图。

图13为示出图12所示的接收装置的接收操作的一个示例的描述图。

图14为汇总图3所示的发送装置的一个操作示例的另一表格。

图15为汇总通信系统的一个操作示例的表格。

图16为示出根据第一实施例的修改示例的发送装置的一个配置示例的框图。

图17为汇总图16所示的模式处理器单元的一个操作示例的表格。

图18为示出根据第一实施例的另一修改示例的发送装置主要部分的一个配置示例的框图。

图19为示出根据第一实施例的另一修改示例的接收装置的一个配置示例的框图。

图20为汇总图19所示的模式处理器单元的一个操作示例的表格。

图21为汇总图19所示的接收装置的一个操作示例的表格。

图22为示出根据第一实施例的另一修改示例的通信系统的一个配置示例的框图。

图23为示出根据第一实施例的另一修改示例的通信系统的一个配置示例的框图。

图24为示出根据第二实施例的发送装置的一个配置示例的框图。

图25为示出图24所示的模式处理器单元的一个配置示例的框图。

图26为示出图24所示的发送符号生成器单元的一个配置示例的框图。

图27为汇总图24所示的模式处理器单元和发送符号生成器单元的一个操作示例的表格。

图28为示出根据第二实施例的发送装置的一个配置示例的另一框图。

图29为示出图28所示的模式处理器单元的一个配置示例的框图。

图30为汇总图28所示的模式处理器单元和发送符号生成器单元的一个操作示例的表格。

图31a为汇总图28所示的模式处理器单元和发送符号生成器单元的另一操作示例的表格。

图31b为汇总图28所示的模式处理器单元和发送符号生成器单元的另一操作示例的表格。

图32为汇总通信系统的一个操作示例的表格。

图33为汇总通信系统的另一操作示例的表格。

图34为汇总通信系统的另一操作示例的表格。

图35a为示出符号转换的描述图。

图35b为示出符号转换的描述图。

图35c为示出符号转换的描述图。

图35d为示出符号转换的描述图。

图36为汇总通信系统的另一操作示例的表格。

图37为汇总通信系统的另一操作示例的表格。

图38a为示出符号转换的描述图。

图38b为示出符号转换的描述图。

图38c为示出符号转换的描述图。

图38d为示出符号转换的描述图。

图39为汇总通信系统的另一操作示例的表格。

图40为汇总通信系统的另一操作示例的表格。

图41为示出应用根据示例实施例的通信系统的智能手机的外观和配置的透视图。

图42为示出应用根据示例实施例的应用通信系统的应用处理器的一个配置示例的框图。

图43为示出应用根据示例实施例的通信系统的图像传感器的一个配置示例的框图。

图44为示出变形例相关的通信系统的一构成例的框图。

具体实施方式

在下文中,本公开的一些实施例将参考附图来描述。需要指出,将按照下列次序进行描述。

1.第一实施例

2.第二实施例

3.应用实例

[1.第一实施例]

[配置示例]

图1示出应用根据第一实施例的发送装置的通信系统(通信系统1)的一个配置示例。通信系统1可利用具有三个电压电平的信号执行通信。

通信系统1包括发送装置10和接收装置50。发送装置10可包括三个输出端p0至p2。接收装置50可包括三个输入端pa至pc。此外,发送装置10的输出端p0和接收装置50的输入端pa可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pb可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pc可通过发送路径102彼此耦接。发送装置10可从输出端p0输出信号sig0、从输出端p1输出信号sig1、从输出端p2输出信号sig2。此外,接收装置50可通过输入端pa接收信号sig0、通过输入端pb接收信号sig1并通过输入端pb接收信号sig2。在此示例中,发送信号的发送路径100至102的特性阻抗可为50ω。信号sig0、sig1和sig2可各自在三个电压电平之间转换(高电平电压vh、中等电平电压vm和低电平电压vl)。发送装置10可被配置为能够将信号发送至输入端pa至pc的顺序不同的不同接收装置50,如后文所述。

图2示出当发送装置10和接收装置50如图1所示耦接时信号sig0、sig1和sig2的电压状态。发送装置10可以利用三个信号sig0、sig1和sig2发送六个符号“+x”、“-x”、“+y”、“-y”、“+z”和“-z”。例如,在发送符号“+x”的情况下,发送装置10可允许信号sig0为高电平电压vh、允许信号sig1为低电平电压vl并允许信号sig2为中等电平电压vm。在发送符号“-x”的情况下,发送装置10可允许信号sig0为低电平电压vl、允许信号sig1为高电平电压vh并允许信号sig2为中等电平电压vm。在发送符号“+y”的情况下,发送装置10可允许信号sig0为中等电平电压vm、允许信号sig1为高电平电压vh并允许信号sig2为低电平电压vl。在发送符号“-y”的情况下,发送装置10可允许信号sig0为中等电平电压vm、允许信号sig1为低电平电压vl并允许信号sig2为高电平电压vh。在发送符号“+z”的情况下,发送装置10可允许信号sig0为低电平电压vl、允许信号sig1为中等电平电压vm并允许信号sig2为高电平电压vh。在发送符号“-z”的情况下,发送装置10可允许信号sig0为高电平电压vh、允许信号sig1为中等电平电压vm并允许信号sig2为低电平电压vl。

图3示出发送装置10的一个配置示例。发送装置10可包括时钟生成器单元17、分频器电路18、转换信号生成器单元20、发送符号生成器单元30、模式设置单元19、模式处理器单元40、串行器11至13、输出控制单元14、预驱动单元150至152和驱动单元160至162。

时钟生成器单元17可生成时钟txck。时钟txck的频率可为例如,2ghz。时钟生成器单元17可由例如pll(锁相环)构成,并基于例如从发送装置10外部提供的参考时钟(未示出)生成时钟txck。此外,时钟生成器单元17可向分频器电路18、串行器11至13和输出控制单元14提供时钟txck。

分频器电路18可基于时钟txck执行除法运算以生成时钟ck。在该示例中,分频器电路18可执行除以七的除法运算。换句话说,在该示例中,时钟ck的频率可为约285mhz(=2ghz/7)。此外,分频器电路18可向转换信号生成器单元20和发送符号生成器单元30提供时钟ck。

转换信号生成器单元20可基于所输入的信号和时钟ck生成转换信号txf0至txf6、txr0至txr6和txp0至txp6。在这里,单组转换信号txf0、txr0和txp0可指示由发送装置10发送的符号序列中的符号的转换。类似地,单组转换信号txf1、txr1和txp1可指示符号的转换。单组转换信号txf2、txr2和txp2可指示符号的转换。单组转换信号txf3、txr3和txp3可指示符号的转换。单组转换信号txf4、txr4和txp4可指示符号的转换。单组转换信号txf5、txr5和txp5可指示符号的转换。单组转换信号txf6、txr6和txp6可指示符号的转换。换句话说,转换信号生成器单元20可生成七组转换信号。在下文中,术语“转换信号txf、txr和txp”可在适当时表示七组转换信号中的任一组。

图4示出转换信号txf、txr以及txp和符号转换之间的关系。被分配给每个转换的三位数值以列举的顺序指示转换信号txf、txr和txp的值。

转换信号txf(翻转)可允许符号在“+x”和“-x”之间转换、允许符号在“+y”和“-y”之间转换并允许符号在“+z”和“-z”之间转换。在一个具体的示例中,在转换信号txf为“1”的情况下,可进行转换以便改变符号的极性(例如,从“+x”改为“-x”)。在转换信号txf为“0”的情况下,不进行此转换。

在转换信号txf为“0”的情况下,转换信号txr(旋转)和txp(极性)可允许符号在“+x”和非“-x”之间、在“+y”和非“-y”之间,或“+z”和非“-z”之间进行转换。在一个具体的示例中,在转换信号txr和txp分别为“1”和“0”的情况下,可保持符号极性以图4中的顺时针方向进行(例如,从“+x”至“+y”)转换。在转换信号txr和txp分别为“1”和“1”的情况下,可改变符号极性以图4中的顺时针方向进行(例如,从“+x”至“-y”)转换。此外,在转换信号txr和txp分别为“0”和“0”的情况下,可保持符号极性以图4中的逆时针方向进行(例如,从“+x”至“+z”)转换。在转换信号txr和txp分别为“0”和“1”的情况下,可改变符号极性以图4中的逆时针方向进行(例如,从“+x”至“-z”)。

转换信号生成器单元20可生成如所述的七组转换信号txf、txr和txp。此外,转换信号生成器单元20可向发送符号生成器单元30提供七组转换信号txf、txr和txp(转换信号txf0至txf6、txr0至txr6和txp0至txp6)。

发送符号生成器单元30可基于转换信号txf0至txf6、txr0至txr6和txp0至txp6并基于时钟ck生成符号信号tx10至tx16、tx20至tx26和tx30至tx36。在这里,单组符号信号tx10、tx20和tx30可指示六个符号“+x”、“-x”、“+y”、“-y”、“+z”和“-z”中的任一个。类似地,单组符号信号tx11、tx21、tx31可指示六个符号中的任一个。单组符号信号tx12、tx22和tx32可指示六个符号中的任一个。单组符号信号tx13、tx23和tx33可指示六个符号中的任一个。单组符号信号tx14、tx24和tx34可指示六个符号中的任一个。单组符号信号tx15、tx25和tx35可指示六个符号中的任一个。单组符号信号tx16、tx26和tx36可指示六个符号中的任一个。换句话说,发送符号生成器单元30可基于七组转换信号生成七组符号信号。

图5示出发送符号生成器单元30的一个配置示例。发送符号生成器单元30可包括七个信号生成器单元31至37以及触发器(f/f)38。

信号生成器单元31可基于单组转换信号txf0、txr0和txp0并基于单组符号信号d16、d26和d36生成单组符号信号tx10、tx20和tx30。在一个具体的示例中,信号生成器单元31可基于由单组符号信号d16、d26和d36指示的符号ns7并基于单组转换信号txf0、txr0和txp0获得如图4所示的转换后的符号ns0。换句话说,单组转换信号txf0、txr0和txp0可指示从符号ns7至符号ns0的转换。此外,信号生成器单元31可输出所生成的符号ns0,作为单组符号信号tx10、tx20和tx30。

图6示出符号信号tx10、tx20和tx30的一个配置示例。在此示例中,如图6汇总,六个符号“+x”、“-x”、“+y”、“-y”、“+z”和“-z”可与三位符号信号tx10、tx20和tx30相关联。

类似地,信号生成器单元32可基于单组转换信号txf1、txr1和txp1并基于单组符号信号tx10、tx20和tx30(符号ns0)生成单组符号信号tx11、tx21和tx31(符号ns1)。信号生成器单元33可基于单组转换信号txf2、txr2和txp2并基于单组符号信号tx11、tx21和tx31(符号ns1)生成单组符号信号tx12、tx22和tx32(符号ns2)。符号生成器单元34可基于单组转换信号txf3、txr3和txp3并基于单组符号信号tx12、tx22和tx32(符号ns2)生成单组符号信号tx13、tx23和tx33(符号ns3)。信号生成器单元35可基于单组转换信号txf4、txr4和txp4并基于单组符号信号tx13、tx23和tx33(符号ns3)生成单组符号信号tx14、tx24和tx34(符号ns4)。信号生成器单元36可基于单组转换信号txf5、txr5和txp5并基于单组符号信号tx14、tx24和tx34(符号ns4)生成单组符号信号tx15、tx25和tx35(符号ns5)。信号生成器单元37可基于单组转换信号txf6、txr6和txp56并基于单组符号信号tx5、tx25和tx35(符号ns5)生成单组符号信号tx16、tx26和tx36(符号ns6)。因此,信号生成器单元31至37可依次彼此耦接。

触发器38可基于时钟ck分别对单组符号信号tx16、tx26和tx36执行采样,并且输出采样信号的结果作为单组符号信号d16、d26和d36。换句话说,触发器38可允许由单组符号信号tx16、tx26和tx36指示的符号ns6延迟时钟ck的一个时钟周期,以输出所得符号(符号ns7)作为单组符号信号d16、d26和d36。

通过此构造,在发送符号生成器单元30中,在时钟ck的一定周期内,信号生成器单元31至37可依次生成符号ns0至ns6。此外,触发器38可在下一周期内向信号生成器单元31提供由信号生成器单元37生成的符号ns6作为符号ns7。

模式设置单元19(图3)可向模式处理器单元40提供模式信号smode以设置发送装置10的操作模式。

模式处理器单元40可基于模式信号smode并基于符号信号tx10至tx16、tx20至tx26和tx30至tx36生成符号信号tx110至tx116、tx120至tx126和tx130至tx136。在一个具体的示例中,模式处理器单元40可生成符号信号tx110至tx116、tx120至tx126和tx130至tx136,以允许信号sig0、sig1和sig2根据模式信号smode彼此交换信号模式。

换句话说,由于发送装置10和接收装置50可由不同的供应商提供,可能存在输出端p0至p2的顺序和输入端pa至pc的顺序并不彼此对应于该顺序的情况。此外,例如,在发送装置10安装在印刷电路板的正面而接收装置50安装在印刷电路板的背面的情况下,可能存在输出端p0至p2的顺序和输入端pa至pc的顺序并不彼此对应于该顺序的情况。因此,在通信系统1中,模式处理器单元40可基于符号信号tx10至tx16、tx20至tx26和tx30至tx36生成符号信号tx110至tx116、tx120至tx126和tx130至tx136,以允许信号sig0、sig1和sig2彼此交换信号模式。以此方式,在通信系统1中,无需在发送装置10和接收装置50之间交叉布线,便可以执行信号发送,而不管接收装置50的输入端pa至pc的顺序。

模式设置单元19可构造成使得该模式设置单元19包括例如电阻器。模式设置单元19可基于未示出的控制器的指令设置模式处理器单元40的操作模式m1至m6。

操作模式m1可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pa、pb和pc(图1)。

操作模式m2可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pc、pa和pb(图7a)。在此情况下,发送装置10的输出端p0和接收装置50的输入端pc可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pa可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pb可通过发送路径102彼此耦接。

操作模式m3可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pb、pc和pa(图7b)。在此情况下,发送装置10的输出端p0和接收装置50的输入端pb可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pc可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pa可通过发送路径102彼此耦接。

操作模式m4可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pb、pa和pc(图7c)。在此情况下,发送装置10的输出端p0和接收装置50的输入端pb可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pa可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pc可通过发送路径102彼此耦接。

操作模式m5可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pc、pb和pa(图7d)。在此情况下,发送装置10的输出端p0和接收装置50的输入端pc可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pb可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pa可通过发送路径102彼此耦接。

操作模式m6可为在接收装置50的输入端按以下顺序排列的情况下使用的模式:输入端pa、pc和pb(图7e)。在此情况下,发送装置10的输出端p0和接收装置50的输入端pa可通过发送路径100彼此耦接。发送装置10的输出端p1和接收装置50的输入端pc可通过发送路径101彼此耦接。发送装置10的输出端p2和接收装置50的输入端pb可通过发送路径102彼此耦接。

模式设置单元19可通过使用模式信号smode向模式处理器单元40发送对应于发送装置10的输出端p0、p1、p2和接收装置50的输入端pa、pb和pc之间的耦接的操作模式m1至m6中的一个操作模式。

图8示出模式处理器单元40的一个配置示例。模式处理器单元40可包括处理器电路41至47。处理器电路41可基于符号信号tx10、tx20和tx30(符号ns0)并基于模式信号smode生成符号信号tx110、tx120和tx130(符号ns10)。类似地,处理器电路42可基于符号信号tx11、tx21和tx31(符号ns1)并基于模式信号smode生成符号信号tx111、tx121和tx131(符号ns11)。处理器电路43可基于符号信号tx12、tx22和tx32(符号ns2)并基于模式信号smode生成符号信号tx112、tx122和tx132(符号信号ns12)。处理器电路44可基于符号信号tx13、tx23和tx33(符号ns3)并基于模式信号smode生成符号信号tx113、tx123和tx133(符号信号ns13)。处理器电路45可基于符号信号tx14、tx24和tx34(符号ns4)并基于模式信号smode生成符号信号tx114、tx124和tx134(符号ns14)。处理器电路46可基于符号信号tx15、tx25和tx35(符号ns5)并基于模式信号smode生成符号信号tx115、tx125和tx135(符号ns15)。处理器电路47可基于符号信号tx16、tx26和tx36(符号ns6)并基于模式信号smode生成符号信号tx116、tx126和tx136(符号信号ns16)。

图9示出处理器电路41的一个操作示例。在操作模式m1中,处理器电路41可输出符号信号tx10作为符号信号tx110、输出符号信号tx20作为符号信号tx120、输出符号信号tx30作为符号信号tx130。此外,在操作模式m2中,处理器电路41可输出符号信号tx30作为符号信号tx110、输出符号信号tx10作为符号信号tx120并输出符号信号tx20作为符号信号tx130。此外,在操作模式m3中,处理器电路41可输出符号信号tx20作为符号信号tx110、输出符号信号tx30作为符号信号tx120并输出符号信号tx10作为符号信号tx130。此外,在操作模式m4中,处理器电路41可输出符号信号tx10的反相信号作为符号信号tx110、输出符号信号tx30的反相信号作为符号信号tx120并输出符号信号tx20的反相信号作为符号信号tx130。此外,在操作模式m5中,处理器电路41可输出符号信号tx20的反相信号作为符号信号tx110、输出符号信号tx10的反相信号作为符号信号tx120并输出符号信号tx30的反相信号作为符号信号tx130。此外,在操作模式m6中,处理器电路41可输出符号信号tx30的反相信号作为符号信号tx110、输出符号信号tx20的反相信号作为符号信号tx120并输出符号信号tx10的反相信号作为符号信号tx130。

如上所述,在操作模式m1至m3中,处理器电路41可重新排列符号信号tx10、tx20和tx30以生成符号信号tx110、tx120和tx130。此外,在操作模式m4和m6中,处理器电路41可重新排列符号信号tx10的反相信号、符号信号tx20的反相信号和符号信号tx30的反相信号以生成符号信号tx110、tx120和tx130。

在该示例中,要注意的是,给出作为示例的处理器电路41的操作的示例,但该描述可同样适用于处理器电路42至47。

串行器11(图3)可基于符号信号tx110至tx116并基于时钟txck以所列出的顺序串行化符号信号tx110至tx116以生成符号信号tx1。串行器12可基于符号信号tx120至tx126并基于时钟txck以所列出的顺序串行化符号信号tx120至tx126以生成符号信号tx2。串行器13可基于符号信号tx130至tx136并基于时钟txck以所列出的顺序串行化符号信号tx130至tx136以生成符号信号tx3。

图10示出串行器11至13的操作,其中,(a)指示符号信号tx1的波形、(b)指示符号信号tx2的波形以及(c)指示符号信号tx3的波形。串行器11可以此顺序重复输出符号信号tx110至tx116。串行器12可以此顺序重复输出符号信号tx120至tx126。串行器13可以此顺序重复输出符号信号tx130至tx136。因此,串行器11至13可以此顺序重复输出符号ns10至ns16。

输出控制单元14可基于符号信号tx1、tx2和tx3并基于时钟txck生成六个信号pu0、pd0、pu1、pd1、pu2和pd2。此外,输出控制单元14可向预驱动单元150提供信号pu0和pd0、向预驱动单元151提供信号pu1和pd1以及向预驱动单元152提供信号pu2和pd2。

预驱动单元150可基于信号pu0和pd0驱动驱动单元160。预驱动单元151可基于信号pu1和pd1驱动驱动单元161。预驱动单元152可基于信号pu2和pd2驱动驱动单元162。

预驱动单元150可包括预驱动电路du和dd。预驱动电路du可基于信号pu0驱动驱动单元160的晶体管mu(后文所述)。预驱动电路dd可基于信号pd0驱动驱动单元160的晶体管md(后文所述)。同样适用于预驱动单元151和152。

驱动单元160可生成信号sig0。驱动单元161可生成信号sig1。驱动单元162可生成信号sig2。

驱动单元160可包括晶体管mu和md以及电阻器ru和rd。晶体管mu和md可为n沟道mos(金属氧化物半导体)fet(场效应晶体管)。晶体管mu可包括用电源电压vdd为其供电的漏极、被提供有预驱动单元150的预驱动电路du的输出信号的栅极以及耦接至电阻器ru的一端的源极。晶体管md可包括耦接至电阻器rd的一端的漏极、被提供有预驱动单元150的预驱动电路dd的输出信号的栅极以及接地的源极。电阻器ru和rd可充当终止端(terminators),并且在该示例中,为50ω。电阻器ru可具有耦接至晶体管mu的源极的一端,以及耦接至晶体管rd的另一端并耦接至输出端p0的另一端。电阻器rd可具有耦接至晶体管mu的漏极的一端,以及耦接至晶体管ru的另一端并耦接至输出端p0的另一端。同样适用于驱动单元161和162。

通过此配置,输出控制单元14、预驱动单元150到152以及驱动单元160至162可基于符号信号tx1至tx3设置输出端p0至p2的电压分别作为不同的三个电压(高电平电压vh、中等电平电压vm和低电平电压vl)。

图11示出发送装置10的一个操作示例。例如,在符号信号tx1、tx2和tx3为“100”的情况下,输出控制单元14可允许信号pu0、pd0、pu1、pd1、pu2和pd2为“100100”。因此,在驱动单元160中,晶体管mu可被导通,而晶体管md可被截止。这使得输出端p0的电压(信号sig0)被设置为高电平电压vh。此外,在驱动单元161中,晶体管mu可被截止,而晶体管md可被导通。这使得输出端p1的电压(信号sig1)被设置为低电平电压vl。此外,在驱动单元162中,晶体管mu和md均可截止。这使得输出端p2的电压(信号sig2)通过下文所述的接收装置50的电阻器51a至51c被设置为中等电平电压vm。

图12示出接收装置50的一个配置示例。接收装置50可包括电阻器51a、51b和51c,放大器52a、52b和52c,时钟生成器单元53,触发器54和55以及信号生成器单元56。

电阻器51a、51b和51c可充当通信系统1的终止端。电阻器51a可包括耦接至输入端pa的一端以及耦接至电阻器51b的另一端和电阻器51c的另一端的另一端。电阻器51b可包括耦接至输入端pb的一端以及耦接至电阻器51a和51c的另一端的另一端。电阻器51c可包括耦接至输入端pc的一端以及耦接至电阻器51a和51b的另一端的另一端。

放大器52a、52b和52c可各自输出对应于在正输入端的信号和在负输入端的信号之间的差值的信号。放大器52a可包括正输入端和负输入端,正输入端耦接至放大器52c的负输入端并耦接至电阻器51a的一端,负输入端耦接至放大器52b的正输入端并耦接至电阻器51b的一端。放大器52b可包括正输入端和负输入端,正输入端耦接至放大器52a的负输入端并耦接至电阻器51b的一端,负输入端耦接至放大器52c的正输入端并耦接至电阻器51c的一端。放大器52c可包括正输入端和负输入端,正输入端耦接至放大器52b的负输入端并耦接至电阻器51c的一端,负输入端耦接至放大器52a的正输入端并耦接至电阻器51a。

通过此配置,放大器52a可输出对应于在由输入端pa接收到的信号和由输入端pb接收到的信号之间的差值的信号。放大器52b可输出对应于在由输入端pb接收到的信号和由输入端pc接收到的信号之间的差值的信号。放大器52c可输出对应于在由输入端pc接收到的信号和由输入端pa接收到的信号之间的差值的信号。

图13可示出放大器52a、52b和52c的一个操作示例。在该示例中,由输入端pa接收到的信号可为高电平电压vh,而由输入端pb接收到的信号可为低电平电压vl。在此情况下,输入端pc的电压可由电阻器51a至51c设置为中等电平电压vm。在此情况下,电流iin可以所列出的顺序流过输入端pa、电阻器51a、电阻器51b和输入端pb。此外,放大器52a的正输入端可被提供有高电平电压vh,而负输入端可提供有低电平电压vl,从而产生正的差值。因此,放大器52a可输出“1”。此外,放大器52b的正输入端可被提供有低电平电压vl,而负输入端可被提供有中等电平电压vm,从而产生负的差值。因此,放大器52b可输出“0”。此外,放大器52c的正输入端可被提供有中等电平电压vm,而负输入端可提供有高电平电压vh,从而产生负的差值。因此,放大器52c可输出“0”。

时钟生成器单元53可基于放大器52a、52b和52c的输出信号生成时钟rxck。

触发器54可允许放大器52a、52b和52c的输出信号被延迟时钟rxck的一个时钟周期,并输出相应的所得信号。触发器54的输出信号可指示符号rs。在这里,符号rs可指示具有符号ns0至ns6的六个符号“+x”、“-x”、“+y”、“-y”、“+z”和“-z”中的任一个。

触发器55可允许触发器54的三个输出信号被延迟时钟rxck的一个时钟周期,并输出相应的所得信号。换句话说,触发器55可允许符号rs被延迟时钟rxck的一个时钟周期以生成符号rs2。符号可rs2为在前收到的符号,并指示具有符号rs的六个符号“+x”、“-x”、“+y”、“-y”、“+z”和“-z”中的任一个。

信号生成器单元56可基于触发器54和55的输出信号并基于时钟rxck生成转换信号rxf、rxr和rxp。转换信号rxf、rxr和rxp可分别对应于发送装置10中的转换信号txf、txr和txp,并指示符号的转换。信号生成器单元56可基于由触发器54的输出信号指示的符号rs并基于由触发器55的输出信号指示的在前符号rs2识别符号的转换(图4)以生成转换信号rxf、rxr和rxp。

在这里,转换信号生成器单元20、发送符号生成器单元30、模式处理器单元40和串行器11至13对应于本公开中的“生成器单元”的一个具体示例。模式处理器单元40对应于本公开中的“处理器单元”的一个具体示例。发送符号生成器单元30对应于本公开中的“符号生成器单元”的一个具体示例。符号信号tx1、tx2和tx3对应于本公开中的“发送符号信号”的一个具体示例。信号pu0、pd0、pu1、pd1、pu2和pd2对应于本公开中的“输出控制信号”的一个具体示例。

[操作和工作]

根据本实施例给出了通信系统1的操作和工作的描述。

[整体操作要点]

首先,给出参考图3和图12以及其他附图的通信系统1的整体操作要点的描述。在发送装置10(图3)中,时钟生成器单元17可生成时钟txck。分频器电路18可基于时钟txck执行除法运算以生成时钟ck。转换信号生成器单元20可基于所输入的信号并基于时钟ck生成转换信号txf0至txf6、txr0至txr6和txp0至txp6。发送符号生成器单元30可基于转换信号txf0至txf6、txr0至txr6和txp0至txp6并基于时钟ck生成符号信号tx10至tx16、tx20至tx26和tx30至tx36。模式设置单元19可向模式处理器单元40提供模式信号smode以设置发送装置10的操作模式。模式处理器单元40可基于模式信号smode并基于符号信号tx10至tx16、tx20至tx26和tx30至tx36生成符号信号tx110至tx116、tx120至tx126和tx130至tx136。串行器11可基于符号信号tx110至tx116并基于时钟txck以该顺序串行化符号信号tx110至tx116以生成符号信号tx1。串行器12可基于符号信号tx120至tx126并基于时钟txck以该顺序串行化符号信号tx120至tx126以生成符号信号tx2。串行器13可基于符号信号tx130至tx136并基于时钟txck以该顺序串行化符号信号tx130至tx136以生成符号信号tx3。输出控制单元14可基于符号信号tx1、tx2和tx3并基于时钟txck生成六个信号pu0、pd0、pu1、pd1、pu2和pd2。预驱动单元150可基于信号pu0和pd0驱动驱动单元160。驱动单元160可生成信号sig0。预驱动单元151可基于信号pu1和pd1驱动驱动单元161。驱动单元161可生成信号sig1。预驱动单元152可基于信号pu2和pd2驱动驱动单元162。驱动单元162可生成信号sig2。

在接收装置50(图12)中,放大器52a可输出对应于在由输入端pa接收到的信号和由输入端pb接收到的信号之间的差值的信号。放大器52b可输出对应于在由输入端pb接收到的信号和由输入端pc接收到的信号之间的差值的信号。放大器52c可输出对应于在由输入端pc接收到的信号和由输入端pa接收到的信号之间的差值的信号。时钟生成器单元53可基于放大器52a、52b和52c的输出信号生成时钟rxck。触发器54可允许放大器52a、52b和52c的输出信号被延迟时钟rxck的一个时钟周期,并输出相应的所得信号。触发器55可允许触发器54的三个输出信号被延迟时钟rxck的一个时钟周期,并输出相应的所得信号。信号生成器单元56可基于触发器54和55的输出信号并基于时钟rxck生成转换信号rxf、rxr和rxp。

[发送符号生成器单元30的详细操作]

发送符号生成器单元30(图5)可基于转换信号txf0至txf6、txr0至txr6和txp0至txp6并基于时钟ck生成符号信号tx10至tx16、tx20至tx26和tx30至tx36。在下文中,给出该操作的详细描述。

在发送符号生成器单元30中,首先,信号生成器单元31可基于单组转换信号txf0、txr0和txp0并基于单组符号信号d16、d26和d36(在时钟ck的在之前周期中的符号ns6)生成单组符号信号tx10、tx20和tx30(符号ns0)。信号生成器单元32可基于单组转换信号txf1、txr1和txp1并基于单组符号信号tx10、tx20和tx30(符号ns0)生成单组符号信号tx11、tx21和tx31(符号ns1)。信号生成器单元33可基于单组转换信号txf2、txr2和txp2并基于单组符号信号tx11、tx21和tx31(符号ns1)生成单组符号信号tx12、tx22和tx32(符号ns2)。信号生成器单元34可基于单组转换信号txf3、txr3和txp3并基于单组符号信号tx12、tx22和tx32(符号ns2)生成单组符号信号tx13、tx23和tx33(符号ns3)。信号生成器单元35可基于单组转换信号txf4、txr4和txp4并基于单组符号信号tx13、tx23和tx33(符号ns3)生成单组符号信号tx14、tx24和tx34(符号ns4)。信号生成器单元36可基于单组转换信号txf5、txr5和txp5并基于单组符号信号tx14、tx24和tx34(符号ns4)生成单组符号信号tx15、tx25和tx35(符号ns5)。信号生成器单元37可基于单组转换信号txf6、txr6和txp6并基于单组符号信号tx15、tx25和tx35(符号ns5)生成单组符号信号tx16、tx26和tx36(符号ns6)。

此外,触发器38可允许单组符号信号tx16、tx26和tx36(符号ns6)延迟时钟ck的一个时钟周期,以输出所得信号作为单组符号信号d16、d26和d36。

如上所述,在发送符号生成器单元30中,在时钟ck的一定周期内,信号生成器单元31至37可依次生成符号ns0至ns6。触发器38可在下一周期内向信号生成器单元31提供由信号生成器单元37生成的符号ns6。换句话说,七个信号生成器单元31至37以及单个触发器38可构成回路,从而允许这些电路在具有低频的时钟ck的每个周期内操作。因此,在发送符号生成器单元30中,即使在时钟ck(时钟txck)频率为高的情况下,也可以降低生成错误操作的可能性,。

[模式处理器单元40的详细操作]

模式处理器单元40可基于模式信号smode并基于符号信号tx10至tx16、tx20至tx26和tx30至tx36生成符号信号tx110至tx116、tx120至tx126以及tx130至tx136。在一个具体的示例中,模式处理器单元40可生成符号信号tx110至tx116、tx120至tx126以及tx130至tx136,以允许信号sig0、sig1和sig2根据模式信号smode彼此交换信号模式。

如图10所示,串行器11可以此顺序串行化符号信号tx110至tx116以生成符号信号tx1。串行器12可以此顺序串行化符号信号tx120至tx126以生成符号信号tx2。串行器13可以此顺序串行化符号信号tx130至tx136以生成符号信号tx3。在一个具体的示例中,在时间段pp内(图10),串行器11、12和13可输出从模式处理器单元40(处理器电路41)输出的符号信号tx110、tx120和tx130分别作为符号信号tx1、tx2和tx3。输出控制单元14、预驱动150至152和驱动器160至162可基于符号信号tx1、tx2和tx3生成信号sig0、sig1和sig2。

图14汇总了输出控制单元14、预驱动区150至152和驱动器160至162的操作。图14相当于图11,其中,用“1”替代高电平电压vh,用“0”替代低电平电压vl,并用“1/2”替代中等电平电压vm。在此情况下,信号sig0、sig1和sig2可使用符号信号tx1、tx2和tx3由下面的表达式表示:

sig0={1+(tx1-tx3)}/2

sig1={1+(tx2-tx1)}/2

sig2={1+(tx3-tx2)}/2

如上所述,在时间段pp内(图10),符号信号tx1、tx2和tx3可分别为符号信号tx110、tx120和tx130。因此,在时间段pp内,信号sig0、sig1和sig2可使用符号信号tx110、tx120和tx130由下面的表达式表示:

sig0={1+(tx110-tx130)}/2

sig1={1+(tx120-tx110)}/2

sig2={1+(tx130-tx120)}/2

如图9所示,模式处理器单元40的处理器电路41可基于符号信号tx10、tx20和tx30并基于模式信号smode生成符号信号tx110、tx120和tx130(符号ns10)。在下文中,以给出的处理器电路41为例,描述了在每种操作模式下的模式处理器单元40的操作。

图15汇总了在各操作模式下通信系统1的一个操作示例。在这里,信号siga、sigb和sigc分别指示由输入端pa、pb和pc接收到的信号。

如图9所示,在操作模式m1中,处理器电路41可输出符号信号tx10作为符号信号tx110、输出符号信号tx20作为符号信号tx120并输出符号信号tx30作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx10-tx30)}/2

sig1={1+(tx20-tx10)}/2

sig2={1+(tx30-tx20)}/2

如图1所示,在操作模式m1中,接收装置50的输入端可按以下顺序排列:输入端pa、pb和pc。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由下面的表达式表示:

siga=sig0={1+(tx10-tx30)}/2

sigb=sig1={1+(tx20-tx10)}/2

sigc=sig2={1+(tx30-tx20)}/2

如图9所示,在操作模式m2中,处理器电路41可输出符号信号tx30作为符号信号tx110、输出符号信号tx10作为符号信号tx120并输出符号信号tx20作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx30-tx20)}/2

sig1={1+(tx10-tx30)}/2

sig2={1+(tx20-tx10)}/2

如图7a所示,在操作模式m2中,接收装置50的输入端可按以下顺序排列:输入端pc、pa和pb。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由下面的表达式表示:

siga=sig1={1+(tx10-tx30)}/2

sigb=sig2={1+(tx20-tx10)}/2

sigc=sig0={1+(tx30-tx20)}/2

如上所述,在操作模式m2中,接收装置50(接收装置50a)的输入端pa、pb和pc可能够如操作模式m1的情况接收相同的信号。

如图9所示,在操作模式m3中,处理器电路41可输出符号信号tx20作为符号信号tx110、输出符号信号tx30作为符号信号tx120并输出符号信号tx10作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx20-tx10)}/2

sig1={1+(tx30-tx20)}/2

sig2={1+(tx10-tx30)}/2

如图7b所示,在操作模式m3中,接收装置50(接收装置50b)的输入端可按以下顺序排列:输入端pb、pc和pa。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由下面的表达式表示:

siga=sig2={1+(tx10-tx30)}/2

sigb=sig0={1+(tx20-tx10)}/2

sigc=sig1={1+(tx30-tx20)}/2

如上所述,在操作模式m3中,接收装置50(接收装置50b)的输入端pa、pb和pc能够如操作模式m1的情况接收相同的信号。

如图9所示,在操作模式m4中,处理器电路41可输出符号信号tx10的反相信号作为符号信号tx110、输出符号信号tx30的反相信号作为符号信号tx120并输出符号信号tx20的反相信号作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx20-tx10)}/2

sig1={1+(tx10-tx30)}/2

sig2={1+(tx20-tx30)}/2

如图7c所示,在操作模式m4中,接收装置50(接收装置50c)的输入端可按以下顺序排列:输入端pb、pa和pc。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由下面的表达式表示:

siga=sig1={1+(tx10-tx30)}/2

sigb=sig0={1+(tx20-tx10)}/2

sigc=sig2={1+(tx30-tx20)}/2

如上所述,在操作模式m4中,接收装置50(接收装置50c)的输入端pa、pb和pc可能够如操作模式m1的情况接收相同的信号。

如图9所示,在操作模式m5中,处理器电路41可输出符号信号tx20的反相信号作为符号信号tx110、输出符号信号tx10的反相信号作为符号信号tx120并输出符号信号tx30的反相信号作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx30-tx20)}/2

sig1={1+(tx20-tx10)}/2

sig2={1+(tx10-tx30)}/2

如图7d所示,在操作模式m5中,接收装置50(接收装置50d)的输入端可按以下顺序排列:输入端pc、pb和pa。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由下面的表达式表示:

siga=sig2={1+(tx10-tx30)}/2

sigb=sig1={1+(tx20-tx10)}/2

sigc=sig0={1+(tx30-tx20)}/2

如上所述,在操作模式m5中,接收装置50(接收装置50d)的输入端pa、pb和pc能够如操作模式m1的情况接收相同的信号。

如图9所示,在操作模式m6中,处理器电路41可输出符号信号tx30的反相信号作为符号信号tx110、输出符号信号tx20的反相信号作为符号信号tx120并输出符号信号tx10的反相信号作为符号信号tx130。因此,信号sig0至sig2可使用符号信号tx10、tx20和tx30由下面的表达式表示:

sig0={1+(tx10-tx30)}/2

sig1={1+(tx30-tx20)}/2

sig2={1+(tx20-tx10)}/2

如图7e所示,在操作模式m6中,接收装置50(接收装置50e)的输入端可按以下顺序排列:输入端pa、pc和pb。因此,由输入端pa、pb和pc接收到的信号siga、sigb和sigc可由以下表达式表示:

siga=sig0={1+(tx10-tx30)}/2

sigb=sig2={1+(tx20-tx10)}/2

sigc=sig1={1+(tx30-tx20)}/2

如上所述,在操作模式m6中,接收装置50(接收装置50e)的输入端pa、pb和pc能够如操作模式m1的情况接收相同的信号。

如上所述,在发送装置10中设置有模式处理器单元40,从而允许信号sig0、sig1和sig2彼此交换信号模式。因此,可以增加发送能力。换句话说,对于模式处理器单元40,发送装置10和接收装置50a至50e(图7)的一些布线之间将彼此交叉,从而产生复杂的布线模式的可能性。在此情况下,例如,可能发生信号反射,从而产生降低波形质量的可能性,并难以增加发送能力。相反,在发送装置10中设置有模式处理器单元40,从而允许在发送装置10和接收装置50之间没有交叉布线的情况下发送信号。因此,在通信系统1中,可以降低由于例如信号反射而造成的降低波形质量的可能性。因此,可以增加发送能力。

[效果]

如该实施例中所述,提供了模式处理器单元。这允许在发送装置和接收装置之间没有交叉布线的情况下发送信号。因此,可以增加发送能力。

[修改示例1-1]

在上述实施例中,模式处理器单元40可设置在串行器11至13的前级中,但这是非限制的。相反,例如,如在图16所示的发送装置10a中,模式处理器单元40a可设置在串行器11的后级中。发送装置10a可包括模式处理器单元40a。如图17所示,模式处理器单元40a可基于从串行器11至13输出的符号信号tx01、tx02和tx03并基于模式信号smode生成符号信号tx1、tx2和tx3。在发送装置10a中,与上述实施例的情况相比,可以降低模式处理器单元的电路规模(图8)。

[修改示例1-2]

在上述实施例中,符号信号的串行化可在生成发送符号之后执行,但这是非限制的。例如,在如图18所示的发送装置10b中,可在转换信号串行化之后执行发送符号的生成。应注意,在图18中,省略了输出控制单元14的后级中的块(block)。发送装置10b可包括串行器11b、12b和13b,发送符号生成器单元30b以及模式处理器单元40a。

串行器11b可基于转换信号txf0至txf6并基于时钟txck以该顺序串行化转换信号txf0至txf6以生成转换信号txf8。串行器12b可基于转换信号txr0至txr6并基于时钟txck以该顺序串行化转换信号txr0至txr6以生成转换信号txr8。串行器13b可基于转换信号txp0至txp6并基于时钟txck以该顺序串行化转换信号txp0至txp6以生成转换信号txp8。

转换符号生成器单元30b可基于转换信号txf8、txr8和txp8并基于时钟ck生成符号信号tx01、tx02和tx03。发送符号生成器单元30b可包括信号生成器单元31b和触发器(f/f)38b。例如,信号生成器单元31b可基于转换信号txf8、txr8和txp8并基于符号信号d1、d2和d3与信号生成器单元31生成符号信号tx01、tx02和tx03。在一个具体的示例中,信号生成器单元31b可基于由符号信号d1、d2和d3指示的符号并基于转换信号txf8、txr8和txp8获得如图4所示的转换后的符号。信号生成器单元31b可输出所得符号作为符号信号tx01、tx02和tx03。触发器38b可基于时钟txck执行符号信号tx01、tx02和tx03的采样。触发器38可输出采样结果作为符号信号d1、d2和d3。

如图18所示,模式处理器单元40a可基于符号信号tx01、tx02和tx03并基于模式信号smode生成符号信号tx1、tx2和tx3。

如上所述,该发送装置10b可相当于发送装置10(图3),不过其处理发送符号的生成和处理串行化的顺序发生了变化。换句话说,串行器11b至13b对应于发送装置10中的串行器11至13,而模式处理器单元40a对应于发送装置10中的模式处理器单元40。此外,发送符号生成器单元30b对应于发送装置10中的发送符号生成器单元30。在发送装置10b中,与上述实施例的情况相比,可以降低模式处理器单元的电路规模(图8)。

[修改示例1-3]

在上述实施例中,模式处理器单元40可设置在发送装置10中,但这是非限制的。相反,例如,在如图19所示的接收装置50g中,模式处理器单元可设置在接收装置中。接收装置50g可包括模式设置单元57和模式处理器单元58。模式设置单元57可基于来自未示出的控制器的指令向模式处理器单元58提供模式信号smode以设置接收装置50g的操作模式。如图20所示,如同例如根据前述实施例的处理器电路41,在操作模式m1至m3中,模式处理器单元58可重新排列放大器52a、放大器52b和52c提供的三个信号rx1、rx2和rx3以生成三个信号rx11、rx12和rx13并将它们提供给触发器54。此外,模式处理器58可重新排列放大器52a、52b和52c提供的三个信号rx1、rx2和rx3的逆信号以生成三个信号rx11、rx12和rx13并将它们提供给触发器54。

图21示出接收装置50g在各种操作模式中的一个操作示例。在这里,术语“sig0-sig1”表示,当将sig0提供至放大器52(52a、52b或52c)的正输入端并将sig1提供至负输入端时,相关放大器52的输出信号。这也适用于术语“sig1-sig2”、“sig2-sig0”、“sig1-sig0”、“sig2-sig1”和“sig0-sig2”。

如图1所示,在操作模式m1中,发送装置10的输出端p0和接收装置50g的输入端pa可彼此耦接。发送装置10的输出端p1和接收装置50g的输入端pb可彼此耦接。发送装置10的输出端p2和接收装置50g的输入端pc可彼此耦接。因此,信号rx1、rx2和rx3可由下面的表达式表示:

rx1=sig0-sig1

rx2=sig1-sig2

rx3=sig2-sig0

如图20所示,在操作模式m1中,信号rx1可作为信号rx11输出。信号rx2可作为信号rx12输出。信号rx3可作为信号rx13输出。因此,信号rx11至rx13可由下面的表达式表示:

rx11=sig0-sig1

rx12=sig1-sig2

rx13=sig2-sig0

如图7a所示,在操作模式m2中,发送装置10的输出端p0和接收装置50g的输入端pc可彼此耦接。发送装置10的输出端p1和接收装置50g的输入端pa可彼此耦接。发送装置10的输出端p2和接收装置50g的输入端pb可彼此耦接。因此,信号rx1、rx2和rx3可由下面的表达式表示:

rx1=sig1-sig2

rx2=sig2-sig0

rx3=sig0-sig1

如图20所示,在操作模式m2中,信号rx3可作为信号rx11输出。信号rx1可作为信号rx12输出。信号rx2可作为信号rx13输出。因此,信号rx11至rx13可由下面的表达式表示:

rx11=sig0-sig1

rx12=sig1-sig2

rx13=sig2-sig0

如上所述,在操作模式m2中,模式处理器58能够输出和操作模式m1的情况下的信号相同的信号rx11至rx13。

同样适用于其他操作模式m3至m6。通过此配置,也可以在发送装置和接收装置之间没有交叉布线的情况下执行信号发送。因此,可以增加发送能力。

[修改示例1-4]

在上述实施例中,模式设置单元19可基于未示出的控制器的指令生成模式信号smode。该控制器可设置在发送装置10中,或另选地,该控制器者可如在图22所示的通信系统1f中设置在接收装置中。通信系统1f包括发送装置10f和接收装置50f。接收装置50f包括控制器59f。控制器59f可在诸如通信系统1f电源启动的场合下向发送装置10f的模式设置单元19f提供控制信号ctl。模式设置单元19可基于控制信号ctl生成模式信号smode。例如,可使用作为发送控制信号ctl的接口的i2c(内置集成电路)接口。此外,例如,发送装置10f被设置在成像装置中,可使用相机控制接口(cci)。

同样,根据修改示例1-2的接收装置50g的模式处理器单元57可基于未示出的控制器生成模式信号smode。该控制器可设置在接收装置50g中,或另选地,该控制器者可如在图23所示的通信系统1g中设置在发送装置中。通信系统1g包括发送装置10g和接收装置50g。发送装置10g可包括控制器19g。控制器19g可在诸如通信系统1g电源启动的场合下向接收装置50g的模式设置单元57提供控制信号ctl。模式设置单元57可基于控制信号ctl生成模式信号smode。

[其他修改示例]

此外,可组合两个或两个以上的修改示例。

[2.第二实施例]

接下来给出根据第二实施例的通信系统2的描述。该实施例不同于前述第一实施例在于,允许信号sig0、sig1和sig2彼此交换信号模式的方法。应注意,与根据上述第一实施例的通信系统1基本上相同的组成部件由相同的参考字符表示,并且其描述在适当时省略。

如图1所示,通信系统2可包括发送装置60。发送装置60可被配置为能够允许信号sig0、sig1和sig2彼此交换信号模式。

图24示出发送装置60的一个配置示例。发送装置60可包括模式设置单元69、模式处理器单元61和发送符号生成器单元70。

模式设置单元69可向模式处理器单元61提供模式信号smode1,同时向发送符号生成器单元70提供模式信号smode2,以如根据上述第一实施例的模式设置单元19那样设置发送装置60的操作模式m1至m6。

模式处理器61可基于模式信号smode1并基于转换信号txr0至txr6生成转换信号txr10至txr16。

图25示出模式处理器单元61的一个配置示例。模式处理器单元61可包括反相器iv0至iv6和选择器sel0至sel6。反相器iv0至iv6可分别生成转换信号txr0至txr6的反相信号。选择器sel0可基于模式信号smode1选择转换信号txr0或反相器iv0的输出信号(转换信号txr0的反相信号),并输出所选信号作为转换信号txr10。选择器sel1可基于模式信号smode1选择转换信号txr1或反相器iv1的输出信号(转换信号txr1的反相信号),并输出所选信号作为转换信号txr11。选择器sel2可基于模式信号smode1选择转换信号txr2或反相器iv2的输出信号(转换信号txr2的反相信号),并输出所选信号作为转换信号txr12。选择器sel3可基于模式信号smode1选择转换信号txr3或反相器iv3的输出信号(转换信号txr3的反相信号),并输出所选信号作为转换信号txr13。选择器sel4可基于模式信号smode1选择转换信号txr4或反相器iv4的输出信号(转换信号txr4的反相信号),并输出所选信号作为转换信号txr14的信号。选择器sel5可基于模式信号smode1选择转换信号txr5或反相器iv5的输出信号(转换信号txr5的反相信号),并输出所选信号作为转换信号txr15。选择器sel6可基于模式信号smode1选择转换信号txr6或反相器iv6的输出信号(转换信号txr6的反相信号),并输出所选信号作为转换信号txr16。

发送符号生成器单元70可基于转换信号txf0至txf6、txr10至txr16和txp0至txp6并基于时钟ck生成符号信号tx10至tx16、tx20至tx26和tx30至tx36。

图26示出发送符号生成器单元70的一个配置示例。发送符号生成器单元70可包括触发器(f/f)78。触发器78可基于时钟ck对单组符号信号tx16、tx26和tx36(符号ns6)进行采样,并如根据第一实施例的触发器38那样,分别输出采样结果作为单组符号信号d16、d26和d36(符号ns7)。此外,触发器78可基于模式信号smode2设置单组符号信号d16、d26和d36(符号ns7)的初始值(初始符号)。

图27汇总了选择器sel0和触发器78的一个操作示例。在操作模式m1至m3中,选择器sel0可输出转换信号txr0作为转换信号txr10。此外,在操作模式m4至m6中,选择器sel0可输出转换信号txr0的反相信号作为转换信号txr10。触发器78可在操作模式m1中将初始符号设置为符号“+x”,在操作模式m2中将初始符号设置为符号“+y”,并在操作模式m3中将初始符号设置为符号“+z”。此外,触发器78可在操作模式m4中将初始符号设置为符号“-x”,在操作模式m5中将初始符号设置为符号“-y”,并在操作模式m6中将初始符号设置为符号“-z”。

应注意,在该示例中,给出作为示例的选择器sel0的描述。然而,同样适用于选择器sel1至sel6。

在这里,转换信号生成器单元20、模式处理器单元61、发送符号生成器单元70和串行器11至13对应于本公开中的“生成器单元”的一个具体示例。模式处理器单元61对应于本公开中的“处理器单元”的一个具体示例。发送符号生成器单元70对应于本公开中的“符号生成器单元”的一个具体示例。

接下来给出发送装置60的操作细节的描述。接下来,为了更好地描述,给出使用相当于发送装置图60的发送装置80的描述(图24),其在处理发送符号的生成和处理串行化的顺序上发生了变化。

图28示出发送装置80的主要部分的一个配置示例。应指出,在图28中,省略了输出控制单元14的后级中的块。发送装置80可包括串行器81至83、模式处理器单元84和发送符号生成器单元90。

串行器81可基于转换信号txf0至txf6并基于时钟txck以该顺序串行化转换信号txf0至txf6以生成转换信号txf8。串行器82可基于转换信号txr0至txr6并基于时钟txck以该顺序串行化转换信号txr0至txr6以生成转换信号txr8。串行器83可基于转换信号txp0至txp6并基于时钟txck以该顺序串行化转换信号txp0至txp6以生成转换信号txp8。

模式处理器84可基于模式信号smode1并基于转换信号txr8生成转换信号txr9。

图29示出模式处理器单元84的一个配置示例。模式处理器单元84可包括反相器85和选择器86。反相器85可生成转换信号txr8的反相信号。选择器86可基于模式信号smode1选择转换信号txr8或反相器85的输出信号(转换信号txr8的反相信号),并输出所选信号作为转换信号txr9。

发送符号生成器单元90可基于转换信号txf8、txr9和txp8并基于时钟ck生成符号信号tx1、tx2和tx3。发送符号生成器单元90可包括信号生成器单元91和触发器(f/f)92。例如,信号生成器单元91可基于转换信号txf8、txr9和txp8并基于符号信号d1、d2和d3,像信号生成器单元31那样,生成符号信号tx1、tx2和tx3。在一个具体的示例中,信号生成器单元91可基于由符号信号d1、d2和d3指示的符号ns22并基于转换信号txf8、txr9和txp8获得如图4所示的转换后的符号ns21。信号生成器单元91可输出符号ns21作为符号信号tx1、tx2和tx3。触发器92可基于时钟txck对符号信号tx1、tx2和tx3进行采样。触发器92可分别输出采样结果作为符号信号d1、d2和d3。此外,触发器92可基于模式信号smode2设置符号信号d1、d2和d3(符号ns22)的初始值(初始符号)。

如上所述,发送装置80可相当于发送装置60(图24),不过其在处理发送符号的生成和处理串行化的顺序处发生了变化。换句话说,串行器81至83对应于发送装置60中的串行器11至13,而模式处理器84对应于发送装置60中的模式处理器单元61。此外,发送符号生成器单元90对应于发送装置60中的发送符号生成器单元70,而触发器92对应于发送装置60中的触发器78(图26)。

图30汇总了选择器86和触发器92的一个操作示例。在发送装置60的情况下,图30对应于图27。选择器86可在操作模式m1至m3中输出转换信号txr8作为转换信号txr9,并在操作模式m4至m6中输出转换信号txr8的反相信号作为转换信号txr9。触发器92可在操作模式m1中将初始符号设置为符号“+x”,在操作模式m2中将初始符号设置为符号“+y”,在操作模式m3中将初始符号设置为符号“+z”,在操作模式m4中将初始符号设置为符号“-x”,在操作模式m5中将初始符号设置为符号“-y”,在操作模式m6中将初始符号设置为符号“-z”。

图31a汇总了在操作模式m1至m3中模式处理器单元84和发送符号生成器单元90的操作。图31b汇总了在操作模式m4至m6中模式处理器单元84和发送符号生成器单元90的操作。图31a和31b指示基于由符号信号d1、d2、d3指示的符号ns22并基于转换信号txf8、txr8和txp8所生成的符号ns21(发送符号)。图31a对应于如图4所示的状态转换图。换句话说,在操作模式m1至m3中,模式处理器单元84可输出转换信号txr8作为转换信号txr9。因此,在图31a中汇总的操作可与发送符号生成器单元90的操作相同。此外,图31b相当于转换信号txr8被反相的图31a。换句话说,在操作模式m4至m6中,考虑到模式处理器单元84输出转换信号txr8的反相信号作为转换信号txr9,转换信号txr8可被反相。

图32汇总了通信系统2的一个操作示例。在图32中,术语“在发送侧状态”指示在输出端p0至p2的电流。在一个具体的示例中,术语“p0top1”指示通过接收装置50从输出端p0流向输出端p1的电流。术语“p1top0”指示通过接收装置50从输出端p1流向输出端p0的电流。术语“p1top2”指示通过接收装置50从输出端p1流向输出端p2的电流。术语“p2top1”指示通过接收装置50从输出端p2流向输出端p1的电流。术语“p2top0”指示通过接收装置50从输出端p2流向输出端p0的电流。术语“p0top2”指示通过接收装置50从输出端p0流向输出端p2的电流。此外,术语“在接收侧的状态”指示在输入端pa至pc流过的电流。在一个具体的示例中,术语“atob”是指从输入端pa流向输入端pb的电流。术语“btoa”是指从输入端pb流向输入端pa的电流。术语“btoc”是指从输入端pb流向输入端pc的电流。术语“ctob”是指从输入端pc流向输入端pb的电流。术语“ctoa”是指从输入端pc流向输入端pa的电流。术语“atoc”是指从输入端pa流向输入端pc的电流。

在例如发送符号(符号ns21)为“x”的情况下,发送装置80可允许信号sig0为高电平电压vh,允许信号sig1为低电平电压vl,并允许信号sig2为中等电平电压vm。因此,在输出端p0的电压为高电平电压vh,而在输出端p1的电压为低电平电压vl。因此,发送装置80的状态(在发送侧的状态)可为“p0top1”。类似地,在发送符号为“-x”的情况下,在发送侧的状态可为“p1top0”。在发送符号为“+y”的情况下,在发送侧的状态可为“p1top2”。在发送符号为“-y”的情况下,在发送侧的状态可为“p2top1”。在发送符号为“+z”的情况下,在发送侧的状态可为“p2top0”。在发送符号为“-z”的情况下,在发送侧的状态可为“p0top2”。

接收装置50可接收对应于操作模式m1至m6并对应于发送侧状态(发送符号)的符号(接收符号),如下文所述。

[操作模式m1]

图33汇总了通信系统2在操作模式m1中的数据发送。在该示例中,发送装置80可向接收装置50发送符号。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“+x”。此后,模式设置单元84和发送符号生成器单元90可连续提供30组转换信号txf8、txr8和txp8。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“+x”,并且转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31a汇总,发送符号ns21可变为“+z”。此外,当提供第二组转换信号时,符号ns22可为“+z”,并且转换信号txf8、txr8和txp8可为“0”、“0”和0”。因此,如图31a汇总,发送符号ns21可成为“+y”。同样适用于下文。如图33汇总,发送侧的状态可对应于发送符号。

如图1所示,在操作模式m1中,接收装置50的输入端可按以下顺序排列:输入端pa、pb和pc。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可变为“atob”(接收符号“+x”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可变为“btoa”(接收符号“-x”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可变为“btoc”(接收符号“+y”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可成为“ctob”(接收符号“-y”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可变为“ctoa”(接收符号“+z”)。在发送侧的状态为“p0top2”的情况下,在接收侧的状态可变为“atoc”(接收符号“-z”)。因此,接收侧的状态(接收符号)可如在图33中汇总那样对应于在发送侧的状态(发送符号)。因此,如在图33中汇总,发送符号可变得等于接收符号。

[操作模式m2]

图34汇总了通信系统2在操作模式m2中的数据发送。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“+y”。此后,在该示例中,模式设置单元84和发送符号生成器单元90可连续提供30组转换信号txf8、txr8和txp8。转换信号txf8、txr8和txp8可与操作模式m1的情况的转换信号相同(图33)。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“+y”,并且转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31a汇总,发送符号ns21可变成“+x”。此外,当提供第二组转换信号时,符号ns22可为“+x”,以及转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31a汇总,发送符号ns21可变为“+z”。同样适用于下文。发送侧的状态可如图34汇总那样对应于发送符号。

如图7a所示,在操作模式m2中,接收装置50的输入端可按以下顺序排列:输入端pc、pa和pb。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可变为“ctoa”(接收符号“+z”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可变为“atoc”(接收符号“-z”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可变为“atob”(接收符号“+x”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可变为“btoa”(接收符号“-x”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可变为“btoc”(接收符号“+y”)。在发送侧的状态为“p0top2”的情况下,在接收侧的状态可变为“ctob”(接收符号“-y”)。因此,接收侧的状态(接收符号)可如在图34中汇总那样对应于在发送侧的状态(发送符号)。因此,如图34所示,接收符号可变得等于在操作模式m1中的接收符号(图33)。

图35a至35d示出利用状态转换图在操作模式m2中的操作。图35a以更简化的方式提供了图4中的状态转换图。此外,图35a也指示除了符号之外在接收侧的状态。在考虑在操作模式m1下接收装置50的输入端的顺序时,图35b相当于接收侧的状态被发送侧的状态替换的图35a。在图35b中,在考虑在操作模式m1下初始符号为符号“+x”时,以符号“+x”标记。图35c相当于120°逆时针旋转的图35b。在图35c中,在图35b设置有符号“+x”的位置设置符号“+y”。图35d相当于在发送侧的状态被图35a中在对应位置设置的接收侧状态所替代的图35c。替换意味着输出端p0对应于输入端pc,输出端p1对应于输入端pa,以及输出端p2对应于输入端pb。此外,在图35d中,初始符号可变为“+y”。

[操作模式m3]

图36汇总了通信系统2在操作模式m3中的数据发送。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“+z”。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“+z”,并且转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31a汇总,发送符号ns21可变为“+y”。此外,当提供第二组转换信号时,符号ns22可为“+y”,以及转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31a汇总,发送符号ns21可变为“+x”。同样适用于下文。如图36汇总,发送侧的状态可对应于发送符号。

如图7b所示,在操作模式m3中,接收装置50的输入端可按以下顺序排列:输入端pb、pc和pa。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可变为“btoc”(接收符号“+y”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可变为“ctob”(接收符号“-y”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可成为“ctoa”(接收符号“+z”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可成为“atoc”(接收符号“-z”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可成为“atob”(接收符号“+x”)。在发送侧的状态为“p0top2”的情况下,在接收侧的状态可变为“btoa”(接收符号“-x”)。因此,如在图36中汇总,接收侧的状态(接收符号)对应于在发送侧的状态(发送符号)。因此,如图36汇总,接收符号可变为和在操作模式m1中的接收符号一样(图33)。

[操作模式m4]

图37汇总了通信系统2在操作模式m4中的数据发送。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“-x”。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“-x”,以及转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可变为“-y”。此外,当提供第二组转换信号时,符号ns22可为“-y”,并且发送信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可成为“-z”。同样适用于下文。如图37汇总,发送侧的状态可对应于发送符号。

如图7c所示,在操作模式m4中,接收装置50的输入端可按以下顺序排列:输入端pb、pa和pc。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可变为“btoa”(接收符号“-x”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可变为“atob”(接收符号“+x”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可变为“atoc”(接收符号“-z”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可变为“ctoa”(接收符号“+z”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可成为“ctob”(接收符号“-y”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可成为“btoc”(接收符号“+y”)。因此,如在图37中汇总,在接收侧的状态(接收符号)对应于在发送侧的状态(发送符号)。因此,如图37中汇总,接收符号可与在操作模式m1中的接收符号相同(图33)。

图38a至38d示出利用状态转换图在操作模式m4中的操作。图38a和38b可类似于图35a和35b。图38c可相当于图38b,其中,符号“+x”、“+y”和“+z”以及符号“-x”、“-y”、和“-z”调换,并且符号“+y”和“-y”以及符号“+z”和“-z”调换。在图38c中,在图38b设置有符号“+x”的位置设置符号“-x”。图38d相当于图38c,其中,在发送侧的状态被图38a中在对应位置设置的接收侧状态所替代。替换意味着输出端p0对应于输入端pb,输出端p1对应于输入端pa,以及输出端p2对应于输入端pc。此外,在图38d中,初始符号可为“-x”。

[操作模式m5]

图39汇总了通信系统2在操作模式m5中的数据发送。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“-y”。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“-y”,并且转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可为“-z”。此外,当提供第二组转换信号时,符号ns22可为“-z”,以及转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可为“-x”。同样适用于下文。如图39汇总,发送侧的状态可对应于发送符号。

如图7d所示,在操作模式m5中,接收装置50的输入端可按以下顺序排列:输入端pc、pb和pa。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可为“ctob”(接收符号“-y”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可为“btoc”(接收符号“+y”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可为“btoa”(接收符号“-x”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可为“atob”(接收符号“+x”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可为“atoc”(接收符号“-z”)。在发送侧的状态为“p0top2”的情况下,在接收侧的状态可为“ctoa”(接收符号“+z”)。因此,如在图39中汇总,接收侧的状态(接收符号)可对应于在发送侧的状态(发送符号)。因此,如图39汇总,接收符号可变为与在操作模式m1中的接收符号相同(图33)。

[操作模式m6]

图40汇总了通信系统2在操作模式m6中的数据发送。

首先,发送符号生成器单元90的触发器92可将发送符号(符号ns21)的初始值(初始符号)设置为符号“-z”。模式设置单元84和发送符号生成器单元90可基于转换信号txf8、txr8和txp8并基于在前的发送符号(符号ns22)连续生成发送符号(符号ns21)。在一个具体的示例中,当提供第一组转换信号时,符号ns22可为“-z”,并且转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可成为“-x”。此外,当提供第二组转换信号时,符号ns22可为“-x”,转换信号txf8、txr8和txp8可为“0”、“0”和“0”。因此,如图31b汇总,发送符号ns21可成为“-y”。同样适用于下文。如图40汇总,发送侧的状态可对应于发送符号。

如图7e所示,在操作模式m6中,接收装置50的输入端可按以下顺序排列:输入端pa、pc和pb。因此,如在图32中汇总,在发送侧的状态为“p0top1”的情况下,在接收侧的状态可为“atoc”(接收符号“-z”)。在发送侧的状态为“p1top0”的情况下,在接收侧的状态可为“ctoa”(接收符号“+z”)。在发送侧的状态为“p1top2”的情况下,在接收侧的状态可为“ctob”(接收符号“-y”)。在发送侧的状态为“p2top1”的情况下,在接收侧的状态可为“btoc”(接收符号“+y”)。在发送侧的状态为“p2top0”的情况下,在接收侧的状态可为“btoa”(接收符号“-x”)。在发送侧的状态为“p0top2”的情况下,在接收侧的状态可为“atob”(接收符号“+x”)。因此,如在图40中汇总,接收侧的状态(接收符号)可对应于在发送侧的状态(发送符号)。因此,如图40汇总,接收符号可变为在操作模式m1中的接收符号(图33)。

通过前述配置,也可以在发送装置和接收装置之间没有交叉布线的情况下执行信号发送。因此,可以增加发送能力。

[修改示例2-1]

在上述实施例中,如图24所示,可生成发送符号,并且符号信号随后可被串行化。然而,这并非限制。如图28所示,可串行化转换信号,并且随后可生成发送符号。

[修改示例2-2]

在上述实施例中,模式处理可在发送装置60(发送装置80)中进行。然而,这并非限制。在替代示例中,可在接收装置中进行模式处理。

[3.应用实例]

接下来给出在前述实施例和修改示例中描述的通信系统的应用实例的描述。

图41示出应用根据上述实施例的通信系统的智能手机300的外观(多功能手机)。智能手机300可配备有各种装置。根据上述实施例的通信系统可被应用于在装置之间进行数据交换的通信系统。

图42示出用在智能手机300中的应用处理器310的一个配置示例。应用处理器310可包括cpu(中央处理单元)311、存储器控制单元312、电源控制单元313、外部接口314,gpu(图形处理单元)315、媒体处理器单元316、显示控制单元317和mipi(移动产业处理器接口)接口318。在该示例中,cpu311、存储器控制单元312、电源控制单元313、外部接口314、gpu315、媒体处理器单元316和显示控制单元317可耦接至系统总线319,并能通过系统总线319彼此进行数据交换。

cpu311可根据程序处理由智能手机300处理的各种信息。存储器控制单元312可控制cpu311在进行信息处理时所使用的存储器501。电源控制单元313可控制智能手机300的电源。

外部接口314可为设置用于与外部装置通信的接口。在该示例中,外部接口314可被耦接至无线通信单元502和图像传感器410。无线通信单元502可与移动电话的基站进行无线通信。无线通信单元502可被构造成无线通信单元502包括基带单元和射频(rf)前端单元,但不限于此。图像传感器410可获取图像。图像传感器410可被构造成图像传感器410包括cmos传感器,但不限于此。

gpu315可执行图像处理。媒体处理器单元316可处理诸如声音、字符和数字等信息。显示控制单元317可通过mipi接口318控制显示器504。mipi接口318可向显示器504发送图像信号。可使用例如yuv系统、rgb系统或其他系统的信号作为图像信号。在一个示例中,根据上述实施例的通信系统可应用于在mipi接口318和显示器504之间的通信系统。

图43示出图像传感器410的一个配置示例。图像传感器410可包括传感器单元411、isp(图像信号处理器)412、jpeg(联合图像专家组)编码器413、cpu414、ram(随机存取存储器)415、rom(只读存储器)416、电源控制单元417、i2c(内置集成电路)接口418和mipi接口419。在该示例中,这些块可各自被耦接至系统总线420,并且能够通过系统总线420进行数据交换。

传感器单元411可获取图像,并由例如cmos传感器构成。isp412可对传感器单元411获取的图像进行预处理。jpeg编码器413可对由isp412处理过的图像编码,以生成jpeg格式的图像。cpu414可根据程序控制图像传感器410的每个块。ram415可为cpu414在执行图像处理时所使用的存储器。rom416可存储要在cpu414中执行的程序。电源控制单元417可控制图像传感器410的电源。i2c接口418可从应用处理器310接收控制信号。此外,尽管没有示出,除了从控制信号之外,图像传感器410可从应用处理器310接收时钟信号。在一个具体的示例中,图像传感器410可被配置为能够基于具有不同频率的时钟信号进行操作。mipi接口419可向应用处理器310发送图像信号。可使用例如yuv系统、rgb系统或其他系统的信号作为图像信号。在一个示例中,根据上述实施例的通信系统可应用于在mipi接口419和应用处理器310之间的通信系统。

尽管通过给出上面提及的电子装置的实施例和修改示例以及应用示例进行了描述,但本技术的内容并不限于上述示例实施例,并且可以多种方式修改。

例如,在上述示例实施例中,转换信号生成器单元20可生成七组转换信号txf、txr和txp。然而,这并非限制。在一个替代示例中,转换信号生成器单元20可生成多组、六组或更少组的转换信号。在另一替代示例中,转换信号生成器单元20可生成八组或更多组的转换信号。在转换信号生成器单元20生成八组转换信号的一个示例性情况下,以下是可取的:分频器电路18可执行除以八的除法运算以生成时钟ck。发送符号生成器单元30可基于八组转换信号生成八组符号信号。

此外,例如,在前面的示例实施例中,晶体管mu和md可在例如输出端电压被设置为中等电平电压vm的情况下均被截止。然而,这并非限制。在一个替代示例中,晶体管mu和md可均被导通。这提供了戴维南端接(theveninterminaiton),使得可以将输出端的电压设置为中等电平电压vm。

此外,例如,在前面的示例实施例中,该发送装置可向接收装置发送三个信号。然而,这并非限制。相反,例如,如图44所示,可发送多组(在该示例中,为四组)三个信号。通信系统600包括发送装置610和接收装置620。发送装置610可通过四个数据通道dl1至dl4将数据发送至接收装置620。在数据通道dl1至dl4中的每个数据通道中,发送装置610可发送三个信号sig0至sig2。在此情况下,例如,发送装置610可如发送装置10和60(图3和图24)那样包括模式处理器单元,以允许三个信号sig0至sig2在数据通道dl1至dl4中的每个数据通道中彼此交换信号模式。应注意,这并非限制。接收装置620可如接收装置50g(图19)那样包括模式处理器单元。在此情况下,也可以在发送装置610和接收装置620之间没有交叉布线的情况下执行信号发送。因此,可以增加发送能力。此外,在发送装置610包括模式处理器单元的情况下,可以使用不同规格的接收装置,例如引脚布置不同。此外,在设计接收装置时,可以在不关注引脚布置的情况下进行设计。这允许更高的设计自由度。同样可适用于接收装置620包括模式处理器单元的情况。

应注意,本文所描述的效果仅是例证。技术的效果不限于本文所述的效果。该技术的效果可另外包括不同于本文所述效果的其他效果。

此外,本技术可具有下面的配置。

(1)发送装置,包括:

生成器单元,基于控制信号生成指示发送符号的序列的发送符号信号;

输出控制单元,基于发送符号信号生成输出控制信号;以及

驱动单元,基于输出控制信号生成第一输出信号、第二输出信号和第三输出信号,

生成器单元,基于控制信号生成发送符号信号,以允许第一输出信号、第二输出信号和第三输出信号彼此交换信号模式。

(2)根据(1)所述的发送装置,其中

生成器单元包括:

处理器单元,基于预定数量的第一符号信号并基于控制信号生成数量与预定数量相等的第二符号信号;以及

串行器单元,其串行化预定数量的第二符号信号以生成发送符号信号。

(3)根据(2)所述的发送装置,其中

预定数量的第二符号信号分别与预定数量的第一符号信号相关联,

预定数量的第一符号信号中的每个包括三个信号,

预定数量的第二符号信号中的每个包括三个信号,以及

处理器单元基于控制信号执行对包含在预定数量的第一符号信号中的一个第一符号信号中的三个信号进行重新排列,或对包含在相应的一个第一符号信号中的三个信号的反相信号进行重新排列,以生成与相应的第一符号信号相关联的第二符号信号中的一个。

(4)根据(3)所述的发送装置,其中

发送符号信号包括三个信号,以及

串行器单元针对包含在预定数量的第二符号信号中的三个信号中的每个串行化预定数量的第二符号信号,以生成包含在发送符号信号中的三个信号中的每个。

(5)根据(2)至(4)中的任一项所述的发送装置,其中

生成器单元还包括符号生成器单元,该符号生成器单元基于数量等于预定数量的转换信号生成预定数量的第一符号信号,每个转换信号指示在转换符号的序列中的转换。

(6)根据(1)所述的发送装置,其中

生成器单元包括处理器单元,该处理器单元基于第一符号信号并基于控制信号生成发送符号信号。

(7)根据(6)所述的发送装置,其中

第一符号信号包括三个信号,

发送符号信号包括三个信号,以及

生成器单元基于控制信号对包含在第一符号信号中的三个信号进行重新排列或对包含在第一符号信号中的所述三个信号的反相信号进行重新排列,以生成发送符号信号。

(8)根据(6)或(7)所述的发送装置,其中

生成器单元还包括串行器单元,其串行化预定数量的第二符号信号以生成第一符号信号。

(9)根据(6)或(7)所述的发送装置,其中

生成器单元还包括:

串行器单元,其串行化预定数量的第一转换信号以生成第二转换符号,预定数量的第一转换信号中的每个第一转换信号指示在发送符号的序列中的转换,;以及

符号生成器单元,基于第二转换信号生成第一符号信号。

(10)根据(1)所述的发送装置,其中

生成器单元包括:

符号生成器单元,其基于预定数量的第一转换信号生成数量等于预定数量的第一符号信号,其中,预定数量的第一转换信号中的每个第一转换信号指示在发送符号的序列中的转换,该符号生成器单元被配置为能够在序列的头部设置发送符号;以及

串行器单元,其串行化预定数量的所述第一符号信号以生成所述发送符号信号。

(11)根据(10)所述的发送装置,其中

生成器单元还包括处理器单元,该处理器单元基于数量等于所述预定数量的第二转换信号并基于控制信号生成预定数量的第一转换信号。

(12)根据(11)所述的发送装置,其中

预定数量的第一转换信号分别与预定数量的第二转换信号相关联,

预定数量的第二转换信号中的每个包括三个信号,

预定数量的第一转换信号中的每个包括三个信号,以及

处理器单元基于控制信号控制是否反相包含在预定数量的第二转换信号之中的一个第二转换信号中的三个信号中的一个,以生成与相应一个第二转换信号相关联的一个第一转换信号。

(13)根据(1)所述的发送装置,其中

生成器单元包括符号生成器单元,该符号生成器单元基于指示发送符号的序列中的转换的第一转换信号生成发送符号信号,该符号生成器单元被配置为能够基于控制信号在该序列的头部设置发送符号。

(14)根据(13)所述的发送装置,其中

生成器单元还包括:

串行器单元,其串行化预定数量的第二转换信号以生成第三转换信号;以及

处理器单元,其基于第三转换信号并基于控制信号生成预定数量的第一转换信号。

(15)发送装置,包括:

符号生成器单元,其基于指示在发送符号的序列中的转换的转换信号生成符号信号,该符号生成器单元被配置为能够在序列的头部设置发送符号;以及

输出单元,其基于符号信号生成第一输出信号、第二输出信号和第三输出信号。

(16)接收装置,包括:

接收器单元,基于第一输入信号、第二输入信号和第三输入信号生成指示符号的序列的第一符号信号;以及

处理器单元,基于控制信号并基于第一符号信号生成第一符号信号作为第二符号信号,所述第一符号信号将在第一输入信号、第二输入信号和第三输入信号彼此交换信号模式的条件下生成。

(17)根据(16)所述的接收装置,其中

第一符号信号包括第一信号、第二信号和第三信号,

第二符号信号包括第四信号、第五信号和第六信号,

接收器单元基于第一输入信号和第二输入信号生成第一信号,基于第二输入信号和第三输入信号生成第二信号,并基于第一输入信号和第三输入信号生成第三信号,以及

处理器单元基于控制信号对第一信号、第二信号和第三信号进行重新排列或对第一信号的反相信号、第二输入信号的反相信号和第三输入信号的反相信号进行重新排列,以生成第四信号、第五信号和第六信号。

(18)通信系统,包括:

发送装置,其基于控制信号生成多组三个输出信号;以及

接收多组输出信号的接收装置,

发送装置,被配置为能够基于控制信号允许多组输出信号之中的每组输出信号中的三个输出信号之间彼此交换信号模式。

(19)根据(18)所述的通信系统,其中

接收装置生成控制信号。

(20)根据(18)或(19)所述的通信系统,其中

发送装置为图像传感器,以及

接收装置为处理由图像传感器获取的图像的处理器。

本申请要求2014年12月9日提交的日本在先专利申请jp2014-249340的权益,其全部内容通过引用合并于此。

本领域的技术人员应理解,根据设计要求和其他因素,可以出现各种更改、组合、子组合和变化,只要这些变化和更改在本发明附属权利要求及其等效要求的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1