基站的数字信号处理设备和它们的用于处理数据的方法与流程

文档序号:13043497阅读:504来源:国知局
基站的数字信号处理设备和它们的用于处理数据的方法与流程

本公开涉及一种基站的数字信号处理设备和一种在该设备中处理数据的方法。更具体地,本公开涉及一种用于在其中演进节点b(evolvednodeb,enb)的数字信号处理单元执行数据处理功能的间隔内有效地分布功率从而减小总功耗的系统。



背景技术:

移动通信系统已经发展到提供语音呼叫服务,支持用户的移动性。随着通信技术的发展,它们最近已经提供了以高数据传递率的数据通信服务。为此,移动通信系统被演进为采用正交频分多址(orthogonalfrequency-divisionmultipleaccess,ofdma)的微波接入的全球互联(worldwideinteroperabilityformicrowaveaccess,wimax)、长期演进(longtermevolution,lte)等等。

在作为第四代移动通信技术的lte系统中,演进节点b(enb)能够经由小区向用户设备(ue)发送用户业务。例如,enb向ue发送包括控制信息和数据信道信号(包括诸如用户业务的数据)的控制信道信号。用户业务根据来自ue的请求被分配给数据信道。控制信息被分配给控制信道。此外,用于估计ue的信道的参考信号被重复地分配给信道并且被发送到ue。控制信道信号和数据信道信号被分配给资源块。根据在每个小区的资源块中的信号使用的实时监控结果,用户业务未被分配的情形非常频繁地发生。用户业务每天增加至最大95%的情形也非常经常地发生。

以上信息作为背景信息呈现仅仅是为了帮助对本公开的理解。对于上述任何内容是否可用作关于本公开的现有技术,没有做出任何确定,也没有做出断言。



技术实现要素:

技术问题

如上所述,用户业务未被分配给由enb处理的下行链路信号的情形非常频繁地发生。例如,尽管enb的数字信号处理单元没有向用户设备(ue)发送用户业务,但是数字信号处理单元需要处理用于相应信号的数据以便向ue发送下行链路控制信息、周期性地创建的参考信号等等。

因此,需要一种用于在其中演进节点b(enb)的数字信号处理单元执行数据处理功能的间隔内有效地分布功率从而减小总功耗的系统。

问题的解决方案

本公开的各个方面将解决至少以上提及的问题和/或缺点,并且提供至少下述优点。因此,本公开的一方面将提供一种用于在其中演进节点b(enb)的数字信号处理单元执行数据处理功能的间隔内有效地分布功率从而减小总功耗的系统。

本公开的另一方面将提供用于处理数字信号的设备和在基站中处理数据的方法。

根据本公开的一方面,提供了被配置为在采用正交频分多址(ofdma)的无线通信系统中处理下行链路信号的基站的数字信号处理设备。设备包括被配置为监控信号是否被分配给输入并且基于监控的结果控制时钟的频率以具有第一特性或第二特性的时钟控制器、以及被配置为处理输入并且与由时钟控制器控制的时钟同步的数据处理器。

根据本公开的另一方面,提供了被配置为在采用ofdma的无线通信系统中处理下行链路信号的基站的数字信号处理设备。设备包括被配置为缓冲输入的缓冲器、被配置为监控信号是否被分配给输入并生成时钟选择控制信号的时钟控制器、被配置为提供在频率特性方面不同于彼此的第一时钟和第二时钟的时钟提供单元、被配置为响应于时钟选择控制信号而输出第一时钟或第二时钟的复用器、以及被配置为处理在缓冲器中缓冲的输入并与从复用器输出的时钟同步的数据处理器。

根据本公开的另一方面,提供了在被配置为在采用ofdma的无线通信系统中处理下行链路信号的基站的数字信号处理设备中处理数据的方法。方法包括监控信号是否分配给输入,当确定信号被分配给输入时,向被配置为处理数据的数据处理器提供第一频率特性的时钟,以及当确定信号未被分配给输入时,向数据处理器提供第二频率特性的时钟。

从以下结合附图来公开本公开的各种实施例的详细描述中,本公开的其它方面、优点、和显著特征对于本领域技术人员而言将变得清楚。

发明的有益效果

根据本公开的各种实施例,enb的数字信号处理单元跟踪(估计)其中下行链路信号未被分配的间隔并且以相对低的频率控制时钟,从而在采用ofdma的无线通信系统中减小功耗。

附图说明

从以下结合附图的详细描述,本公开的某些实施例的以上及其它方面、特征和优点将更加清楚,其中:

图1是根据本公开的实施例的长期演进(lte)网络的示意框图;

图2是根据本公开的实施例的演进节点b(enb)的数字信号处理单元的示意框图;

图3是根据本公开的实施例的enb的数字信号处理单元的示意框图;

图4是根据本公开的实施例的enb的数字信号处理单元的示意框图;

图5是示出根据本公开的实施例的数据处理方法的定时图;

图6是示出根据本公开的实施例的数据处理方法的定时图;以及

图7是示出根据本公开的实施例的数据处理方法的流程图。

贯穿附图,应该注意到,相似的参考标号用来描绘相同或者相似的元素、特征、和结构。

具体实施方式

提供了参考附图的以下描述以帮助由权利要求及其等同物定义的本公开的各种实施例的全面理解。它包括各种具体细节以帮助这种理解,但这些具体细节将仅仅被视为示例性的。因此,本领域普通技术人员将认识到,可以对本文描述的各种实施例做出各种改变和修改,而不脱离本公开的范围和精神。另外,为清楚和简洁,可以省略对熟知的功能和结构的描述。

以下描述和权利要求书中使用的术语和词语不限于书面意义,而是仅由发明人使用以使得对本公开的理解清楚一致。因此,本领域技术人员应该清楚,以下对本公开的各种实施例的描述仅仅是为了例示的目的而提供,而不是为了限制如所附权利要求及其等同物所定义的本公开的目的而提供。

应当明白,单数形式“一”、和“该”包括复数指示物,除非上下文清楚地另有指定。因此,例如,对“组件表面”的引用包括对一个或多个这样的表面的引用。

通过术语基本上,其意味着:所叙述的特性、参数、或者值不必精确地实现,相反,包括例如容差、测量误差、测量精度限制和本领域技术人员所熟知的其它因素的偏差或者变化可以以不妨碍所述特性意图提供的效果的量发生。

如在本公开的实施例中所使用的,表达方式“包括”或“可以包括”是指相应的功能、操作、或者构成元素的存在,并且不限制一个或多个功能、操作、或者构成元素的存在。另外,如在本公开的实施例中所使用的,诸如“包括”或“具有”的术语可以被解释为表示某些特性、数字、步骤、操作、构成元素、组件或者它们的组合,但是可以不被解释为排除一个或多个其它特性、数字、操作、构成元素、组件、或者它们的组合的存在或者添加的可能性。

如在本公开的实施例中所使用的,表达方式或者包括一起枚举的词语的任何或全部组合。例如,表达方式“a或b”可以包括a、可以包括b,或者可以包括a和b两者。

虽然如在本公开的实施例中所使用的包括诸如“第一”和“第二”的序数的表达方式可以修改各种组成元素,但是组成元素不受上述表达方式的限制。例如,以上表达方式不限制相应的组成元素的序列和/或重要性。上述表达方式可以仅用于区分组成元素和其它组成元素的目的。例如,第一用户设备和第二用户设备指示不同的用户设备,尽管两者都是用户设备。例如,第一组成元素可以被命名为第二组成元素,并且类似地,第二组成元素可以被命名为第一组成元素,而不脱离本公开的范围和精神。

当组件被称为被“连接”或“访问”到任何其它组件时,应当理解,组件可以被直接连接或访问到其它组件,但是也可以在它们之间插入另一新组件。反之,当组件被称为是“直接连接”或“直接访问”到任何其它组件时,应当理解,在组件和该另一组件之间没有新组件。

除非另外定义,这里使用的包括技术术语和科学术语的所有术语具有与本公开所属的领域的普通技术人员通常理解的相同的含义。如一般使用的词典中定义的术语的那些术语将被解释为具有等同于相关技术领域中的上下文含义的含义,并且将不被解释为具有理想的或者过于正式的含义,除非在本公开中清楚地另外定义。

除非另外定义,这里使用的包括技术术语和科学术语的所有术语具有与本公开所属的领域的普通技术人员通常理解的相同的含义。如一般使用的词典中定义的术语的那些术语将被解释为具有等同于相关技术领域中的上下文含义的含义,并且将不被解释为具有理想的或者过于正式的含义,除非在本公开中清楚地另外定义。

虽然本公开是基于长期演进(lte)系统和lte高级(lte-a)系统来描述的,但应该理解本公开也可以应用于采用正交频分复用(ofdm)传输技术的其它类型的无线通信系统。

ofdm是经由多载波发送数据的方法。ofdm是将串行符号流划分成并行符号流的多载波调制(multi-carriermodulation,mcm)的形式,将它们调制成彼此正交的子载波信道,并发送它们。

随着技术的发展,ofdm传输技术被应用于诸如数字音频广播(digitalaudiobroadcasting,dab)、数字视频广播(digitalvideobroadcasting,dvb)、无线局域网(wirelesslocalareanetwork,wlan)、无线异步传递模式(wirelessasynchronoustransfermode,watm)等的数字传输技术。例如,由于硬件复杂性,ofdm尚未应用于系统,直到研发了诸如快速傅里叶变换(fft),逆fft(ifft)等的数字信号处理技术。

在ofdm中,调制信号以时间和频率的二维资源被表示。时间轴上的资源包括彼此正交的不同ofdm符号。频率轴上的资源包括彼此正交的不同子载波。例如,如果在时间轴上设置ofdm符号并且也在频率轴上设置子载波,则可以设置在下文中称为资源元素(resourceelement,re)的一个最小单位资源。虽然不同的re穿过频率选择信道,但它们仍然具有正交性。因此,经由不同re发送的信号可以被发送到接收机,而不受干扰。

物理信道是指发送当调制一个或多个编码比特流时所创建的调制符号的物理层的信道。正交频分多址(ofdma)系统根据将要被发送的数据流的使用或者接收机的类型来配置若干物理信道,并执行数据发送。将一个物理信道安排到re并且经由该信道发送数据需要被预设在发送器和接收机之间,并且该处理被称为“映射”。

lte系统是在下行链路中采用ofdm和并且上行链路中采用单载波-频分多址(singlecarrier-frequencydivisionmultipleaccess,sc-fdma)的无线通信系统的典型示例。lte-a系统是指被配置为将它的服务频带扩展到多频带的lte系统。中继被应用于lte-a系统。

图1是根据本公开的实施例的lte网络的示意框图。

参考图1,lte网络能够包括无线电信号处理单元(简称无线电单元(radiounit,ru))100、数字信号处理单元(简称数字单元(digitalunit,du))110和核心系统120。ru100和du110形成无线通信信号处理系统。

ru100处理无线电信号。ru100将从du110接收到的数字信号转换为射频(radiofrequency,rf)信号,并且根据频带放大幅度。ru100经由天线向用户设备(ue)发送rf信号。ru100处理经由天线从ue接收到的信号,并且将处理信号传递到du110。ru100可以被配置为包括连接到du110并被分别安装在相应服务区域中的若干ru101、ru102和ru103。ru100和du110可以利用光纤电缆与彼此连接。

du110执行无线电数字信号的编码和解码处理。du110被连接到核心系统120。为了处理下行链路信号,du110对分配给控制信道的控制信息和分配给数据信道的数据进行编码,并且执行同相/正交(inphase/quadrature,iq)调制以创建iq数据。包括在du110中的数据处理器(未示出)处理作为数字信号的iq数据,使得能够经由光纤电缆将iq数据发送到ru100。例如,数据处理器(未示出)压缩iq数据和/或将iq数据转换为光信号。

仅仅在ue请求用户业务时分配数据信道的数据。例如,除了ue请求用户业务之外,数据可能不被分配给数据信道。可以周期性地创建与控制信息和参考信号相关的iq数据。然而,如果没有用户的请求或特定事件,则可能无法创建与包括用户业务的数据相关的iq数据。

因此,由数据处理器(未示出)接收到的输入可以包括或可以不包括信号(例如,iq数据)。du110根据输入是否包括信号来控制提供给数据处理器(未示出)的时钟的频率,从而减小数据处理器的功耗。下面将通过参考图2至图4的各种实施例来描述控制提供给数据处理器的时钟的频率的方法。

不同于ru100,du110可以不被安装在接收服务的区域中。du110是指通常安装在通信建筑中的服务器。du110的示例是虚拟的演进节点b(enb)。du110能够向若干ru中的ru100发送/从若干ru中的ru100接收信号。

enb由包括分别对应于ru100和du110的处理器的一个物理系统来实施。物理系统可以被安装到接收服务的区域。enb可以以ru100和du110彼此物理地分离的这样的方式被配置,并且在这种情况下,仅仅将ru100安装到接收服务的区域。

核心系统120处理du110与外部网络之间的连接。核心系统120可以包括开关系统(未示出)。

图2是根据本公开的实施例的enb的数字信号处理单元的示意框图。

参考图2,du110能够包括数据处理器210、时钟控制器212和复用器214。

数据处理器210与时钟信号clock_out(时钟_输出)同步地处理包括在接收到的输入中的信号iq_data(iq_数据)。clock_out向数据处理器210提供电力,并且使数据处理器210能够使数据处理同步。虽然实施例描述了基于iq_data的输入,但是应该理解,输入还可以包括与时钟同步处理的各种类型的信号。如上所述,输入可以被分配或可以不被分配信号iq_data。

时钟控制器212能够监控信号iq_data是否被分配给数据处理器210的输入,并且控制到数据处理器210的时钟信号clock_out。监控处理可以被实时执行。当时钟控制器212检测到分配给输入的信号iq_data时,时钟控制器212能够向数据处理器210提供时钟信号clock_out。当时钟控制器212确定信号iq_data未被分配给输入时,时钟控制器212能够将时钟信号clock_out门控(gate)到数据处理器210。

例如,当时钟控制器212检测到分配给输入的信号iq_data时,时钟控制器212能够向复用器214提供时钟门控控制信号的第一级,第一clock_gating_control(第一时钟门控控制)。当复用器214接收到第一clock_gating_control时,复用器214能够选择时钟信号并且向数据处理器210提供该时钟信号。另一方面,当时钟控制器212确定信号iq_data未被分配给输入时,时钟控制器212能够向复用器214提供时钟门控控制信号的第二级,第二clock_gating_control(第二时钟门控控制)。当复用器214接收到第二clock_gating_control时,复用器214能够将时钟信号门控到数据处理器210。

因此,只有当输入包括信号iq_data时,du110才向数据处理器210提供时钟信号,使得数据处理器210只能与时钟信号同步地处理数据。

图3是根据本公开的实施例的数字信号处理单元的示意框图。

参考图3,du110能够包括数据处理器310和时钟控制器312。

数据处理器310基于电压voltage_out(电压_输出)与时钟信号clock_out同步地处理包括在接收的输入中的信号iq_data。voltage_out和clock_out向数据处理器310提供电力,并且clock_out使数据处理器310能够使数据处理同步。虽然实施例描述了基于iq_data的输入,但是应该理解,输入还可以包括与时钟同步处理的各种类型的信号。如上所述,输入可以被分配或可以不被分配信号iq_data。

时钟控制器312能够监控信号iq_data是否被分配给数据处理器310的输入,并且控制到数据处理器310的时钟信号clock_out和电压信号voltage_out。监控处理可以被实时执行。例如,包括在时钟控制器312中的动态电压和频率缩放(dynamicvoltageandfrequencyscaling,dvfs)块314能够监控分配给输入的iq_data的量、增减clock_out的频率使得数据处理器310能够最优地处理数据、以及能够增减电压输出。

图4是根据本公开的实施例的数字信号处理单元的示意框图。

参考图4,du110能够包括数据处理器410、时钟控制器412和复用器414。

数据处理器410与时钟信号clock_out同步地处理在接收到的输入中包括的信号iq_data。虽然实施例描述了基于iq_data的输入,但是应该理解,输入还可以包括与时钟同步处理的各种类型的信号。如上所述,输入可以被分配或可以不被分配信号iq_data。

时钟控制器412能够监控信号iq_data是否被分配给数据处理器410的输入,并且控制提供给数据处理器410的时钟信号clock_out的频率。例如,时钟控制器412能够在信号iq_data未被分配给数据处理器410的输入的初始状态下,以低频率控制时钟信号clock_out。当时钟控制器412检测到分配给输入的信号iq_data时,时钟控制器412能够以高频率控制时钟信号clock_out。在本公开的实施例中,在时钟信号的低频率和高频率中的术语“低”和“高”用于表示对于彼此的相对值。例如,高频率是指相对大于低频率的频率。

例如,当时钟控制器412检测分配给输入的信号iq_data时,时钟控制器412能够向复用器414提供时钟选择控制信号的第一级,第一clock_selecting_control。当复用器414接收到第一clock_selecting_control时,复用器414能够选择相对高的频率的时钟信号clock_h以向数据处理器410提供相对高的频率的时钟信号。另一方面,当时钟控制器412确定信号iq_data未被分配给输入时,时钟控制器412能够向复用器414提供时钟选择控制信号的第二级,第二clock_selecting_control。当复用器414接收到第二clock_selecting_control时,复用器414能够向数据处理器410提供相对低的频率的时钟信号clock_l。

例如,du110可以对于高频率时钟clock_h使用参考时钟clock(时钟)。ud110还可以使用低频率时钟clock_l,其中除法器418将参考时钟clock分频为该低频率时钟clock_l。为了通过分频器418调整时钟延迟差,du110还可以包括延迟一段时间(或延迟时间)δt的延迟416。

du110还可以包括具有延迟时间tw的缓冲器420,使得数据处理器410能够在由时钟控制器412和复用器414稳定的时钟信号clock_out被提供到数据处理器410之后,处理输入信号iq_data的数据。例如,延迟时间tw是指为了稳定提供给数据处理器410的时钟信号所要求的一段时间。延迟时间tw被预设到缓冲器420。

当时钟控制器412检测到分配给输入的信号iq_data时,时钟控制器412可以以相对高的频率控制时钟信号clock_out。时钟控制器412直到已经过去了一段时间也没有检测到来自输入的信号iq_data,则时钟控制器412可以以相对低的频率控制时钟信号clock_out。该一段时间可以是考虑到缓冲器420的延迟时间tw和/或数据处理器410固有地处理数据花费的数据处理时间tm的被设置到时钟控制器412的值。

例如,时钟控制器412能够监控包括在缓冲器输入中的信号x[n],并且输出第一级的时钟选择控制信号clock_selecting_control。因此,在时钟信号的稳定所要求的时间已经过去之后,能够向数据处理器410提供相对高的频率的时钟信号clock_out。数据处理器410能够接收由缓冲器420延迟了延迟时间tw的信号x[n-tw],并且与以相对高的频率控制的时钟信号clock_out同步地处理所接收的信号x[n-tw],以输出经处理的结果x[n-tw-tm]。自从时钟控制器412检测到分配给输入的信号iq_data后,当时钟控制器412直到缓冲器420的延迟时间tw和/或数据处理器410的数据处理时间tm已经过去了也没有检测到信号x[n]时,时钟控制器412可以输出第二级的时钟选择控制信号clock_selecting_control。例如,在为了时钟信号的稳定所要求的时间已经过去之后,任何信号都没有被分配给数据处理器410的输入。在这种情况下,数据处理器410接收相对低频率的时钟信号clock_out。因此,当数据处理器410基本上不处理数据时,数据处理器410能够以相对低的频率操作,从而减小功耗。当通过门控时钟来接通/断开数据处理器410时,数据处理器410可能消耗相对大量的电力到初始设置。因为实施例控制时钟的频率,所以能够减小数据处理器410的初始设置的功耗。

另一方面,当时钟控制器412检测到分配给输入的信号iq_data时,时钟控制器412可以以相对高的频率控制时钟信号clock_out。时钟控制器412在一段时间已经过去之后仍然检测到来自输入的信号iq_data。这指示数据处理器410仍然接收要被处理的数据。在这种情况下,时钟控制器412能够以相对高的频率维持时钟信号clock_out。

图5和图6是示出根据本公开的各种实施例的数据处理方法的定时图。

参考图5,当信号x[n]被分配给缓冲器420的输入时,时钟控制器412能够监控信号x[n]以控制提供给数据处理器410的时钟信号clock_out的频率。例如,当时钟控制器412检测到分配给缓冲器420的输入的第一信号501时,时钟控制器412能够以相对高的频率控制时钟信号clock_out。时钟信号clock_out可以在为了时钟信号的稳定所要求的时间已经过去之后被稳定。

缓冲器420能够使信号x[n]延迟与为了时钟信号的稳定所要求的时间相对应的延迟时间tw,并且输出延迟的信号x[n-tw]。因此,缓冲器420能够向数据处理器410提供与延迟了延迟时间tw的第一信号501相对应的延迟的信号503。数据处理器410与相对高频率的时钟信号clock_out同步地处理接收的信号,并且输出经处理的信号x[n-tw-tm]。例如,数据处理器410可以经过它的固有数据处理时间tm来处理信号。数据处理器410能够与相对高频率的时钟信号clock_out同步地处理clock_out缓冲器420的输出信号503,并且输出经处理的信号505。

自从时钟控制器412检测到第一信号501后,当时钟控制器412直到一段时间(例如缓冲器420的延迟时间tw和数据处理器410的固有数据处理时间tm)已经过去了也没有检测到来自缓冲器420的输入的信号时,时钟控制器412可以以相对低的频率控制时钟信号clock_out。时钟信号clock_out可以在为了时钟信号的稳定所要求的时间已经过去之后被稳定。

在时钟信号clock_out被稳定在低频之后,第二信号511可被分配给缓冲器420的输入。在这种情况下,时钟信号clock_out的频率可以如以上对第一信号501的描述中那样被控制。例如,当时钟控制器412检测到第二信号511时,时钟控制器412可以以相对高的频率控制时钟信号clock_out。缓冲器420能够向数据处理器410提供对应于延迟了延迟时间tw的第二信号511的输出信号513。数据处理器410能够与相对高频率的时钟信号clock_out同步地处理缓冲器420的输出信号513,并且输出经处理的信号515。自从时钟控制器412检测到第二信号511后,当时钟控制器412直到一段时间(例如缓冲器420的延迟时间tw和数据处理器410的固有数据处理时间tm)已经过去了也没有检测到来自缓冲器420的输入的信号时,时钟控制器412可以以相对低的频率控制时钟信号clock_out。

参考图6,当第一信号601被分配给缓冲器420的输入时,时钟控制器412能够检测该第一信号601并且以相对高的频率控制时钟信号clock_out。缓冲器420能够向数据处理器410提供与延迟了延迟时间tw的第一信号601相对应的输出信号603。数据处理器410能够与相对高频率的时钟信号clock_out同步地处理缓冲器420的输出信号603,并且输出经处理的信号605。自从时钟控制器412检测到第一信号601后,时钟控制器412能够确定当一段时间(例如缓冲器420的延迟时间tw和数据处理器410的固有数据处理时间tm)已经过去时时钟控制器412是否检测到来自缓冲器420的输入的信号。在本公开的实施例中,时钟控制器412可以在一段时间(tw+tm)已经过去时检测到分配给缓冲器420的输入的第二信号611。因此,时钟控制器412能够以相对高的频率维持时钟信号clock_out,而不是以相对低的频率控制时钟信号clock_out。

缓冲器420能够向数据处理器410提供与延迟了延迟时间tw的第二信号611相对应的输出信号613。数据处理器410与相对高的频率clock_out同步地处理缓冲器420的输出信号613,并且输出经处理的信号615。自从时钟控制器412检测到第二信号611后,当时钟控制器412直到一段时间(例如缓冲器420的延迟时间tw和数据处理器410的固有数据处理时间tm)已经过去了也没有检测到来自缓冲器420的输入的信号时,时钟控制器412可以以相对低的频率控制时钟信号clock_out。

图7是示出根据本公开的实施例的数据处理方法的流程图。

参考图7,时钟控制器412能够在操作701中监控关于信号是否被分配给提供给数据处理器410的输入的条件。时钟控制器412能够基于监控结果在操作703中确定信号是否被分配给提供给数据处理器410的输入。当时钟控制器412在操作703中确定信号被分配给提供给数据处理器410的输入时,时钟控制器412能够在操作705中控制提供给数据处理器410的时钟以具有第一频率特性。另一方面,当时钟控制器412在操作703中确定信号未被分配给提供给数据处理器410的输入时,时钟控制器412能够在操作709中控制提供给数据处理器410的时钟以具有第二频率特性。第一频率特性和第二频率特性不同于彼此,因为第一频率特性是指大于第二频率特性的频率。

在操作705中控制时钟以具有第一频率特性之后,时钟控制器412能够在操作707中确定在一段时间已经过去时信号是否被分配给输入。可以考虑到为了时钟信号的稳定所要求的时间(时钟控制稳定时间)和/或数据处理器410固有地处理数据花费的数据处理时间来设置该一段时间到时钟控制器412。当时钟控制器412在操作707中当一段时间已经过去时确定信号被分配给输入时,时钟控制器412能够维持提供给数据处理器410的时钟以具有第一频率特性。另一方面,当时钟控制器412在操作707中当一段时间已经过去时确定信号未被分配给输入时,时钟控制器412能够控制提供给数据处理器410的时钟以具有第二频率特性。

根据本公开的各种实施例,enb的数字信号处理单元跟踪(估计)未被分配的下行链路信号的间隔并且以相对低的频率控制时钟,从而在采用ofdma的无线通信系统中减小功耗。

虽然已经参考本公开的各种实施例示出和描述了本公开,但是本领域技术人员将理解,可以在这里做出形式和细节上的各种改变,而不脱离如所附权利要求和它们的等同物所定义的本公开的精神和范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1