发光组件驱动电路的制作方法

文档序号:8203608阅读:230来源:国知局
专利名称:发光组件驱动电路的制作方法
技术领域
本发明涉及一种发光组件驱动电路。
背景技术
在移动电话等电子机器中,也有具备通过将多个LED (Light Emitting Diode :发 光二极管)配列成矩阵状,以显示时刻或文字等的显示器件。将LED配列成矩阵状的显示 器件中的1个LED相当于最小显示单位的点(dot)。因此,为了在显示器件进行所希望的显 示,必须对各LED设定亮度。图7为用以驱动将LED配列成7行(row) 、 17列(column)的 矩阵状的点矩阵LED 800的LED驱动电路900的一例(参照例如的专利文献1) 。 LED驱动 电路900为依据从微计算机810输入的指令及数据而对点矩阵LED 800进行动态驱动的电 路,且包括色阶数据存储器910、 IF (Interface :接口 )电路911、控制器912、扫描线驱动器 913及数据线驱动器914。色阶数据存储器910为将显示LED的亮度的色阶数据存储在点 矩阵LED 800中的各个LED的存储电路。IF电路911将从微计算机810输出的色阶数据、 指示LED的驱动开始的驱动指令等转送至控制器912。控制器912使所输入的色阶数据对 应于各个LED,并依序存储至色阶数据存储器910。控制器912控制色阶数据存储器910、 扫描线驱动器913及数据线驱动器914,从而在输入驱动指令时开始点矩阵LED 800的驱 动。具体而言,控制器912控制扫描线驱动器913,从而依据驱动指令依序选择点矩阵LED 800的扫描线1A至7A。再者,控制器912依序读出色阶数据存储器910的色阶数据并将该 色阶数据输出至数据线驱动器914,从而依据对应的色阶数据驱动连接于所选择的扫描线 的各个LED。结果,数据线驱动器914对数据线IB至17B分别输出对应色阶数据的驱动电 流。因此,点矩阵LED800以对应色阶数据存储器910的色阶数据的亮度发光。
专利文献1 :日本特开2003-158300号公报。

发明内容
当LED驱动电路900使例如点矩阵LED 800的既定显示淡出(fade out)时,LED 驱动电路900必须变更每一点的色阶数据,以使点矩阵LED 800的整体亮度逐渐变暗。如 前所述,控制器912使来自微计算机810的色阶数据对应于各LED并依序存储在色阶数据 存储器910。接着,数据线驱动器914将与存储在色阶数据存储器910的色阶数据对应的驱 动电流输出至数据线IB至17B的各条数据线。因此,当既定的显示在点矩阵LED 800被动 态驱动的期间淡出时,会有连接在点矩阵LED 800的相同扫描线的17个LED中的亮度更新 的LED及未更新的LED混合存在的情形。结果,会有在点矩阵LED 800中发生LED的亮度 不均的课题。 本发明鉴于上述课题而研创,其目的在于提供一种可抑制使多个发光组件的亮度 变化时的时间偏差的发光组件驱动电路。 为了要达成上述目的,本发明的一个样态的发光组件驱动电路具备脉冲宽度调 变信号输出电路,依据表示对应于多个发光组件的各者的亮度的色阶数据,并对应所述多个发光组件的各者输出一方逻辑电平成为对应所述色阶数据的工作比的多个脉冲宽度调 变信号;驱动信号输出电路,依据用以使所述多个发光组件的亮度变化的指示数据,使输入 的所述多个脉冲宽度调变信号各者的所述工作比变化而作为多个驱动信号予以输出;及驱 动电路,依据所述多个驱动信号各者的工作比,驱动所述多个发光组件。 本发明可提供一种可抑制使多个发光组件的亮度变化时的时间偏差的发光组件 驱动电路。


图1为显示本发明的一实施形态的LED驱动电路20的图。 图2为用以说明索引数据存储器50、52的构成的图。 图3为用以说明色阶数据存储器51的构成的图。 图4为显示数据线驱动器39的一实施形态的图。 图5为显示驱动电流产生电路D1的一实施形态的图。 图6为显示点矩阵LED 100的显示淡出时的数据线驱动器39的主要信号的变化 例的时序图。 图7为显示驱动点矩阵LED的LED驱动电路的一例的图。 附图中符号的简单说明如下 1A至7A:扫描线 1B至17B:数据线 IO:微计算机 ll:电容器 12 :电阻 20 :LED驱动电路 30、31 :存储器 32 :控制缓存器 33:IF电路 34:振荡电路(0SC) 35:时序产生电路 36:存储器控制器 37:扫描线驱动器 38:基准电流电路 39 :数据线驱动器 40至47 :NMOS晶体管 50、52 :索引数据存储器 51:色阶数据存储器 60至67 :脉冲宽度调变(P丽)产生电路 70 :选择器控制电路 71 :遮蔽信号输出电路 80:时钟产生电路 81 :计数器 82:计数器控制电路 83:遮蔽信号产生电路 90:电流镜 91 :开关电路 IOO:点矩阵LED 101至117、201至217、301至317、401至417 :LED 501至517、601至617、701至717 :LED Al至A17 :"与"电路 A01至A017 :输出信号 CLK1 、 CLK2 :时钟信号 D1至D17 :驱动电流产生电路 11至I17:驱动电流 Iref:基准电流 MA :遮蔽信号 Sl至S17 :选择器
SOI至S017 :选择信号 Tl至T4 :时序信号 VpO至Vp7 :P丽信号
具体实施例方式
由说明书及附图的记载,可明了至少以下事项。
图1为显示本发明的一实施形态的LED驱动电路20的构成图。
LED驱动电路20为依据从微计算机10所输出的指令及数据动态驱动点矩阵LED 100的电路。LED驱动电路20包括存储器30、31、控制缓存器32、 IF电路33、振荡电路 (OSC) 34、时序产生电路35、存储器控制器36、扫描线驱动器37、基准电流电路38、数据线驱 动器39及NMOS晶体管40至47。再者,本实施形态的LED驱动电路20被集成化。本实施 形态的7行、17列的点矩阵LED 100包括7条扫描线1A至7A、17条数据线1B至17B及配 列成7行、17列的119个LED 101至117、201至217、301至317、401至417、501至517、 601至617、701至717。在7条扫描线1A至7A分别连接有配列在第1行的LED (LED 101至 117)至配列在第7行的LED (LED 701至717)的阴极。再者,在17条数据线IB至17B分别 连接有配列在第1列的LED (LED 101至701)至配列在第17列的LED (LED 117至717)的 阳极。如前所述,本实施形态的点矩阵LED IOO被动态驱动。因此,如后述详细说明,扫描 线1A至7A被依序选择,在连接于所选择的扫描线的LED,分别供给有对应所希望的亮度的 驱动电流。此外,本实施形态的由微计算机10、电容器11、电阻12、LED驱动电路20及点矩 阵LED 100所构成的显示器件为为了显示例如时刻、文字等而设置在移动电话。
存储器30为缓存器或RAM (Random Access Memory :随机存储器)等可写入的存 储电路,且包括索引数据存储器50、色阶数据存储器51等。 如图2所示,索引数据存储器50将索引数据存储在各个LED,该索引数据用以指定 表示点矩阵LED IOO中的所述LED的亮度的色阶数据的存储处。在本实施形态中,索引数 据为设为例如3比特的数据。因此,索引数据存储器50为将对应3比特的数据0至7(10 进制)的任一值存储在分割于点矩阵LED IOO的各个LED的存储区域。因此,索引数据存 储器50为包括7行、17列的所述存储区域。在本实施形态中,存储在例如第1行、第1列的 存储区域的索引数据为对应于LED 101的索引数据,存储在第1行、第2列的存储区域的索 引数据为对应于LED 102的索引数据。如此,存储在索引数据存储器50的第n行、第m列 的存储区域的索引数据为对应于配置在第n行、第m列的LED的索引数据。在以下的实施 形态中,将存储在第n行、第m列的存储区域的索引数据设为索引数据(n, m)。
色阶数据存储器51使色阶数据对应存储于索引数据。本实施形态的色阶数据为 设为例如6比特的数据。如图3所示,色阶数据存储器51包括可存储6比特的色阶数据的8 个存储区域。在图3中,存储在例如第1行的6比特的色阶数据成为对应索引数据"O"(IO 进制)的色阶数据,存储在第2行的6比特的色阶数据成为对应索引数据"1"(10进制)的 色阶数据。如此,在本实施形态中,索引数据的值为对应"0"至"7" (IO进制)的色阶数据 为分别存储在第1行至第8行的数据。存储在色阶数据存储器51的色阶数据分别输出至 数据线驱动器39。 存储器31与存储器30同样地,为缓存器或RAM等可写入的存储电路,且包括索引 数据存储器52。
5
索引数据存储器52与索引数据存储器50同样地,将索引数据存储在各个LED,该 索引数据用以指定表示点矩阵LED 100中的所述LED的亮度的色阶数据的存储处。
控制缓存器32用以存储控制数据,该控制数据为使存储器控制器36选择将索引 数据存储在索引数据存储器50与索引数据存储器52中的任一者。本实施形态的控制数据 为设为例如1比特的数据,当控制数据为"O"时,存储器控制器36选择索引数据存储器50 作为索引数据的存储处,当控制数据为"l"时,存储器控制器36选择索引数据存储器52作 为索引数据的存储处。在本实施形态中,分别存储有索引数据、色阶数据及控制数据的存储 区域,分割有既定的地址。 IF电路33将从微计算机10所输入的索引数据、色阶数据及控制数据转送至存储 器控制器36。此外,IF电路33将用以指示从微计算机10所输入的点矩阵LED 100的驱动 开始的驱动指令转送至时序产生电路35。再者,IF电路33将例如为了使点矩阵LED 100 的显示淡入(fade in)、淡出(fade out)而从微计算机10所输入的设定数据转送至数据线 驱动器39。 振荡电路34为产生对应电容器11的电容值的周期的时钟信号的电路。
时序产生电路35在输入来自IF电路33的驱动指令时,将驱动指令存储于设置 在时序产生电路35的缓存器(未图示)。再者,时序产生电路35依据驱动指令、时钟信号 CLK1来控制存储器控制器36、扫描线驱动器37、数据线驱动器39,以使点矩阵LED100被动 态驱动。具体而言,时序产生电路35对存储器控制器36、扫描线驱动器37、数据线驱动器 39分别输出依据驱动指令与时钟信号CLK1的时序信号T1至T3。再者,如后详述,本实施 形态的数据线驱动器39以P丽(Pulse Width Modulation :脉冲宽度调变)控制的驱动电 流I1至I17来驱动点矩阵LED 100。本实施形态的时序产生电路35依据驱动指令与时钟 信号CLK1,产生用以产生对数据线驱动器39进行P丽控制的驱动电流II至117的既定周 期的时序信号T4。 存储器控制器36将从IF电路33输入的控制数据存储在控制缓存器32,并将从 IF电路33所输入的色阶数据存储在色阶数据存储器51。再者,依据存储在控制缓存器32 的控制数据,将从IF电路33所输入的索引数据存储在索引数据存储器50、52的一者。具 体而言,存储在控制缓存器32的控制数据为"0"时,存储器控制器36将索引数据存储在索 引数据存储器50。另一方面,存储在控制缓存器32的控制数据为"l"时,存储器控制器36 将索引数据存储在索引数据存储器52。再者,存储器控制器36依据来自时序产生电路35 的时序信号T1,取得存储在索引数据存储器50、52的任一者的索引数据,并依序输出至数 据线驱动器38,以使点矩阵LED 100被动态驱动。本实施形态的存储器控制器36在控制 数据为"0"时,从索引数据存储器52取得索引数据,在控制数据为"l"时,从索引数据存储 器50取得索引数据。当存储器控制器36输出例如索引数据存储器50的索引数据时,首先 输出索引数据存储器50的索引数据(l,l),然后依序输出同行的邻接列的索引数据(1,2)、 (1,3)。再者,当输出索引数据(1,17)时,存储器控制器36取得下一行的第1列的索引数 据(2,1)并予以输出。如此,存储器控制器36取得第l行第l列的索引数据(l,l),并依 序输出至各行。当输出第7行的索引数据(7, 17)时,存储器控制器36再度取得第1行的 索引数据并依序予以输出。在存储器控制器36输出存储在索引数据存储器52的索引数据 时,也与索引数据存储器50的情形相同。
扫描线驱动器37为依据来自时序产生电路35的时序信号T2依序使NM0S晶体管 40至47导通(ON)的电路。在本实施形态中,NMOS晶体管40至47的漏极分别连接在扫描 线1A至7A,源极连接在接地GND。因此,当例如NMOS晶体管40导通时,扫描线1A至7A中 的扫描线1A成为与接地GND大致相同的电位。在扫描线IA为与接地GND相同电位的状态 下,即扫描线IA被选择的状态下,数据线驱动器39对数据线IB至17B输出驱动电流时,驱 动电流会流通在连接于扫描线IA的LED 101至117。此时,在连接于未被选择的扫描线2A 至7A的LED,并未流通有驱动电流。再者,扫描线驱动器37依据时序信号T2依序使NMOS 晶体管40至47导通,因此本实施形态的点矩阵LED 100的扫描线1A至7A依序被选择。
基准电流电路38为依据电阻12的电阻值而产生成为数据线驱动器39对数据线 IB至17B所输出的驱动电流的基准的基准电流Iref的电路。 数据线驱动器39为依据来自时序产生电路35的时序信号T3、 T4对数据线IB至 17B输出基准电流Iref及对应索引数据与色阶数据的驱动电流Il至I17的电路。再者,数 据线驱动器39在用以使点矩阵LED 100的既定显示例如淡入、淡出的设定数据被输入时, 依据设定数据使驱动电流I1至I17变化。如图4所示,数据线驱动器39包括P丽产生电路 60至67、选择器控制电路70、遮蔽(mask)信号输出电路71、选择器Sl至S17、"及"(AND) 电路A1至A17以及驱动电流产生电路D1至D17。再者,本实施形态的P丽产生电路60至 67、选择器控制电路70及选择器Sl至S17相当于本发明的P丽信号输出电路,遮蔽信号输 出电路71及"与"电路Al至A17相当于本发明的驱动信号输出电路,驱动电流产生电路Dl 至D17相当于本发明的驱动电路。 P丽产生电路60为依据与索引数据"O" (10进制)对应的存储在色阶数据存储器 51的存储区域的色阶数据及既定周期的时序信号T4,产生与时序信号T4相同周期的P丽 信号VpO的电路。具体而言,在本实施形态中,P丽信号VpO的高电平(以下称H电平)的
工作比成为因应与索引数据"o"对应的存储区域的色阶数据的工作比。此外,在本实施形态
中,当所述色阶数据为"0" (10进制)时,H电平的工作比为0%, H电平的工作比会随着色 阶数据的值的增加而上升。再者,色阶数据为"63"(10进制)时,H电平的工作比为100%。 当本实施形态中的P丽信号VpO的工作比非为0%时,在P丽信号VpO的1周期的开始的时 间点,P丽信号VpO的逻辑电平会成为H电平。 P丽产生电路61至67与P丽产生电路60同样地,产生分别与索引数据"1"至 "7"(10进制)对应的存储在色阶数据存储器51的存储区域的色阶数据及对应时序信号T4 的P丽信号Vpl至Vp7。在本实施形态中,P丽信号Vpl至Vp7的周期及P丽信号Vpl至 Vp7成为H电平的时序与P丽信号VpO相同。 选择器控制电路70依输出的顺序,存储从存储器控制器36依序输出的索引数据。 当存储有17个例如索引数据存储器50的1行份的索引数据、即3比特的索引数据时,以依 据时序信号T3的时序将17个索引数据分别输出至选择器Sl至S17。再者,选择器控制电 路70输出1行份的索引数据的时序设定为与选择扫描线1A至7A中任一条的时序相同。 如前所述,本实施形态的存储器控制器36从第l行的索引数据(l,l)依序输出至邻接的列 的索引数据。因此,在选择器控制电路70存储有第1行至第7行的任一行的索引数据,以 作为1行份的索引数据。在选择器控制电路70存储有例如索引数据存储器50的第1行的 索引数据时,对应于1行、1列的索引数据(l,l)输出至选择器S1。此外,对应于1行、2列的索引数据(1,2)至对应于1行、17列的索引数据(1,17)分别输出至选择器S2至选择器 S17。此外,其他行的索引数据存储于选择器控制电路70时也相同。在从索引数据存储器 52输出索引数据时,也与从索引数据存储器50输出时相同。在本实施形态中,选择器控制 电路70输出1行份的索引数据后,存储器控制器36依据时序信号T2依序输出下一行的索 引数据。因此,本实施形态的选择器控制电路70可通过具备可存储1行份的索引数据的存 储区域而实现。 选择器Sl存储从选择器控制电路70所输出的索引数据,并且依据所存储的索引 数据,选择来自P丽产生电路60至67的P丽信号VpO至Vp7中的任一者,并作为选择信号 S01输出至"与"电路A1。在存储有例如值为"0"(10进制)的索引数据时,选择器S1选择 P丽信号VpO作为选择信号SOl并予以输出。而且,与所述的情形相同,当索引数据的值为 "1"至"7"时,索引数据的值分别对应"1"至"7"的各者的P丽信号Vpl至Vp7作为选择信 号S01被输出。本实施形态的选择器S1包括存储从选择器控制电路70所输出的3比特的 索引数据的缓存器(未图示),每当从选择器控制电路70输出索引数据时,缓存器会被更 新。再者,如前所述,对选择器Sl输出存储在选择器控制电路70的1行份的17个索引数 据中的对应于第l列的索引数据。因此,在选择器S1的缓存器反复存储索引数据(l,l)至 (7,1)。 选择器S2至S17与选择器Sl同样地,依据存储在选择器控制电路70的1行份的 17个索引数据中的对应于第2列至第17列的索引数据的值,选择P丽信号VpO至Vp7。接 着,选择器S2至S17分别输出选择信号S02至S017。 遮蔽信号输出电路71 (输出电路)为依据例如用以淡入、淡出的设定数据产生用 以使选择信号S01至S017的工作比变化的遮蔽信号MA的电路。遮蔽信号输出电路71包 括时钟产生电路80、计数器81、计数器控制电路82及遮蔽信号产生电路83。
时钟产生电路80为产生例如既定周期的时钟信号CLK2的电路。
计数器81为依据存储在后述的计数器控制电路82的设定数据及时钟信号CLK2 而使计数值变化的上数/下数计数器(up/down counter)。本实施形态的计数器81为例如 6比特的计数器。因此,计数器81的计数值在"0"至"63" (IO进制)之间变化。
计数器控制电路82存储表示是否使点矩阵LED 100的既定显示淡入或淡出的设 定数据。计数器控制电路82依据所存储的设定数据来设定计数器81的计数值的初期值, 并且控制使计数器81作为上数计数器动作或作为下数计数器动作。在本实施形态中,当表 示淡入的设定数据存储在计数器控制电路82时,计数器控制电路82将计数器81的计数值 作为"0" (10进制),并使计数器81作为上数计数器动作。另一方面,当表示淡出的设定数 据存储在计数器控制电路82时,计数器控制电路82将计数器81的计数值作为"63"(10进 制),并使计数器81作为下数计数器动作。再者,当表示不进行淡入及淡出的设定数据存储 在计数器控制电路82时,计数器控制电路82将计数器81的计数值固定在"63"。本实施形 态的计数器控制电路82包括例如可存储设定数据的缓存器。在本实施形态中,计数器81 作为上数计数器而动作时的最大计数值为"63" (10进制),计数器81作为下数计数器而动 作时的最小计数值为"0" (10进制)。 遮蔽信号产生电路83(输出信号产生电路)为依据时序信号T4与计数器81的计 数值产生与P丽信号VpO至Vp7相同的周期且具有对应计数器81的计数值的工作比的遮蔽信号MA的电路。在本实施形态中,当计数器81的计数值为"0" (IO进制)时,H电平的工 作比为0%, H电平的工作比会随着计数值的增加而上升。再者,计数值为"63" (10进制) 时,H电平的工作比为100%。当本实施形态中的遮蔽信号區的工作比非为0%时,遮厳信 号MA依据时序信号T4在P丽信号Vp0至Vp7成为H电平的时间点成为H电平。
"与"电路A1为运算从选择器S1所输出的选择信号SOI与来自遮蔽信号输出电路 71的遮蔽信号MA的逻辑积,作为输出信号A01予以输出的电路。如前所述,选择器SI选择 P丽信号VpO至Vp7的任一者而作为选择信号SOI予以输出。P丽信号VpO至Vp7与遮蔽 信号MA为相同周期。而且,P丽信号VpO至Vp7与遮蔽信号MA成为H电平的时间点相同。 因此,例如遮蔽信号MA的工作比较选择信号SOI的工作比小时,输出信号A01的工作比与 遮蔽信号MA的工作比相同。另一方面,遮蔽信号MA的工作比较选择信号SOl的工作比大 时,输出信号的工作比成为选择信号SOI的工作比。"与"电路A2至A17与"与"电路A1同样地,运算从选择器S2至S17各者所输出 的选择信号S02至S017与遮蔽信号MA的逻辑积并作为输出信号A02至A017予以输出的 电路。因此,从"与"电路A2至A17所输出的输出信号A02至A017的工作比依据遮蔽信号 MA的工作比与选择信号S02至S017的工作比而决定。"与"电路A1至A17相当于本发明 的驱动信号产生电路。 驱动电流产生电路D1为产生与从"与"电路A1所输出的输出信号A01的H电平 的工作比对应的电流值的驱动电流11的电路。如图5所示,驱动电流产生电路Dl包括电 流镜90及开关(switching)电路91。 电流镜90为产生对应所输入的基准电流Iref的电流且输出至开关电路91的电 路。 开关电路91为依输入的输出信号A01的H电平的工作比而使来自电流镜90的电 流变化且作为驱动电流I1予以输出的电路。在本实施形态中,输出信号AOl的工作比为零 时,驱动电流II的电流值成为O,驱动电流II的电流值会随着输出信号A01的工作比的增 加而增加。当输出信号A01的H电平的工作比为100X时,驱动电流Il成为最大值的Imax。
驱动电流产生电路D2至D17与驱动电流产生电路D1为同样的构成,分别产生对 应基准电流Iref、输出信号A02至A017的工作比的电流值的驱动电流12至117。
〈使既定的显示淡入、淡出的情形的一例> 以下说明点矩阵LED 100的既定显示淡入、淡出的情形的LED驱动电路20的动作 的一例。此外,在此,LED驱动电路20使例如"12:00"的时刻作为既定的显示而显示在点 矩阵LEDIOO。接着,当具备点矩阵LED 100的移动电话(未图示)接收到电子邮件时,LED 驱动电路20使"12:00"的显示淡出,使"Mail"的文字淡入而进行显示。在本实施形态中, 使对应于存储有索引数据"1"(10进制)的存储区域的LED发光,并使对应于存储有索引数 据"0"(10进制)的存储区域的LED不发光,借此显示"12:00"。在此,存储在控制缓存器 32的控制数据为"1",在索引数据存储器50存储有用以显示"12:00"的索引数据。因此, 数据线驱动器39依据存储在索引数据存储器50的索引数据来驱动点矩阵LED 100。再者, 在色阶数据存储器51的与索引数据"0"及"2"至"7" (IO进制)对应的存储区域,存储有 色阶数据"0" (10进制),在与索引数据"1" (10进制)对应的存储区域,存储有色阶数据 "50"(10进制)。因此,对应于P丽产生电路60的P丽信号VpO、与对应于P丽产生电路62
9至67各者的P丽信号Vp2至Vp7的工作比成为0% 。另一方面,P丽产生电路61的P丽信 号Vpl的工作比依据色阶数据"50"而成为例如80%。再者,在计数器控制电路82存储有 表示不进行淡入、淡出的设定数据。因此,计数器81的计数值成为"63"(10进制),因此来 自遮蔽信号输出电路71的遮蔽信号MA成为H电平。 首先,LED驱动电路20如前所述使作为既定显示的"12:00"的时刻显示在点矩阵 LED 100。详细而言,存储器控制器36取得存储在索引数据存储器50的索引数据,并依序 输出至数据线驱动器39。借此,在选择器控制电路70依序存储有索引数据。接着,在索引 数据存储器50的第1行的17个索引数据存储在选择器控制电路70的时间点,时序产生电 路35使17个索引数据分别输出至选择器控制电路70的选择器Sl至S17。如前所述,在显 示"12:00"时所用的索引数据为"0"或"l" (10进制)。因此,选择器Sl至S17选择对应 索引数据"0" (IO进制)的P丽信号VpO、及对应索引数据"l" (IO进制)的P丽信号Vpl 的任一者而输出。具体而言,例如仅在第1行的17个索引数据中的对应于第1列的索引数 据(l,l)为"1"(10进制)且其他索引数据为"O" (IO进制)时,仅从选择器S1至S17中 的选择器Sl所输出的选择信号SOl会成为P丽信号Vpl。另一方面,其他选择器S2至S17 的选择信号S02至S017成为P丽信号VpO。再者,遮蔽信号MA的逻辑电平为H, P丽信号 VpO、 Vpl各者的工作比为0X、80X,结果,输出信号A01至A017中的输出信号A01的工作 比为80X,输出信号A02至A017的工作比为0%。因此,仅驱动电流Il的电流值成为对应 工作比80%的电流值Ix,驱动电流12至117的电流值成为0。本实施形态的时序产生电路 35依据时序信号T3使17个索引数据输出至选择器控制电路70,并且依据时序信号T2使 扫描线驱动器37导通NM0S晶体管40。因此,在点矩阵LED 100中的第1行的LED 101至 117,流通有驱动电流I1至I17。因此,在例如仅所述的索引数据(l,l)为"1"(10进制) 时,在LED 101至117中,仅流通有驱动电流I1的LED 101会以对应电流值Ix的亮度发光, LED 102至117不会发光。如前所述,时序产生电路35控制存储器控制器36、扫描线驱动 器37及数据线驱动器39的各者,以使点矩阵LED IOO被动态驱动。因此,每当索引数据存 储器50中的对应于各行的17个索引数据存储在选择器Sl至S17时,反复进行使对应的列 的NMOS晶体管导通的动作。结果,在点矩阵LED 100以对应色阶数据"50"的亮度显示有 "12:00"。 接着,说明移动电话(未图示)接收电子邮件且使"12:00"的显示淡出时的LED 驱动电路20的动作。此外,在本实施形态中,为了显示"12:00",在例如索引数据存储器50 的对应第1列的发光组件101至701的各个存储区域,存储有索引数据"l" (10进制)。因 此,在LED驱动电路20使"12:00"显示时,P丽信号Vpl经常地被选择而作为选择信号S01 予以输出。 当移动电话接收电子邮件时,从总括控制例如移动电话的系统微计算机(未图 示)对微计算机10输出使"12:00"的显示淡出的指示。接着,微计算机10将"12:00"的 显示淡出的设定数据输出至IF电路33。淡出用的设定数据经由IF电路33存储在数据线 驱动器39的计数器控制电路82。因此,计数器控制电路82将计数器81的计数值设定为 "63",并使计数器81作为下数计数器动作。图6为显示计数器81的计数值以依据时钟信 号CLK2的既定周期从"63"减少至"0" (10进制)时,数据线驱动器39的主要信号的变化 的一例。在本实施形态中,用以使计数器81的计数值变化的时钟信号CLK2的周期比P丽信号Vpl的周期长。例如,当淡出用的设定数据在时刻TA存储在计数器控制电路82时,遮 蔽信号产生电路83依据计数器81的计数值"63"输出H电平的遮蔽信号MA。在此,选择 器Sl将P丽信号Vpl作为选择信号S01予以输出,"与"电路Al运算选择信号S01与遮蔽 信号MA的逻辑积。因此,从"与"电路Al输出与P丽信号Vpl的工作比相同工作比的输出 信号AOl。再者,当计数器81的计数值依据时钟信号CLK2而减少时,遮蔽信号MA的工作比 会减少。如前所述,输出信号A01因应选择信号S01与遮蔽信号MA的逻辑积的运算结果而 变化,因此当遮蔽信号MA的工作比较选择信号S01的工作比大时,输出信号AOl的工作比 为选择信号S01的工作比。另一方面,当计数器81的计数值减少且遮蔽信号MA的工作比 较选择信号S01的工作比小时,输出信号AOl的工作比与遮蔽信号MA的工作比一同减少。 本实施形态的驱动电流产生电路D1产生对应输出信号A01的工作比的电流值的驱动电流 II。因此,驱动电流Il的电流值随着输出信号AOl的工作比的降低而减少,且在时刻TB成 为0。在此,说明选择器S1选择P丽信号Vpl并作为选择信号S01予以输出时的驱动电流 II的变化,但其他选择器S2至S17选择P丽信号Vpl时的驱动电流12至117的变化也相 同。即,在本实施形态中,当遮蔽信号MA的工作比较P丽信号Vpl的工作比小时,选择器S2 至S17选择P丽信号Vpl时的输出信号A02至A017的工作比也随着遮蔽信号MA的工作比 的降低而变小。再者,在计数器81的计数值减少的期间,扫描线驱动器37及数据线驱动器 39持续动态驱动点矩阵LED 100。因此,点矩阵LED 100中的"12:00"的显示,随着计数器 81的计数值的降低而淡出。 再者,以下说明在"12:00"的显示淡出后使"Mail"的显示淡入时的LED驱动电路 20的动作。在此,LED驱动电路20使点矩阵LED 100的"12:00"的显示淡出的期间,在索 引数据存储器52存储有用以显示"Mai 1 "的索引数据。在本实施形态中,使对应于存储有索 引数据"l" (10进制)的存储区域的LED发光,并使对应于存储有索引数据"O" (10进制) 的存储区域的LED不发光,借此显示"Mail"。再者,色阶数据存储器51与所述同样地,在与 索引数据"0"及"2"至"7" (IO进制)对应的存储区域,存储有色阶数据"O" (IO进制),在 与索引数据"l" (IO进制)对应的存储区域,存储有例如色阶数据"50" (IO进制)。
从总括控制例如移动电话(未图示)的系统微计算机(未图示)将用以使"Mail" 的显示淡入的指示输入至微计算机10时,微计算机10为了更新存储在控制缓存器32的控 制数据,将控制数据"O"输出至IF电路33。接着,当存储器控制器36将控制数据"0"存储 至控制缓存器32时,存储器控制器36取得存储在索引数据存储器52的索引数据,并输出 至数据线驱动器39。结果,从数据线驱动器39中的选择器Sl至S17,输出依据存储在索引 数据存储器52的索引数据的选择信号SOl至S017。如前所述,在本实施形态中,使对应于存 储有索引数据"l" (IO进制)的存储区域的LED发光,并使对应于存储有索引数据"O" (10 进制)的存储区域的LED不发光,借此显示"Mail"。因此,选择P丽信号VpO或P丽信号 Vpl的任一方作为选择信号SOI至S017予以输出。在此,计数器81的计数值在使"12:00" 的显示淡出时成为0。艮卩,由于遮蔽信号MA的工作比为OX,因此即使P丽信号Vpl作为选 择信号S01至S017被输出时,结果驱动电流II至117的电流值也成为0。因此,在计数器 81的计数值为"O"的期间,在点矩阵LED 100不会显示"Mail"。微计算机10依据使"Mail" 的显示淡入的指示,将淡入用的设定数据输出至IF电路33。淡入用的设定数据经由IF电 路33存储在数据线驱动器39的计数器控制电路82。因此,计数器控制电路82将计数器81的计数值设定为"0",并使计数器81作为上数计数器而动作。计数器81以依据时钟信号CLK2的既定周期使计数值增加。结果,来自遮蔽信号产生电路83的遮蔽信号MA的工作比随着计数值的增加而变大。在计数器81的计数值增加的期间,扫描线驱动器37及数据线驱动器39持续动态驱动点矩阵LED 100。因此,在遮蔽信号MA的工作比成为依据色阶数据"50" (10进制)所设定的P丽信号Vpl的工作比80%为止,"Mail"的显示的亮度随着计数值的增加而变亮。如此,点矩阵LED 100的"Mail"的显示随着计数器81的计数值的增加而淡入。 在由以上说明的构成所构成的本实施形态的LED驱动电路20中,选择器Sl至S17分别选择H电平的工作比依色阶数据而变化的P丽信号VpO至Vp7的任一者,而作为选择信号SOl至S017输出。遮蔽信号输出电路71及"与"电路Al至A17依据表示淡入或淡出的设定数据,使输入至"与"电路A1至A17的选择信号S01至S017的工作比变化,并作为输出信号A01至A017予以输出。驱动电流产生电路Dl至D17产生依据输出信号A01至A017的工作比的驱动电流I1至I17,以驱动点矩阵LED 100。因此,在点矩阵LED 100被动态驱动时,能以相同的时序使连接在相同扫描线的多个LED的亮度变化。S卩,本实施形态的LED驱动电路20可抑制使连接在相同扫描线的多个LED的亮度变化时的时间偏差。
再者,本实施形态的LED驱动电路20具有与P丽信号VpO至Vp7相同的周期,且依据H电平的工作比依设定数据而变化的遮蔽信号MA,使选择信号S01至S017的工作比变化。P丽信号VpO至Vp7的周期与遮蔽信号MA的周期相同,因此输出信号AOl至A017的周期也与P丽信号VpO至Vp7的周期相同。因此,即使在LED驱动电路20使例如遮蔽信号MA的工作比变化而使既定的显示淡入时,输出信号A01至A017的周期也不会变化,且点矩阵LED IOO的各LED发光的周期也不会变化。因此,在本实施形态中,能以相同的时序使连接在相同扫描线的多个LED的亮度变化,并且以既定的周期使LED发光。
再者,本实施形态的遮蔽信号产生电路83依据时序信号T4,在P丽信号VpO至Vp7成为H电平的时间点将遮蔽信号MA设为H电平。遮蔽信号产生电路83因应计数器81的计数值而使遮蔽信号MA的H电平的工作比变化。例如,即使P丽信号VpO至Vp7成为H电平的时间点与遮蔽信号MA成为H电平的时间点不一致时,也可变更输出信号A01至A017的工作比。然而,此时难以将输出信号A01至A017的工作比设为所希望的工作比。在本实施形态中,如前所述,通过使遮蔽信号MA成为H电平的时间点与P丽信号VpO至Vp7成为H电平的时间点一致,且因应计数值使遮蔽信号MA的工作比变化,即可确实地产生所希望的工作比的输出信号A01至A017。再者,在本实施形态中,依据既定周期的时钟信号CLK2使计数器81的计数值变化。因此,通过使例如时钟信号CLK2的周期变化,也可调整LED的亮度的变化速度。 再者,本实施形态的驱动电流产生电路D1至D17因应输出信号AOl至A017的H电平的工作比的上升而使驱动电流II至117增加。因此,当输出信号AOl至A017的工作比上升时,点矩阵LED 100的LED的亮度会增加。再者,计数器81的计数值依据表示淡入的设定数据,从"0"增加至"63" (10进制)。结果,输出信号AOl至A017的工作比从0%变化为对应色阶数据的既定工作比。另一方面,计数器81的计数值依据表示淡出的设定数据而从"63"减少至"0" (10进制)。结果,输出信号AOl至A017的工作比从对应色阶数据的既定工作比变化为0% 。例如,在变更色阶数据而使既定的显示淡入时,微计算机10必须将色阶数据"0"至"63"依序输出至IF电路33。本实施形态的LED驱动电路20在不会使色阶数据变化的情形下可使例如既定的显示淡入,因此可减少微计算机10、IF电路33所转送的数据的量。 此外,上述实施例乃为使本发明更容易理解者,并非限定解释本发明者。本发明在不脱离其主旨的情形下可进行各种变更、改良,且其等效者也包括在本发明的范围。
本实施形态的LED驱动电路20虽驱动由一般LED所构成的点矩阵LED 100,但本实施形态的LED驱动电路20也可驱动以矩阵状配置有例如有机EL (ElectroLuminescence ;电致发光)组件之类的发光组件的显示器。即使在该情形下,LED驱动电路20也与点矩阵LED 100的情形同样地,抑制使多个有机EL组件的亮度变化时的时间偏差。此外,本实施形态的LED驱动电路20也可驱动例如7段显示的LED。 再者,本实施形态的遮蔽信号产生电路83虽依据时序信号T4使遮蔽信号MA变化成H电平,但并非限定于此。例如,也可检测出P丽信号VpO至Vp7的另一者成为H电平的起动,并与起动同步而使遮蔽信号MA变化为H电平。 此外,本实施形态的时钟产生电路80所产生的时钟信号CLK2的周期虽为既定的周期,但也可例如依据设定数据而使该周期变化。此时,可依据设定数据来改变使既定的显示淡入或淡出的速度。
1权利要求
一种发光组件驱动电路,其特征在于,具备脉冲宽度调变信号输出电路,依据表示对应于多个发光组件各者的亮度的色阶数据,并对应所述多个发光组件的各者输出一方逻辑电平成为对应所述色阶数据的工作比的多个脉冲宽度调变信号;驱动信号输出电路,依据用以使所述多个发光组件的亮度变化的指示数据,使输入的所述多个脉冲宽度调变信号各者的所述工作比变化而作为多个驱动信号予以输出;及驱动电路,依据所述多个驱动信号各者的工作比,驱动所述多个发光组件。
2. 根据权利要求1所述的发光组件驱动电路,其特征在于,所述驱动信号输出电路包括输出电路,输出具有与所述多个脉冲宽度调变信号相同的周期且一方逻辑电平的工作 比会依据所述指示数据而变化的输出信号;及驱动信号产生电路,依据所述输出信号的逻辑电平使所述多个脉冲宽度调变信号的所 述工作比变化而产生所述多个驱动信号。
3. 根据权利要求2所述的发光组件驱动电路,其特征在于,所述输出电路包括 计数器,对应所述指示数据,开始进行依据时钟信号的计数;及输出信号产生电路,产生在所述多个脉冲宽度调变信号的各者变成所述一方的逻辑电 平的时间点成为所述一方的逻辑电平,且具有所述相同周期并对应所述计数器的计数值的 所述一方的逻辑电平的工作比的所述输出信号;所述驱动信号产生电路根据所述多个脉冲宽度调变信号的逻辑电平与所述输出信号 的逻辑电平的逻辑积的运算结果,产生所述多个驱动信号。
4. 根据权利要求3所述的发光组件驱动电路,其特征在于,所述驱动电路驱动所述发 光组件,以使所述多个发光组件的亮度随着所述多个驱动信号的所述一方的逻辑电平的所 述工作比的增加而增加;所述计数器当用以使所述多个发光组件的亮度增加的数据作为所述指示数据而被输 入时,依据所述时钟信号使所述计数值变化,以使所述多个驱动信号的所述一方的逻辑电 平的工作比增加,而当用以使所述多个发光组件的亮度降低的数据作为所述指示数据而被 输入时,依据所述时钟信号使所述计数值变化,以使所述多个驱动信号的所述一方的逻辑 电平的工作比减少。
全文摘要
本发明提供一种发光组件驱动电路,该发光组件驱动电路具备PWM信号输出电路,依据表示相对于多个发光组件的各者的亮度的色阶数据,对应于多个发光组件的各者,输出一方逻辑电平成为对应色阶数据的工作比的多个PWM信号;驱动信号输出电路,依据用以使多个发光组件的亮度变化的指示数据,使输入的多个PWM信号各者的工作比变化而作为多个驱动信号予以输出;及驱动电路,依据多个驱动信号各者的工作比,驱动多个发光组件。本发明可抑制多个发光组件亮度变化时的时间偏差。
文档编号H05B37/02GK101754533SQ20091025946
公开日2010年6月23日 申请日期2009年12月18日 优先权日2008年12月18日
发明者新井刚史 申请人:三洋电机株式会社;三洋半导体株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1