等离子体显示板用数据驱动集成电路及等离子体显示装置的制作方法

文档序号:2587741阅读:227来源:国知局
专利名称:等离子体显示板用数据驱动集成电路及等离子体显示装置的制作方法
技术领域
本发明涉及等离子体显示板用数据驱动集成电路及等离子体显示装置。
背景技术
等离子体显示装置包括等离子体显示板和用于驱动该等离子体显示 板的驱动器。
等离子体显示板具有这样的结构,即形成在前板和后板之间的势 垒肋形成单位放电单元或者多个放电单元。各放电单元充有惰性气体,
该惰性气体包含诸如氖(Ne)、氦(He)或Ne和He混合物的主要放电 气体以及少量的氙(Xe)。所述多个放电单元形成一个像素。例如,红色 (R)放电单元、绿色(G)放电单元和蓝色(B)放电单元形成一个像 素。当通过向放电单元施加高频电压而使等离子体显示板放电时,惰性 气体产生真空紫外线,从而使得形成在势垒肋之间的磷发光,因而显示 图像。由于等离子体显示装置可以制成薄且轻,因此其作为下一代显示 器已引起了注意。

发明内容
在一方面中,根据本发明的等离子体显示板用数据驱动集成电路包 括第一功率输入节点,该第一功率输入节点用于根据数据脉冲在寻址 时段期间接收数据电压;第二功率输入节点,该第二功率输入节点用于 在所述寻址时段期间接收基准电压;待与寻址电极相连的输出节点;连 接端子,该连接端子待与用于向所述寻址电极供应充电电流/放电电流或 者从所述寻址电极回收充电电流/放电电流的充电/放电电路相连;第一开 关器件,该第一开关器件用于在所述第一功率输入节点和所述输出节点
之间进行开关,从而根据数据脉冲在所述寻址时段期间将输入给所述第 一功率输入节点或所述第二功率输入节点的电压输出给所述寻址电极; 第二开关器件,该第二开关器件用于在所述第二功率输入节点和所述输 出节点之间进行开关;以及第三开关器件,该第三开关器件用于如果从 所述第一功率输入节点或所述第二功率输入节点输入给所述寻址电极的 电压处于高阻抗状态,则连接所述连接端子和所述输出节点。
所述连接端子可以与谐振形成单元的一端相连,并且所述谐振形成 单元的另一端可以与一端接地的储能单元串联连接。
所述连接端子可以与一端接地的储能单元的另一端连接。
所述数据驱动集成电路可以包括模块控制单元,该模块控制单元通 过根据数据信号确定是否有供应或回收充电电流或放电电流的操作,而 控制用于向寻址电极供应充电电流/放电电流或者从寻址电极回收充电电 流/放电电流的充电/放电电路。
如果所述数据信号不同于前一数据信号,则所述数据驱动集成电路 可以供应或回收充电电流或放电电流,而如果所述数据信号与前一数据 信号相同,则所述数据驱动集成电路可以并不供应或回收充电电流或放 电电流。
在另一方面中,根据本发明的等离子体显示板用数据驱动集成电路 包括第三功率输入节点,该第三功率输入节点用于根据数据脉冲在寻
址时段期间有选择地接收数据电压和基准电压;第四功率输入节点,该
第四功率输入节点用于在所述寻址时段期间接收低于所述数据电压但高
于所述基准电压的偏压;待与寻址电极相连的输出节点,,第四开关器件, 该第四开关器件用于在所述第三功率输入节点和所述输出节点之间进行 开关,从而根据数据脉冲在所述寻址时段期间将所述数据电压或所述基 准电压输出给所述寻址电极;以及第五开关器件,该第五开关器件用于 在所述第四功率输入节点和所述输出节点之间进行开关,从而如果所述 第四功率开关器件断开,则可以向所述寻址电极输出偏压。
所述第三功率输入节点可以分别与数据功率开关器件的一端和基准 电压开关器件的一端相连。
所述数据功率幵关器件的另一端可以与用于供应数据电压的数据功 率源相连,所述基准电压开关器件的另一端可以接地。
在又一方面中,根据本发明的等离子体显示装置包括包括第一寻 址电极和第二电极的等离子体显示板;包括第一数据驱动电路模块和第 二数据驱动模块的数据驱动集成电路,该第一数据驱动电路模块用于根 据第一数据脉冲在寻址时段期间向所述第一寻址电极供应第一数据电压 和第二数据电压,并形成用于向所述第一寻址电极供应充电电流或放电 电流或者从所述第一寻址电极回收充电电流或放电电流的通路,并且所 述第二数据驱动电路模块用于根据第二数据脉冲在所述寻址时段期间向 所述第二寻址电极供应数据电压或基准电压,并形成用于向所述第二寻 址电极供应充电电流或放电电流或者从所述第二寻址电极回收充电电流 或放电电流的通路;以及模块控制单元,该模块控制单元用于控制所述 数据驱动集成电路,使得可以根据数据信号在从所述第一电极回收用于 形成第一数据脉冲的充电电流或放电电流之前,向所述第二寻址电极供 应用于形成第二数据脉冲的充电电流或放电电流,或者使得可以根据数 据信号在从所述第二寻址电极回收用于形成第二数据脉冲的充电电流或 放电电流之前,从所述第一 电极回收用于形成第一数据脉冲的充电电流 或放电电流。
所述等离子体显示装置可以包括储能单元,该储能单元与数据驱动 集成电路相连,以向所述第一寻址电极和第二寻址电极供应用于形成第 一数据脉冲和第二数据脉冲的充电电流或放电电流,或者从所述第一寻 址电极和第二寻址电极回收用于形成第一数据脉冲和第二数据脉冲的充 电电流或放电电流。
所述等离子体显示装置可以包括谐振形成单元,该谐振形成单元位 于所述数据驱动集成电路与所述储能单元之间,并使用于形成第一数据 脉冲和第二数据脉冲的充电电流或放电电流谐振,以将它们供应给所述 第一寻址电极和第二寻址电极或者从所述第一寻址电极和第二寻址电极 回收这些电流。
如果所述数据信号不同于前一数据信号,则所述数据驱动集成电路可以供应或回收充电电流或放电电流,而如果所述数据信号与前一数据 信号相同,则所述数据驱动集成电路可以并不供应或回收充电电流或放 电电流。
所述第一数据脉冲和所述第二数据脉冲可以彼此交叠。 所述第一数据脉冲和所述第二数据脉冲均包括从第二数据电压上升 为第一数据电压的上升时段、保持所述第一数据电压的保持时段、以及 从所述第一数据电压下降为所述第二数据电压的下降时段。所述第二数 据脉冲的上升时段可以在所述第一数据脉冲的下降时段之前开始。
所述第一数据驱动电路模块和所述第二数据驱动电路模块均包括 第一功率输入节点,该第一功率输入节点用于根据第一数据脉冲和第二 数据脉冲在寻址时段期间接收第一数据电压;第二功率输入节点,该第
二功率输入节点用于在所述寻址时段期间接收第二数据电压;待与寻址
电极相连的输出节点;连接端子,该连接端子待与用于向所述寻址电极 供应充电电流/放电电流或者从所述寻址电极回收充电电流/放电电流的 充电/放电电路相连;第一开关器件,该第一开关器件用于在所述第一功 率输入节点和所述输出节点之间进行幵关,从而可以根据第一数据脉冲 和第二数据脉冲在所述寻址时段期间将输入给所述第一功率输入节点或 所述第二功率输入节点的电压输出给所述寻址电极;第二开关器件,该 第二开关器件用于在所述第二功率输入节点和所述输出节点之间进行开 关;以及第三开关器件,该第三开关器件用于如果从所述第一功率输入 节点或所述第二功率输入节点输入到所述寻址电极的电压处于高阻抗状 态,则连接所述连接端子和所述输出节点。
所述第一数据电压可以大致高于50V但低于70V,所述第二数据电 压可以大致高于地电压电平但低于所述第一数据电压。
根据本发明的一种实施方式的等离子体显示板用数据驱动集成电路 及等离子体显示装置可以提供简单的电路结构并通过回收数据驱动电路 的能量而使驱动功率最小化。
另外,根据本发明的一种实施方式的等离子体显示板用数据驱动集 成电路及等离子体显示装置可以通过改善数据驱动电路模块而提高驱动
效率并减少产生的热和能耗。


附图被包括以提供对本发明的进一步理解并且被并入而构成了本说 明书的一部分,示出了本发明的实施方式并与本说明书一起用于解释本 发明原理。在附图中
图1是用于说明根据本发明的一种实施方式的等离子体显示装置的
图2是用于说明根据本发明的一种实施方式的数据驱动器的某些部 件的图3是用于说明根据本发明的第一实施方式的等离子体显示板用数 据驱动集成电路的图4是用于说明根据图3的第一实施方式的等离子体显示板用数据 驱动集成电路的操作的图5是用于说明根据本发明的第二实施方式的等离子体显示板用数 据驱动集成电路的图6是用于说明由根据图5的第二实施方式的等离子体显示板用数 据驱动集成电路执行的操作的图7是用于说明根据本发明的第三实施方式的等离子体显示板用数 据驱动集成电路的图8是用于说明由根据图7的第三实施方式的等离子体显示板用数 据驱动集成电路执行的操作的图9是用于说明根据本发明的一种实施方式的模块控制单元的图10是用于说明根据本发明的第四实施方式的等离子体显示板用 数据驱动集成电路的图11是用于说明由根据图10的第四实施方式的等离子体显示板用 数据驱动集成电路执行的操作的图12是用于说明由根据本发明的第四实施方式的等离子体显示板 用数据驱动集成电路执行的另一操作的图13是表示根据本发明的一种实施方式的数据脉冲的图;以及 图14是用于说明在根据本发明的一种实施方式的等离子体显示装 置中的等离子体显示板的结构的图。
具体实施例方式
下面将详细地说明本发明的实施方式,在附图中示出了其实施例。 图1是用于说明根据本发明一种实施方式的等离子体显示装置的图。
参照图1,根据本发明的一种实施方式的等离子体显示装置包括 等离子体显示板100,该等离子体显示板100以矩阵型布置,使得mxn 个放电单元130与扫描电极线Yl至Ym、保持电极(sustain electrode) 线Zl至Zm、和寻址电极线Xl至Xn相连;用于驱动扫描电极线Y1至 Ym的扫描驱动器200;用于驱动保持电极线Zl至Zm的保持驱动器300; 用于驱动寻址电极线XI至Xn的数据驱动器400;以及控制板500,该 控制板500基于从外部输入的显示数据(D)、水平同步信号(H)、垂直 同步信号(V)、时钟信号等而向各驱动器200、 300和400供应控制信号。
扫描驱动器200向扫描/保持电极线Yl至Ym相继供应用于统一 所有放电单元的初始化状态的复位脉冲、用于选择待放电单元的扫描脉 冲(或寻址脉冲)、以及根据放电量来表示灰度级的保持脉冲,从而相继 以行为单位扫描放电单元130并维持mxn个放电单元130中的各放电单 元130中的放电。
保持驱动器300向所有的保持电极线Z1至Zm供应与待供应给扫描 电极线Yl至Ym的保持脉冲交替的保持脉冲,从而在所选的放电单元中 产生保持放电。
数据驱动器400向寻址电极线XI至Xn供应与供应给扫描电极线 Yl至Ym的扫描脉冲同步的数据脉冲,从而选择待放电的单元。数据驱 动器400釆用能量回收电路来供应数据脉冲。下面将参考图2对其进行 详细描述。
图2是用于说明根据本发明的一种实施方式的数据驱动器的某些部200710169562.9
说明书第7/17页
件的图。
参照图2,根据本发明的一种实施方式的数据驱动器包括模块控制 单元、数据驱动集成电路、谐振形成单元和储能单元。
模块控制单元600通过根据数据信号确定是否有供应或回收充电电
流或放电电流的操作,而向寻址电极供应充电电流/放电电流或者从寻址 电极回收充电电流/放电电流。
数据驱动集成电路410根据数据信号在寻址时段期间向寻址电极供 应数据电压和基准电压,并形成用于向寻址电极供应充电电流或放电电 流或者从寻址电极回收充电电流或放电电流的通路。下面将通过各种实 施方式对其进行详细描述。
储能单元S00与数据驱动集成电路410相连,从而向寻址电极供应 用于形成数据脉冲的充电电流或放电电流或者从寻址电极回收用于形成 数据脉冲的充电电流或放电电流。为此,储能单元800可以包括电容器 Cs。
谐振形成单元700位于数据驱动集成电路410与储能单元800之间, 并使用于形成数据脉冲的充电电流或放电电流谐振,以将它们供应给寻 址电极或者从寻址电极回收这些电流。为此,谐振形成单元700可以包 括电感器L。
等离子体显示板100包括多个寻址电极,用于在由势垒肋限定的放 电单元中包括磷层并向放电单元供应驱动脉冲。稍后将对其进行详细描 述。
图3是用于说明根据本发明第一实施方式的等离子体显示板用数据 驱动集成电路的图。图4是用于说明根据图3的第一实施方式的等离子 体显示板用数据驱动集成电路的操作的图。
参照图3,根据本发明第一实施方式的数据驱动集成电路420可以 包括第一功率输入节点421、第二功率输入节点422、输出节点424和连 接端子423。
这里,输出节点424与等离子体显示板的寻址电极X相连。第一功 率输入节点421与数据电压Va供应源(未示出)相连,并根据数据脉冲
在寻址时段期间被供应有数据电压Va。第二功率输入节点422接地,并 在寻址时段期间被供应有基准电压。连接端子423与用于向寻址电极供 应充电电流或放电电流或者从寻址电极回收充电电流或放电电流的充电/ 放电电路相连。
通过串联连接电感器Ll和700以及电容器Cs和800而形成所述充 电/放电电路,并且连接端子423与电感器Ll和700的另一节点相连, 电容器Cs和800的另一节点接地。
可以在输出节点424与第一功率输入节点421之间布置第一开关器 件Sl,可以在输出节点424与第二功率输入节点422之间布置第二开关 器件S2。
第一开关器件Sl在输出节点424与第一功率输入节点421之间形成 通路,从而输入给第一功率输入节点421的数据电压Va可以通过输出节 点424传输给寻址电极X。
第二开关器件S2在输出节点424与第二功率输入节点422之间形成 通路,从而输入给第二功率输入节点422的基准电压可以通过输出节点 424传输给寻址电极。基准电压被实施为接地电压GND。
第一开关器件Sl和第二开关器件S2以交替的方式开关。也就是说, 如果第一开关器件Sl导通,第二开关器件S2就断开,而如果第一开关 器件Sl断开,第二开关器件S2就导通。
可以在输出节点424与连接端子423之间布置第三开关器件S3,如 果通过输出节点424从第一功率输入节点421或第二功率输入节点422 输入给寻址电极X的电压处于高阻抗状态,则第三开关器件S3在连接端 子423与输出节点424之间形成通路。这里,高阻抗状态是指数字数据 没有处于逻辑高或逻辑低状态,而是处于图4的tu或td状态。
参照图4,首先,在初始阶段,第二开关器件S2导通,第一开关器 件Sl和第三开关器件S3断开,从而电容器Cs和800充有电压Va/2。通 过使第二开关器件S2导通而向寻址电极供应基准电压GND。
当第二开关器件S2断开而第一开关器件Sl断开时,它们带来处于 关操作与开操作之间的高阻抗状态。在利用高阻抗状态使第三开关器件 S3导通的情况下,通过电容器Cs和电感器Ll的谐振操作而向寻址电极 X供应上升电压。
如果第一开关器件S1导通,第三开关器件S3断开,则通过输出节 点424向寻址电极X供应数据电压Va。
然后,同样地,当第一开关器件Sl被断开而第二开关器件S2也断 开时,也存在高阻抗状态。在利用高阻抗状态使第三开关器件S3导通的 情况下,则等离子体显示板的电压就被回收并充在电容器Cs中。
图5是用于说明根据本发明第二实施方式的等离子体显示板用数据 驱动集成电路的图。图6是用于说明由根据图5的第二实施方式的等离 子体显示板用数据驱动集成电路执行的操作的图。
这里,根据第二实施方式的等离子体显示板用数据驱动集成电路420 的构件与图3的等离子体显示板用数据驱动集成电路420的构件相同, 因此为它们赋予相同的附图标记。
如图5所示,根据本发明的等离子体显示板用数据驱动集成电路以 如下方式形成从图3的等离子体显示板用数据驱动集成电路除去了电 感器L1,使电容器Cs的一端与连接端子423相连,然后使电容器Cs的 另一端接地。在这种情况下,如图6所示,可以减小数据驱动集成电路 420的体积和高阻抗状态(即tu和td)的时间。对其的详述与对图3和 图4的描述基本上相同,因此这里省略对其的详述。
图7是用于说明根据本发明第三实施方式的等离子体显示板用数据 驱动集成电路的图。图8是用于说明由根据图7的第三实施方式的等离 子体显示板用数据驱动集成电路执行的操作的图。
参照图7,根据本发明第三实施方式的数据驱动集成电路430可以 包括第三功率输入节点431、第四功率输入节点433、第五功率输入节点 432和输出节点434。
这里,输出节点434与等离子体显示板的寻址电极X相连。第三功 率输入节点431可以与用于选择地接收数据电压Va和基准电压的预定电 路相连。与第三功率输入节点431相连的所述预定电路可以布置为数据 功率开关器件Qa和基准电压开关器件Qb。
数据功率开关器件Qa的一端与用于供应数据电压Va的数据功率源 相连,而其另一端与基准电压开关器件Qb的一端相连。基准电压开关器 件Qb的另一端与地电平电压GND相连,第三功率输入节点431与数据 功率开关器件Qa和基准电压开关器件Qb的公共节点相连。
第五功率输入节点432接地。第四功率输入节点433与偏压源(未 示出)相连,根据数据脉冲在寻址时段期间由偏压源供应低于数据电压 Va的偏压Vb。基准电压被实施为接地电压GND。偏压Vb被设定为高 于基准电压但低于数据电压Va的电压。
可以在输出节点434与第三功率输入节点431之间布置第四开关器 件S4。与图3和图5的等离子体显示板用数据驱动集成电路不同,在输 出节点434与第五功率输入节点432之间不存在开关器件。第四开关器 件S4在输出节点434与第三功率输入节点431之间形成通路,从而输入 到第三功率输入节点431的数据电压Va和基准电压可以通过输出节点 434传输给寻址电极X。
如果数据功率开关器件Qa导通,则可以使第四开关器件S4导通以 向寻址电极X供应数据电压Va。如果需要在供应数据电压Va的时段之 外的时段(例如,保持时段)向第三功率输入节点431供应接地电压电 平功率GND,则可以使基准电压开关器件Qb导通以向寻址电极X供应 基准电压GND。
在输出节点434与第四功率输入节点433之间可以布置第五开关器 件S5,如果通过使第四开关器件S4断开而阻止从第三功率输入节点431 通过输出节点434向寻址电极X输入电压,则第五开关器件S5在第四功 率输入节点433与输出节点434之间形成通路。如果第四开关器件S4断 开且第五开关器件S5导通,则阻止数据电压Va和基准电压GND的供应, 通过供应偏压Vb,通过输出节点434使得供应给多个寻址电极X的电压 从Va降到Vb,如图8所示。因此,第四开关器件S4和第五开关器件 S5之间的节点至节点变为Va-Vb,从而以比传统内压低的内压来驱动多 个寻址电极X。
图9是用于说明根据本发明一种实施方式的模块控制单元的图。
参照图9的(a),模块控制单元600包括异或运算门。模块控制单 元600通过检测根据异或运算门计算的数据信号n-l和n的变化而控制数 据驱动集成电路。
通常,数据驱动集成电路进行锁存控制以同时输出所输入的数据信 号。在本发明的一种实施方式中,釆用两个锁存控制,可以通过异或运 算门来检测数据信号n-l和n的变化。
换言之,根据由异或运算门对与两个扫描线相对应的数据信号进行 运算获得的运算结果,可以确定图3和图5中数据驱动集成电路所包括 的第三开关器件S3或图7的第五开关器件S5是执行导通操作还是执行 断开操作。
(b)表示异或运算门的运算。例如,假设锁存控制A输出数据信号 n-l,锁存控制B输出数据信号n。如果数据信号n-l和数据信号n具有 相同的高电平或低电平,则通过异或运算门输出低电平数据信号。
或者,数据信号n-l和数据信号n具有彼此不同的电平。例如,如 果数据信号n-l具有高电平而数据信号n具有低电平或者数据信号n-l具 有低电平而数据信号n具有高电平,则通过异或运算门输出高电平数据 信号。基于异或运算门的运算结果,可以得知第三开关器件S3或第五开 关器件S5将执行导通操作还是断开操作。
图10是用于说明根据本发明的第四实施方式的等离子体显示板用 数据驱动集成电路的图。图11是用于说明由根据图10的第四实施方式 的等离子体显示板用数据驱动集成电路执行的操作的图。
参照图10,根据第四实施方式的等离子体显示板用数据驱动集成电 路中可以形成有多个数据驱动电路模块。
第一数据驱动电路模块420a根据第一数据脉冲在寻址时段期间向第 一寻址电极供应第一数据电压和第二数据电压,并形成用于向第一寻址 电极供应充电电流或放电电流或者从第一寻址电极回收充电电流或放电 电流的通路。
第二数据驱动电路模块420b根据第二数据脉冲在寻址时段期间向 第二寻址电极供应数据电压或基准电压,并形成用于向第二寻址电极供
应充电电流或放电电流或者从第二寻址电极回收充电电流或放电电流的 通路。
第一数据驱动电路模块420a和第二数据驱动电路模块420b均包括 第一功率输入节点,用于根据第一数据脉冲和第二数据脉冲在寻址时段 期间接收第一数据电压;第二功率输入节点,用于在寻址时段期间接收 第二数据电压;与寻址电极相连的输出节点;与用于向寻址电极供应充 电电流/放电电流或者从寻址电极回收充电电流/放电电流的充电/放电电 路相连的连接端子;第一开关器件Sll, S12, ...Sln,用于在第一功率输 入节点和输出节点之间进行开关,从而根据第一数据脉冲和第二数据脉 冲在寻址时段期间可以将输入给第一功率输入节点或第二功率输入节点 的电压输出给寻址电极;第二开关器件S21, S22, ...S2n,用于在第二 功率输入节点和输出节点之间进行开关;以及第三开关器件,用于如果 从第一功率输入节点或第二功率输入节点输入给寻址电极的电压处于高 阻抗状态,则将连接端子和输出节点相连。
目前为止说明的第一数据驱动电路模块420a和第二数据驱动电路模 块420b包括在数据驱动集成电路450中。
这里,数据驱动集成电路450仅由开关器件构成,这样更容易将其 构造成单个集成电路(IC)。
控制数据驱动集成电路450的模块控制单元600进行控制,使得可 以在根据数据信号从第一电极回收用于形成第一数据脉冲的充电电流或 放电电流之前,向第二寻址电极供应用于形成第二数据脉冲的充电电流 或放电电流,或者使得可以在根据数据信号从第二寻址电极回收用于形 成第二数据脉冲的充电电流或放电电流之前,从第一电极回收用于形成 第一数据脉冲的充电电流或放电电流。
储能单元800与数据驱动集成电路450相连,以向第一寻址电极和 第二寻址电极供应用于形成第一数据脉冲和第二数据脉冲的充电电流或 放电电流,或者从第一寻址电极和第二寻址电极回收所述电流。
谐振形成单元700定位在数据驱动集成电路450与储能单元800之 间,并使用于形成第一数据脉冲和第二数据脉冲的充电电流或放电电流
谐振,以将它们分别供应给第一寻址电极和第二寻址电极,或者分别从 第一电极和第二电极回收所述电流。
下面将描述目前为止说明的数据驱动集成电路450的操作。 参照图11, Vol表示其中在n-l和n处数据信号从高转换成低的情 况。第三开关器件S31从储能单元800接收用于形成第一数据脉冲的充 电电流或放电电流以将它们供应给寻址电极,或者从寻址电极接收用于 形成第一数据脉冲的充电电流或放电电流以将它们回收到储能单元。通 过第三开关器件S31的操作,从储能单元800向第一寻址电极供应充电 电流或放电电流,或者将充电电流或放电电流从寻址电极回收到储能单 元800。
Vo2表示其中数据信号从n-l处的低转换成在n处的高的情况。与 Vol相同,Vo2也可以获得通过第三开关器件S32的导通或断开操作而供 应或回收充电电流或放电电流的效果。
Von-l表示其中在n-l和n处数据信号保持为高的情况。以这种方式, 当数据信号保持为高时,第三开关器件S3n-1并不操作。这是因为如果 即使数据信号并不改变而第三开关器件S3n-1也进行操作,则会出现不 必要的能耗。
为此,而且在Von处,即使在数据信号保持为低时,第三开关器件 S3n也不操作。结果,在数据信号有变化的情况下,第三开关器件S31, S32, ..., S3n仅在数据信号从高变为低或者从低变为高时才操作,从而 使所有放电单元的驱动效率最佳。
具体地说,当数据信号从低变为高时,第三开关器件S31, S32,..., S3n导通以从储能单元800向寻址电极供应充电电流或放电电流。当数据 信号从高变为低时,第三开关器件S31, S32, ..., S3n导通以将充电电 流或放电电流从寻址电极回收到储能单元。
图12是用于说明由根据本发明第四实施方式的等离子体显示板用 数据驱动集成电路执行的另一操作的图。
首先,假设在时段tl之前充在包括寻址电极的等离子体显示板中的 电压为0V,并且在储能单元800中充有1/2V的数据电压。
从tl至t2的时段是这样的时段,即通过储能单元800向第一寻址
电极供应用于形成第一数据脉冲DPI的充电电流或放电电流。通过使第 三开关器件S31导通,形成由储能单元800、谐振形成单元700、第三开 关器件S31和第一寻址电极构成的电流供应通路。储存在储能单元800 中的充电电流或放电电流通过谐振形成单元700和显示板的LC谐振而从 基准电压GND升高为数据电压Va。第二数据脉冲DP2是其中向第二寻 址电极供应基准电压GND的时段。因此,用于接收基准电压GND的第 二开关器件S21导通。
从t2至t3的时段是这样的时段,即向第一寻址电极供应数据电压 Va,即第一数据脉冲DP1的最高电压。因此,用于接收数据电压Va的 第一开关器件Sll导通。第二数据脉冲DP2是其中连续地向第二寻址电 极供应基准电压GND的时段。
从t3至t4的时段是其中第一数据脉冲DPI连续地保持数据电压Va 的时段,以及其中通过储能单元向第二寻址电极供应用于形成第二数据 脉冲DP2的充电电流或放电电流的时段。通过使第三开关器件S32导通, 形成由储能单元800、谐振形成单元700、第三开关器件S32和第二寻址 电极构成的电流供应通路。储存在储能单元800中的充电电流或放电电 流通过谐振形成单元700和显示板的LC谐振而从基准电压GND升高为 数据电压Va。
从t4至t5的时段是这样的时段,即从第一寻址电极供应用于形成 第一数据脉冲DPI的充电电流或放电电流并回收到储能单元800。通过 使第三开关器件S31导通,形成由第一寻址电极、第三开关器件S31、谐 振形成单元700和储能单元800构成的电流供应通路。储存在第一寻址 电极中的充电电流或放电电流通过谐振形成单元700和储能单元800的 LC谐振而从数据电压Va降为基准电压GND。向第二寻址电极供应数据 电压Va,即第二数据脉冲DP2的最高电压。因此,用于接收数据电压 Va的第三开关器件S31导通。
从t5至t6的时段是这样的时段,g卩向第一寻址电极供应基准电压 GND,即第一数据脉冲DP1的最低电压。因此,用于接收基准电压GND
的第二开关器件S21导通。第二数据脉冲DP2是其中连续地保持数据电 压Va的时段。
从t6至t7的时段是其中向第一寻址电极连续地供应第一数据脉冲 DPI的基准电压GND的时段,其中向第二寻址电极供应用于形成第二数 据脉冲DP2的充电电流或放电电流并回收到储能单元800。通过使第三 开关器件S32导通,形成由第二寻址电极、第三开关器件S32、谐振形成 单元700和储能单元800构成的电流供应通路。储存在第二寻址电极中 的充电电流或放电电流通过谐振形成单元700和储能单元800的LC谐振 而从数据电压Va降为基准电压GND。
在t7之后的时段中,重复目前为止说明的从tl至t7的时段。
在从第一电极回收用于形成第一数据脉冲DPI的充电电流或放电电 流之前,向第二寻址电极供应用于形成第二数据脉冲DP2的充电电流或 放电电流,或者在从第二寻址电极回收用于形成第二数据脉冲DP2的充 电电流或放电电流之前,从第一电极回收用于形成第一数据脉冲DP1的 充电电流或放电电流。
因此,第一数据脉冲DP1和第二数据脉冲DP2彼此重叠。因而,寻 址时段减少了其中第一数据脉冲DPI和第二数据脉冲DP2彼此重叠的那 样多的时段。通过减少寻址时段,从而可以增加保持时段。保持时段越 长,亮度就越高,从而改善保持裕度。
基于目前为止描述的操作,可以看出第三开关器件S31, S32,..., S3n执行高阻抗功能。高阻抗是指连接既不高也不低的状态。用于操作高 阻抗的时段是其中第三开关器件S31, S32,…,S3n导通的时段。在实 际驱动中,它们通过利用谐振形成单元700而向寻址电极供应储能单元 800的充电电流或放电电流。或者,它们与储能单元800相连,并用于利 用谐振形成单元700将寻址电极的充电电流或放电电流回收到储能单元 ,。
图13是表示根据本发明的一种实施方式的数据脉冲的图。 在图13中,省略了与目前为止说明的部件重叠的部件。参照图13, 第一数据脉冲DPI和第二数据脉冲DP2均包括从第二数据电压上升为
第一数据电压Va的上升时段、保持第一数据电压Va的保持时段、以及 从第一数据电压Va下降为第二数据电压的下降时段。
用于保持第一数据电压Va (即第一数据脉冲DP1的最高电压)的保 持时段与用于从第二数据电压上升为第一数据电压Va的上升时段重叠。 因此,第二数据脉冲DP2的上升时段在第一数据脉冲DP1的下降时段开 始之前开始。这种交叠可以减少寻址时段。通过减少寻址时段,因而可 增加保持时段。保持时段越长,亮度就越高,从而改善保持裕度。
优选的是,第一数据电压基本上高于50V且低于70V,第二数据电 压基本上高于地电压电平且低于第一数据电压。
图14是用于说明在根据本发明的一种实施方式的等离子体显示装 置中的等离子体显示板的结构的图。
如图14所示,等离子体显示板100包括前板110和后板120,这两 个板彼此接合且在它们之间有给定距离。前板110包括前基板111,扫描 电极112和保持电极113彼此平行地定位在该前基板上。后板120包括 后基板121,寻址电极123定位在该后基板上,与扫描电极112和保持电 极113交叉。
扫描电极112和保持电极113在放电单元中在它们之间彼此产生放 电,并保持该放电单元的放电。
需要考虑扫描电极112和保持电极113的透光率和导电率,以将在 放电单元内生成的光向外部照射并确保驱动效率。因此,扫描电极112 和保持电极113均包括由例如铟锡氧化物(ITO)的透明材料制成的透明 电极112a和113a、以及由金属材料制成的总线电极112b和113b。
在定位有扫描电极112和保持电极113的前基板111上,定位有覆 盖扫描电极112和保持电极113的上介电层114。上介电层114限制扫描 电极112和保持电极113的放电电流,并在扫描电极112和保持电极113 之间提供电绝缘。
在上介电层114的上表面上定位有保护层115,以便于放电条件。保 护层115可以由具有高二次电子发射系数的材料,例如镁氧化物(MgO), 形成。 定位在后基板121上的寻址电极123向放电单元施加数据信号。 在后基板121上定位有用于覆盖寻址电极123的下介电层125。 在下介电层125上定位有势垒肋122以分隔放电单元。在由势垒肋 122分隔成的放电单元内部定位有磷124,用于在寻址放电期间发出可见 光以进行图像显示。磷124可以包括红色(R)、绿色(G)和蓝色(B) 磷。
通过向扫描电极112、保持电极113和寻址电极123施加驱动信号而 在放电单元内部出现放电,因而在等离子体显示板100上显示图像。
由于图14仅示出了可应用于示例性实施方式的等离子体显示板的 实施例,因此该示例性实施方式并不限于此。
这样描述了本发明,但显而易见的是本发明可以按许多方式进行变 动。这些变动不视为脱离本发明的精神和范围,对于本领域技术人员显 而易见的所有这些修改旨在包括在所附权利要求的范围内。
权利要求
1、一种等离子体显示板用数据驱动集成电路,该数据驱动集成电路包括第一功率输入节点,该第一功率输入节点用于根据数据脉冲在寻址时段期间接收数据电压;第二功率输入节点,该第二功率输入节点用于在所述寻址时段期间接收基准电压;待与寻址电极相连的输出节点;连接端子,该连接端子与用于向所述寻址电极供应充电电流/放电电流或者从所述寻址电极回收充电电流/放电电流的充电/放电电路相连;第一开关器件,该第一开关器件用于在所述第一功率输入节点和所述输出节点之间进行开关,从而根据数据脉冲在所述寻址时段期间将输入给所述第一功率输入节点或所述第二功率输入节点的电压输出给所述寻址电极;第二开关器件,该第二开关器件用于在所述第二功率输入节点和所述输出节点之间进行开关;以及第三开关器件,该第三开关器件用于如果从所述第一功率输入节点或所述第二功率输入节点输入到所述寻址电极的电压处于高阻抗状态,则连接所述连接端子和所述输出节点。
2、 根据权利要求1所述的数据驱动集成电路,其中,所述连接端子 与谐振形成单元的一端相连,并且所述谐振形成单元的另一端与一端接 地的储能单元串联连接。
3、 根据权利要求l所述的数据驱动集成电路,其中,所述连接端子 与一端接地的储能单元的另一端连接。
4、 根据权利要求l所述的数据驱动集成电路,其中,该数据驱动集 成电路包括模块控制单元,该模块控制单元通过根据数据信号确定是否 有供应或回收充电电流或放电电流的操作,而控制用于向寻址电极供应 充电电流/放电电流或者从寻址电极回收充电电流/放电电流的充电/放电电路。
5、 根据权利要求4所述的数据驱动集成电路,其中,如果所述数据信号不同于前一数据信号,则所述数据驱动集成电路供应或回收充电电 流或放电电流,而如果所述数据信号与前一数据信号相同,则所述数据 驱动集成电路并不供应或回收充电电流或放电电流。
6、 一种等离子体显示板用数据驱动集成电路,该数据驱动集成电路包括第三功率输入节点,该第三功率输入节点用于根据数据脉冲在寻址 时段期间有选择地接收数据电压和基准电压;第四功率输入节点,该第四功率输入节点用于在所述寻址时段期间 接收低于所述数据电压但高于所述基准电压的偏压;待与寻址电极相连的输出节点;第四开关器件,该第四开关器件用于在所述第三功率输入节点和所 述输出节点之间进行开关,从而根据数据脉冲在所述寻址时段期间将所述数据电压或所述基准电压输出给所述寻址电极;以及第五开关器件,该第五开关器件用于在所述第四功率输入节点和所 述输出节点之间进行开关,从而如果所述第四功率开关器件断开,则向 所述寻址电极输出偏压。
7、 根据权利要求6所述的数据驱动集成电路,其中,所述第三功率 输入节点分别与数据功率开关器件的一端和基准电压开关器件的一端相 连。
8、 根据权利要求7所述的数据驱动集成电路,其中,所述数据功率 开关器件的另一端与用于供应数据电压的数据功率源相连,所述基准电 压开关器件的另一端接地。
9、 一种等离子体显示装置,该等离子体显示装置包括 包括第一寻址电极和第二电极的等离子体显示板; 包括第一数据驱动电路模块和第二数据驱动模块的数据驱动集成电路,该第一数据驱动电路模块用于根据第一数据脉冲在寻址时段期间向 所述第一寻址电极供应第一数据电压和第二数据电压,并形成用于向所 述第一寻址电极供应充电电流或放电电流或者从所述第一寻址电极回收 充电电流或放电电流的通路,并且所述第二数据驱动电路模块用于根据 第二数据脉冲,在所述寻址时段期间向所述第二寻址电极供应数据电压 或基准电压,并形成用于向所述第二寻址电极供应充电电流或放电电流 或者从所述第二寻址电极回收充电电流或放电电流的通路;以及模块控制单元,该模块控制单元用于控制所述数据驱动集成电路, 使得可以根据数据信号在从所述第一 电极回收用于形成第一数据脉冲的 充电电流或放电电流之前,向所述第二寻址电极供应用于形成第二数据 脉冲的充电电流或放电电流,或者使得可以根据数据信号在从所述第二 寻址电极回收用于形成第二数据脉冲的充电电流或放电电流之前,从所 述第一 电极回收用于形成第一数据脉冲的充电电流或放电电流。
10、 根据权利要求9所述的等离子体显示装置,其中,该等离子体 显示装置包括储能单元,该储能单元与数据驱动集成电路相连,以向所 述第一寻址电极和第二寻址电极供应用于形成第一数据脉冲和第二数据 脉冲的充电电流或放电电流,或者从所述第一寻址电极和第二寻址电极 回收用于形成第一数据脉冲和第二数据脉冲的充电电流或放电电流。
11、 根据权利要求10所述的等离子体显示装置,其中,该等离子体 显示装置包括谐振形成单元,该谐振形成单元位于所述数据驱动集成电 路与所述储能单元之间,并使用于形成第一数据脉冲和第二数据脉冲的 充电电流或放电电流谐振,以将它们供应给所述第一寻址电极和第二寻 址电极或者从所述第一寻址电极和第二寻址电极回收这些电流。
12、 根据权利要求9所述的等离子体显示装置,其中,如果所述数 据信号不同于前一数据信号,则所述数据驱动集成电路供应或回收充电 电流或放电电流,而如果所述数据信号与前一数据信号相同,则所述数 据驱动集成电路并不供应或回收充电电流或放电电流。
13、 根据权利要求9所述的等离子体显示装置,其中,所述第一数 据脉冲和所述第二数据脉冲彼此交叠。
14、 根据权利要求9所述的等离子体显示装置,其中,所述第一数 据脉冲和所述第二数据脉冲均包括从第二数据电压上升为第一数据电压的上升时段、保持所述第一数据电压的保持时段、以及从所述第一数据 电压下降为所述第二数据电压的下降时段,并且所述第二数据脉冲的上 升时段在所述第一数据脉冲的下降时段开始之前开始。
15、 根据权利要求9所述的等离子体显示装置,其中,所述第一数据驱动电路模块和所述第二数据驱动电路模块均包括第一功率输入节点,该第一功率输入节点用于根据第一数据脉冲和 第二数据脉冲在寻址时段期间接收第一数据电压;第二功率输入节点,该第二功率输入节点用于在所述寻址时段期间 接收第二数据电压;待与寻址电极相连的输出节点;连接端子,该连接端子待与用于向所述寻址电极供应充电电流/放电 电流或者从所述寻址电极回收充电电流/放电电流的充电/放电电路相连;第一开关器件,该第一开关器件用于在所述第一功率输入节点和所 述输出节点之间进行开关,从而根据第一数据脉冲和第二数据脉冲在所 述寻址时段期间将输入给所述第一功率输入节点或所述第二功率输入节 点的电压输出给所述寻址电极;第二开关器件,该第二开关器件用于在所述第二功率输入节点和所 述输出节点之间进行开关;以及第三开关器件,该第三开关器件用于如果从所述第一功率输入节点 或所述第二功率输入节点输入给所述寻址电极的电压处于高阻抗状态, 则连接所述连接端子和所述输出节点。
16、 根据权利要求14或15所述的等离子体显示装置,其中,所述 第一数据电压大致高于50V但低于70V,所述第二数据电压大致高于地 电压电平但低于所述第一数据电压。
全文摘要
本发明涉及等离子体显示板用数据驱动集成电路及等离子体显示装置。该数据驱动集成电路包括第一功率输入节点,该第一功率输入节点用于根据数据脉冲在寻址时段期间接收数据电压;第二功率输入节点,该第二功率输入节点用于在所述寻址时段期间接收基准电压;待与寻址电极相连的输出节点;连接端子,该连接端子待与用于向所述寻址电极供应充电电流/放电电流或者从所述寻址电极回收充电电流/放电电流的充电/放电电路相连;以及第一开关器件,该第一开关器件用于在所述第一功率输入节点和所述输出节点之间进行开关,从而根据数据脉冲在所述寻址时段期间将输入给所述第一功率输入节点或所述第二功率输入节点的电压输出给所述寻址电极。
文档编号G09G3/28GK101178869SQ20071016956
公开日2008年5月14日 申请日期2007年11月7日 优先权日2006年11月7日
发明者崔正泌 申请人:Lg电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1